第七章-时序逻辑电路课件ppt.ppt

上传人:飞****2 文档编号:29416096 上传时间:2022-07-30 格式:PPT 页数:146 大小:8.21MB
返回 下载 相关 举报
第七章-时序逻辑电路课件ppt.ppt_第1页
第1页 / 共146页
第七章-时序逻辑电路课件ppt.ppt_第2页
第2页 / 共146页
点击查看更多>>
资源描述

《第七章-时序逻辑电路课件ppt.ppt》由会员分享,可在线阅读,更多相关《第七章-时序逻辑电路课件ppt.ppt(146页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 原原来的状态来的状态下一页下一页总目录总目录 章目录章目录返回返回上一页上一页w1Wk输入信号输入信号输出信号输出信号存储电路现在输入信号存储电路现在输入信号触发器的同步驱动信号触发器的同步驱动信号存储器的现在输出信号存储器的现在输出信号触发器的现态触发器的现态下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1)逻辑方程式)逻辑方程式包括 tQ,tFXtYnnn输出方程 tQ,tGWtQnn1n状态方程 tQ,

2、tHXtWnnn驱动方程触发器的次态触发器的次态触发器的现态触发器的现态下一页下一页总目录总目录 章目录章目录返回返回上一页上一页读法:处于现态读法:处于现态Qn的时序电路,当输入为的时序电路,当输入为X时,该时,该电路将进入输出为电路将进入输出为Y的次态的次态Qn+1。输入输入现态现态次次输输态态出出Q(tn)X(tn)Q(tn+1) /Y (tn)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 如果将任何一组输入变量和电路初态的取值代入状态方程和输出方程,如果将任何一组输入变量和电路初态的取值代入状态方程和输出方程,就可以算出电路的次态就可以算出电路的次态Qn+1和现态下的输出

3、值和现态下的输出值Y;把得到的次态做为新的初态;把得到的次态做为新的初态,和这时的输入变量取值一起再代入状态方程和输出方程进行计算,又得到,和这时的输入变量取值一起再代入状态方程和输出方程进行计算,又得到一组新的次态和输出值。就这样继续下去,把全部的计算结果列成真值表的一组新的次态和输出值。就这样继续下去,把全部的计算结果列成真值表的形式,就得到了状态转换表。形式,就得到了状态转换表。输入输入现态现态次态次态输出输出XQ1nQ0nQ1n+1Q0n+1Y下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 在状态转换图中用圆圈表示电路的各个状态,用箭头表示状在状态转换图中用圆圈表示电路的各

4、个状态,用箭头表示状态转换的方向。同时,还在箭头旁注明了状态转换前的输入变量态转换的方向。同时,还在箭头旁注明了状态转换前的输入变量取值和输出值。通常把输入变量取值写在斜线以上,把输出值写取值和输出值。通常把输入变量取值写在斜线以上,把输出值写在斜线以下。在斜线以下。Q1Q0X/Y000001010/01/10/11/0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页电路图电路图写方程写方程(1)时钟方程(对异步时序电路而言)时钟方程(对异步时序电路而言)(2)各触发器的驱动方程)各触发器的驱动方程 (3)输出方程)输出方程各触发器的各触发器的状态方程状态方程状态图、状态表状态图、状

5、态表或时序图或时序图判断电路判断电路 逻逻辑功能辑功能1234下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例例1:试分析如图的时序电路。:试分析如图的时序电路。 YQ1Q1Q2Q21J C11K1J C11K1J C11K&Q0Q0CP下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 时钟方程:时钟方程:CPCPCPCP012nnQQY21nnnnnnQKQJQKQJQKQJ202001011212 输出方程:输出方程:同步时序电路的时钟方同步时序电路的时钟方程可省去不写。程可省去不写。驱动方程:驱动方程: YQ1Q1Q2Q21J C11K1J C11K1J C11K&

6、Q0Q0CPFFFF0 0FFFF1 1FFFF2 2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页nnnQKQJQ1nnnnnnnnnnnnnnnnnnnnnnnnQQQQQQKQJQQQQQQQKQJQQQQQQQKQJQ202020000100101011111112121222212nnnnnnQKQJQKQJQKQJ202001011212 驱动方程:驱动方程:下一页下一页总目录总目录 章目录章目录返回返回上一页上一页0001000101112YQQQnnn0001010101112YQQQnnn0001001101112YQQQnnn0001011101112YQQQn

7、nn1100100101112YQQQnnn1100110101112YQQQnnn0000101101112YQQQnnn 计算、列状态表计算、列状态表0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 10 1 11 0 11 1 10 0 00 1 01 0 01 1 000001100nnnnnnnnQQYQQQQQQ212100111120000111101112YQQQnnn下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 画状态图、时序图画状态图、时序图状态图状态图 000001011 /1 /0 100110111 /0 /0 /0

8、 /0 (a) 有有效效循循环环 010 101 (b) 无无效效循循环环 /0 /1 排排列列顺顺序序: /Y nnnQQQ012 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页时序图时序图CPQ0Q1Q2Y下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页nnnnnQQQTKJQQTKJQTKJTKJ12344412333n122211114位二进制同步加法计数器的电路连接规律:位二进制同步加法计数

9、器的电路连接规律:驱动方程驱动方程输出方程输出方程nnnQQQQC123n4下一页下一页总目录总目录 章目录章目录返回返回上一页上一页nnnnnQQQTKJQQTKJQTKJTKJ12344412333n12221111求状态方程求状态方程驱动方程驱动方程T触发器的特性方程触发器的特性方程nn1TTQQQn将驱动方程代入特性方程将驱动方程代入特性方程n4123n4123n44n441n4n312n312n33n331n3n2n1n2n1n22n221n2n1n1n1n11n111n1TTTTTT11TTQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQnnnnnnnnnn下一页

10、下一页总目录总目录 章目录章目录返回返回上一页上一页4位二进制同步加法计数器位二进制同步加法计数器 若计数脉冲频率为f0,则Q1、Q2、Q3、Q4端输出脉冲的频率依次为f0的1/2、1/4、1/8、1/16。因此又称为分频器。n1n2n3n4QQQQC/nQ1nQ2nQ3nQ4下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 二二 进进 制制 数数 Q3 Q2 Q1 Q0 0 0 0 0 0 1 0 0 0 12 0 0 1 0 3 0 0 1 14 0 1 0 0 5 0 1 0 16 0 1 1 0 7 0 1 1 18 1 0 0 09 1 0 0 110 1 0 1 011

11、1 0 1 112 1 1 0 013 1 1 0 114 1 1 1 0 15 1 1 1 1 16 0 0 0 0脉冲数脉冲数(C)根据二进制加法运算规则可知:根据二进制加法运算规则可知:在多位二进制数末位加在多位二进制数末位加1,若第若第i位以下皆为位以下皆为1时,则第时,则第i位应翻转。位应翻转。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1.011TQQQTiii1Q2Q3Q4Q&CP&下一页下一页总目录总目录 章目录章目录返回返回上一页上一页F0每输入一每输入一C翻一次翻一次F1F2F3J0 =K0 =1Q0 =1J1 =K1 = Q0Q0 = Q1 = 1J2 =K

12、2 = Q1 Q0Q0 = Q1 = Q2 = 1J3 =K3= Q1 Q1 Q0J0 =K0 =1J1 =K1 = Q0J2 =K2 = Q1 Q0J3 =K3 = Q2 Q1 Q0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二进制数二进制数Q3Q2Q1Q0脉冲数脉冲数(C)十进制数十进制数0123456789100 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 001234567890下一页下一页总目录总目录 章目录章

13、目录返回返回上一页上一页RDQJKQF1QJKQF2CP计数脉冲计数脉冲QJKQF3QJKQQ4F4Q3Q2Q1C&下一页下一页总目录总目录 章目录章目录返回返回上一页上一页RDQJKQF1QJKQF2CP计数脉冲计数脉冲QJKQF3QJKQQ4F4Q3Q2Q1C&111 KJnnQQQJ121n42K,nnQQKJ1233nnnnQQQQJ141234K,nQQC1n4下一页下一页总目录总目录 章目录章目录返回返回上一页上一页nnnnnnnnQQQQJQQKJQQQJKJ1412341233121n4211KK1,驱动方程驱动方程输出方程输出方程nQQC1n4下一页下一页总目录总目录 章目录

14、章目录返回返回上一页上一页求状态方程求状态方程驱动方程驱动方程JK触发器的特性方程触发器的特性方程nn1KJQQQn将驱动方程代入特性方程将驱动方程代入特性方程nnnnnnnnQQQQJQQKJQQQJKJ1412341233121n4211KK1,n41n4123n44n441n4n312n312n33n331n3n2n1n21n4n22n221n2n1n1n1n11n111n1KJKJKJ11KJQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQnnnnnnnnn下一页下一页总目录总目录 章目录章目录返回返回上一页上一页画状态转换图画状态转换图n1n2n3n4QQQQC/00

15、000001/00010/00011/00100/0/1/10110/00111/0/010001001/011101111/0110010101011/0/1/01101/10101/0n41n41231n4n312n3121n3n21n21n41n2n11n1QQQQQQQQQQQQQQQQQQQQQQnnnnnnnnnn下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Q1Q2Q3Q4CC12345678910下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ETEPDLRCLKD下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章

16、目录返回返回上一页上一页 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数(C)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1010清零清零RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲三位异步二进制加法计数器三位异步二进制加法计数器在电路图中在电路图中J、悬空表示悬空表示J、K=1 当相邻低位触发器当相邻低位触发器由由1变变 0 时翻转时翻转下一页下一页总目录总目录 章目录章目录返回返回上一页上一页11K13322

17、11KJJKJ驱动方程驱动方程时钟方程时钟方程23121QQCPCPCPCP下一页下一页总目录总目录 章目录章目录返回返回上一页上一页求状态方程求状态方程JK触发器的特性方程触发器的特性方程nn1KJQQQn将驱动方程代入特性方程将驱动方程代入特性方程n3n33n331n3n2n22n221n2n1n1n1n11n111n1KJKJ11KJQQQQQQQQQQQQQQ下一页下一页总目录总目录 章目录章目录返回返回上一页上一页画状态转换图画状态转换图n1n2n3n4QQQQ000001010011100110111101n31n3n21n2n11n1QQQQQQ下一页下一页总目录总目录 章目录章

18、目录返回返回上一页上一页异步二进制加法器工作波形异步二进制加法器工作波形 每个触发器翻转的时间有先后,每个触发器翻转的时间有先后,与计数脉冲不同步与计数脉冲不同步C12345678Q0Q1Q2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页RDQJKQF1QJKQF2CP计数脉冲计数脉冲QJKQF3QJKQQ4F4Q3Q2Q1C&下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1K11K14234332n4211,nnQQJKJQJKJ驱动方程驱动方程输出方程输出方程nQQC1n4时钟方程时钟方程231421QQCP

19、CPCPCPCP下一页下一页总目录总目录 章目录章目录返回返回上一页上一页求状态方程求状态方程驱动方程驱动方程JK触发器的特性方程触发器的特性方程nn1KJQQQn将驱动方程代入特性方程将驱动方程代入特性方程n423n44n441n4n3n33n331n3n2n4n22n221n2n1n1n1n11n111n1KJKJKJ11KJQQQQQQQQQQQQQQQQQQQQQnn1K11K14234332n4211,nnQQJKJQJKJ下一页下一页总目录总目录 章目录章目录返回返回上一页上一页画状态转换图画状态转换图n1n2n3n4QQQQC/00000001/00010/00011/00100

20、/0/1/10110/00111/0/010001001/011101111/0110010101011/0/1/01101/10101/0n4231n4n31n3n2n41n2n11n1QQQQQQQQQQQnn231421QQCPCPCPCPCP下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Q1Q2Q3Q4CC12345678910下一页下一页总目录总目录 章目录章目录返回返回上一页上一页RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 C0= C K0 =1 J0 =Q2K1 =1 J1 =1C1

21、= Q0J2=Q0Q1K2 =1C2= C RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 C0= C=0 K0 =1 J0 =Q2=1 K1 =1 J1 =1 C1= Q0=0J2=Q0Q1=0K2 =1C2= C=0 RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲下一页下一页总目录总目录 章目录章目录返回返回上一页上一页011111 011111011111111111011101011111000010012010301141005000C1= Q0下一页下一页总目录总目录 章目录章

22、目录返回返回上一页上一页C12345Q0Q1Q2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2002)25(6分)分析题图所示时序电路。要求:(1)写出驱动方程、状态方程;(2)画出时序图(设Q2Q1的初态为00);(3)判断该电路是几进制计数器。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2003)35试分析题35图所示时序电路。要求写出各触发器的状态方程,画出完整的状态图(按Q3Q2Q1排列)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2005)30. 试分析题30图所示时序逻辑电路。要求写出各触发器的状态方程,画出状态转换图(按Q3Q2Q

23、1排列)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2006)35. 试分析题35图所示时序电路。要求写出各触发器的状态方程,画出完整的状态图(按Q3Q2Q1排列)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2007)30. 分析题30图所示时序电路。要求写出各触发器的状态方程,画出X=1时的状态图(按Q2Q1排列),并说明X=1时的逻辑功能。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2009)30. 分析题30图所示时序电路。要求:(1)写出各触发器的状态方程;(2)画出状态图(按Q3Q2Q1排列)。题题30图图下一页下一页总目录总目录

24、章目录章目录返回返回上一页上一页(2009)30. 分析题30图所示时序电路。(1)写出各触发器的状态方程及输出方程;(2)画出状态图(按Q2Q1排列)。题题30图图下一页下一页总目录总目录 章目录章目录返回返回上一页上一页四、同步计数器的设计根据设根据设计要求计要求画原始状画原始状态图态图最简状态最简状态图,确定图,确定触发器数触发器数目和类型目和类型画电路画电路图图检查电路能否检查电路能否自启动自启动12 24 46 6求时钟、输出、状态、求时钟、输出、状态、驱动方程驱动方程5 5状态分状态分配配3 3化简化简确定输入、输确定输入、输出变量及状态出变量及状态数数2n-1M2n下一页下一页总

25、目录总目录 章目录章目录返回返回上一页上一页例:例:设计一个带有进位输出端的十三进制计数器设计一个带有进位输出端的十三进制计数器.解:解:该电路不需输入端该电路不需输入端,有进位输出用有进位输出用C表示,规定有进位输表示,规定有进位输出时出时C=1,无进位输出时,无进位输出时C=0。十三进制计数器应该有十三进制计数器应该有十三个有效状态,分别十三个有效状态,分别用用S0、S1、S12表示。表示。画出其状态转换图:画出其状态转换图:1建立原始状态图建立原始状态图下一页下一页总目录总目录 章目录章目录返回返回上一页上一页状态转换图不需化简。状态转换图不需化简。因为因为231324,因此,因此取触发

26、器位数取触发器位数n=4。对状态进行编码,对状态进行编码,得到状态转化表如得到状态转化表如下:下:状态化简状态化简2状态分配状态分配3下一页下一页总目录总目录 章目录章目录返回返回上一页上一页4选触发器,求时钟、输出、状态、驱动方程选触发器,求时钟、输出、状态、驱动方程CQQQQnnn012n3下一页下一页总目录总目录 章目录章目录返回返回上一页上一页11)c(nQnnnnnnnnnQQQQQQQQQQ0120231231n2状态方程:13)(nQannnnnnQQQQQQ012231312)b(nQnnnnnQQQQQ010111下一页下一页总目录总目录 章目录章目录返回返回上一页上一页状态

27、方程:10)(nQdnnnnnQQQQQ02031023QQC Ce)(下一页下一页总目录总目录 章目录章目录返回返回上一页上一页nnnnnnnnnnnnnnQQQQQQQQQQQQQQQQQQQ32301233012n2n3012n2n31n3)()(201n3n20n120313n2n0n10120231231n2)()()(QQQQQQQQQQQQQQQQQQQQQQQQQnnnnnnnnnnnnnnnnnnnnnnnnnQQQQQQQQQ1010010111nnnnnnnnnnnnnQQQQQQQQQQQQQQ0023n0020302031011 若选用若选用4个个JK触发器,需将状态

28、方程变换成触发器,需将状态方程变换成JK触发触发器特性方程的标准形式,即器特性方程的标准形式,即 ,找出找出驱动方程。驱动方程。nn1QKQJQn下一页下一页总目录总目录 章目录章目录返回返回上一页上一页比较得到触发比较得到触发器的驱动方程:器的驱动方程:nnnnQKQQQJ230123)(01n32012nnnnQQQKQQJnnQKQJ010110230KQQJnnnnnnnnQQQQQQQ3230121n3)(201n3n20n11n2)(QQQQQQQQnnnnnnnnQQQQQ101011nnnnnQQQQQ0023101下一页下一页总目录总目录 章目录章目录返回返回上一页上一页画电

29、路图5nnnnQKQQQJ230123)nnnnQQQKQQJ01n32012(nnQKQJ010110230KQQJnn&1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 将0000作为初始状态代入状态方程计算次态,画出状态转换图,与状态转换表对照是否相同。最后检查是否自启动。由状态转换图可知该电路能够自启动.检查电路能否自启动6nnnnnnQQQQQQQ3230121n3)(201n3n20n11n2)(QQQQQQQQnnnnnnnnQQQQQ101011nnnnnQQQQQ0023101下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例:例:设计一个可控的同步加法

30、计数器,要求当控制信号设计一个可控的同步加法计数器,要求当控制信号M=0时为六时为六进制,进制,M=1时为三进制。时为三进制。解:解:M=0时,时,N=6;M=1时,时,N=3六进制计数器应该有六六进制计数器应该有六个有效状态,分别用个有效状态,分别用S0、S1、S5表示。画出其表示。画出其状态转换图:状态转换图:1建立原始状态图建立原始状态图X表示可以取任意值。表示可以取任意值。可控计数器可控计数器MC1C2(N=6时的进位时的进位)(N=3时的进位时的进位)(输入计数脉冲输入计数脉冲)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页因为因为2261&111&1&.RDCS左移输入

31、左移输入 待输数据由待输数据由 低位至高低位至高 位依次输入位依次输入待输数据由待输数据由高位至低位高位至低位依次输入依次输入101右移输入右移输入移位控制端移位控制端000000&010下一页下一页总目录总目录 章目录章目录返回返回上一页上一页右移右移串行串行输入输入左移左移串行串行输入输入UCCQ0Q1Q2Q3S1S0 C16151413121110913456782D0D1D2D3DSRDSL RDGNDCT74LS194并行输入并行输入下一页下一页总目录总目录 章目录章目录返回返回上一页上一页011110 00 11 01 1直接清零直接清零(异步异步)保保 持持右移右移(从从Q0向右

32、移动向右移动)左移左移(从从Q3向左移动向左移动)并行输入并行输入 RD CS1 S0功功 能能 UCCQ0Q1Q2Q3S1S0 C161514131211109CT74LS19413456782D0D1D2D3DSRDSL RDGND下一页下一页总目录总目录 章目录章目录返回返回上一页上一页QJKQQ0F0QJKQQ1F1QJKQQ2F2CQ0Q1Q2K0 = Q2 J0 =Q2 J1 =Q0J2=Q1 K1 =Q0 K2 =Q1000001011110100111下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Q2Q1Q0C12345678Q0Q1Q2 可产生相移为可产生相移为

33、的顺序脉冲。的顺序脉冲。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2002)25(6分)分析题图所示时序电路。要求:(1)写出驱动方程、状态方程;(2)画出时序图(设Q2Q1的初态为00);(3)判断该电路是几进制计数器。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2002)CPCTPCTTD1D2D3D4Q1Q2Q3Q40000010D1D2D3D4D1D2D3D41111计数110保持110保持CRLD26. (8分)电路如题图所示,要求:(1) 画出74161状态图;(2) 写出F与Q4Q3Q2Q1的逻辑函数表达式。74161(四位二进制加法计数器)功能

34、表下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2002)输入输出工作清除 置数 时钟使能Q1Q2Q3Q4进位CPPTCOHHHH计数HLXXD1D2D3D4数据预置LXXXLLLL清除HXXXHHLLHHCRLDD1Q1D2Q2Q3Q4D4D3TPCPLDCR74LS162CO31. 请采用置数归零法,用74LS162设计一个六进制计数器。74LS162工作状态工作状态下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2003)35试分析题35图所示时序电路。要求写出各触发器的状态方程,画出完整的状态图(按Q3Q2Q1排列)。39试用D触发器和逻辑门设计两位二进制同步

35、可逆计数器,当输入M=0时按加法计数,当M=1时按减法计数。要求画出状态图,写出各触发器的状态方程及驱动方程(不要求画逻辑图)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2005)30. 试分析题30图所示时序逻辑电路。要求写出各触发器的状态方程,画出状态转换图(按Q3Q2Q1排列)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2005)31. 题31图所示电路中,74161为同步4位二进制加计数器, 为异步清零端, 为同步置数端。(1)题31(a)图构成几进制计数器?(2)题31(b)图构成几进制计数器?CRLD下一页下一页总目录总目录 章目录章目录返回返回

36、上一页上一页(2005)36. 试用D触发器和逻辑门设计一同步计数器,其状态图如题36图所示。要求写出各触发器的驱动方程及输出方程(不要求画逻辑图)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2006)25. 题25图所示电路中,74161为同步4位二进制加计数器, 为同步置数端,则该电路为 进制计数器。LD下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2006)35. 试分析题35图所示时序电路。要求写出各触发器的状态方程,画出完整的状态图(按Q3Q2Q1排列)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2006)39. 根据题39图所示状态

37、图设计一个同步计数器,试用D触发器及逻辑门实现。要求画出各触发器次态的卡诺图并求出各触发器的驱动方程(不要求画逻辑图)。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2007)30. 分析题30图所示时序电路。要求写出各触发器的状态方程,画出X=1时的状态图(按Q2Q1排列),并说明X=1时的逻辑功能。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2007)31. 题31图所示电路中,74161为同步4位二进制加计数器, 为异步清零端, 为同步置数端。(1)画出题31(a)图所示电路的状态转换图,指出为几进制计数器?(2)指出题31(b)图为几进制计数器?CRLD下

38、一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2007)36. 用D触发器设计同步五进制计数器,其状态转换图如题36图所示。要求列出状态转换表,写出各触发器的驱动方程及输出方程。(不要求画逻辑图)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2009)30. 分析题30图所示时序电路。要求:(1)写出各触发器的状态方程;(2)画出状态图(按Q3Q2Q1排列)。题题30图图下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2008)31. 题31图所示电路中,74161为同步4位二进制加计数器, 为异步清零端, 为同步置数端,试分析题31(a)图、题31(b)

39、图各构成几进制计数器?CRLD题题31图图下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2008)36. 用D触发器及门电路设计一同步时序电路,其状态图如题36图所示。要求写出各触发器的驱动方程及输出方程(无需画逻辑图)。题题36图图下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2009)30. 分析题30图所示时序电路。(1)写出各触发器的状态方程及输出方程;(2)画出状态图(按Q2Q1排列)。题题30图图下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2009)31. 题31图所示电路中,74163为同步4位二进制加计数器, 为同步清零端, 为同步置数端.(1)题31(a)图构成几进制计数器?(2)题31(b)图各构成几进制计数器?CRLD下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2009)36.试 用JK触发器及逻辑门电路设计一同步时序电路,其状态图如题36图所示。 图中X为控制端,Z为进位输出端。要求写出各触发器的驱动方程及输出方程(不要求画逻辑图)。题题36图图

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁