《数字逻辑电路指导书 .docx》由会员分享,可在线阅读,更多相关《数字逻辑电路指导书 .docx(17页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、精品名师归纳总结试验一门电路规律功能及测试一试验目的1. 熟识门电路规律功能2. 熟识数字电路学习机使用方法二试验仪器及材料 DVCC-D2JH通用数字电路试验箱2器件74LS00二输入端四与非门1 片74LS08二输入端四与门1 片74LS86二输入端四异或门1 片74LS32二输入端四或门1 片三试验内容VCC测试门电路规律功能例如 74LS001、 在试验板 14 引脚区找到与非门74LS00 芯片,14按右图接线,输入端接0 15 开关量输入1Y端任意两个 , 输出端接 0 15开关量输出任意一个 32将电平开关按下表置位,分别测出其规律状态输 入输 出712Y000110112、按附
2、录中引脚图接线,分别验证或门74LS32、与门 74LS08、异或门 74LS86 的可编辑资料 - - - 欢迎下载精品名师归纳总结规律功能3、信号对门的掌握作用 利用与非门掌握输出13SY2可编辑资料 - - - 欢迎下载精品名师归纳总结用一片 74LS00 按图接线, 接任一电平开关,用发光二极管观看对输出脉冲的掌握作用四试验报告1. 按各步聚要求填表。答复以下问题:怎样判定门电路规律功能是否正常?46Y5S132可编辑资料 - - - 欢迎下载精品名师归纳总结与非门一端输入接连续脉冲,其余端什么状态时答应脉冲通过?什么状态时禁止脉冲通过?试验二组合规律电路 半加器、全加器及规律运算 一
3、、试验目的1、 把握组合规律电路的功能测试2、 验证半加器和全加器的规律功能二、试验器件74LS00二输入端四与非门1 片74LS86二输入端四异或门1 片74LS32二输入端四或门1 片74LS08二输入端四与门1 片三、试验内容、测试用异或门74LS86 和与非门组成的半加器的规律功能。依据半加器的规律表达式可知,半加器Y 是 A 、B 的异或,而进位 Z 是 A 、B 相与。故半加器可用一个AY集成异或门和二个与非门组成如右图B=11在学习机上用异或门和与门接成以上电路。ZA 、B 接电平开关 Y 、Z 接电平显示。2按下表要求转变A 、B 状态,填表可编辑资料 - - - 欢迎下载精品
4、名师归纳总结A0101B0011YZA0B0C0SOCO001010011100101110111输入端输出端、测试全加器的规律功能。1按右图接线, A 、B 、C 接电平开关,CSO、C 接发光二极管2按下表要求转变AA 、B 、C 状态,填表=1SOB=1& 1C&四、试验报告按要求填表分析如何使用适当的门电路实现半加器与全加器的功能可编辑资料 - - - 欢迎下载精品名师归纳总结试验三译码器、数据挑选器和总线驱动器一、试验目的1、 熟识集成译码器。2、 明白集成译码器应用。二、试验仪器及材料74LS1383 8 线译码器2 片74LS153双 4 选 1 数据挑选器1 片74LS244单
5、向三态数据缓冲器1 片74LS245双向三态数据缓冲器1 片74LS20四输入端二与门1 片三、试验内容1、译码器功能测试图 3.1 为 3 8 线 74LS138 引脚图。表 3.1 为 74LS138 功能表,其中A2、A1、可编辑资料 - - - 欢迎下载精品名师归纳总结A0为的址输入端,Y0 Y7 为译码输出端, S1、S2 、S3 为使能端。表 3.1 为 74LS138可编辑资料 - - - 欢迎下载精品名师归纳总结功能表,当 S1 1, S2 S3 0 时,器件使能,的址码所指定的输出端有信号为可编辑资料 - - - 欢迎下载精品名师归纳总结0输出,其它全部输出端均无信号全为1输
6、出。当 S1 0, S2 S3X 时,可编辑资料 - - - 欢迎下载精品名师归纳总结或 S1 X , S2 S3 1 时,译码器被禁止,全部输出同时为1。+5V16可编辑资料 - - - 欢迎下载精品名师归纳总结1A 02A13 A24 S35S26S1VccGND 815Y014Y1Y21312Y311Y410Y59Y6Y77可编辑资料 - - - 欢迎下载精品名师归纳总结图 3.13 8 线译码器 74LS138 引脚图排列可编辑资料 - - - 欢迎下载精品名师归纳总结表 3.1输入输出A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7S1S2 + S31000001111111100011
7、0111111100101101111110011111011111010011110111101011111101110110111111011011111111110、用一片 74LS138 和适当的与非门实现全减器的功能1写出全减器的真值表2画出实现其功能的规律电路图3、用两片 74LS138 组合成一个 4 16 线译码器, 懂得 3.2 电路接线图, 并进行试验验证规律功能Y0Y 7Y 8Y15Y0Y 1 Y2 Y 3 Y4 Y 5Y6Y 7Y0Y 1 Y2 Y 3Y4 Y5 Y6 Y77 4 L S 1 38 1 7 4 L S13 8 2 A0A 1 A 2S1+5VS2S3A
8、0A 1 A 2S1S2 S3D 0 D1 D 2D4图 3.2用两片 74LS138 组合成 4/16 译码器4、数据挑选器的测试及应用可编辑资料 - - - 欢迎下载精品名师归纳总结1将双 4 选 1 数据挑选器 74LS153 参照图 3.3 接线,测试其功能并填写功能表。2用双 4 选 1 数据挑选器 74LS153 试验全加器输A1入A0输出Q000D0a写出设计过程b画出接线图 c验证规律功能1A 11D 31D 21D 11D 01QGND12345678001D1010D2G输入A输出YLLLLHHHXZ16V CC152 S1413A 012112D 3 2D 22D 110
9、2D 092QS74LS15310图 3.374LS153 引脚功能011D35、总线驱动器74LS244 、74LS245 规律功能测试74LS244 是 8 路 3 态单向缓冲驱动三态驱动器 ,分成两组,分别由掌握端其引脚图与功能表如下:,也叫做总线驱动门电路或线驱动。它有8 个1G 和 2G 掌握,可以增加信号的驱动才能,74LS245 为双向三态数据缓冲器,可以双向传输数据,具有双向三态功能, 既可以输出,也可以输入数据,内部有16 个三态驱动器,每个方向8 个可编辑资料 - - - 欢迎下载精品名师归纳总结其中 G 为掌握端, DIR 端掌握驱动方向。当 G =0 时:DIR=1数据
10、方向从左到右输出答应DIR=0数据方向从右到左输入答应74LS245 引脚图与功能表如下:输入数据传送方向可编辑资料 - - - 欢迎下载精品名师归纳总结验内容要求的接线图四、实 验报告1. 画出实GDIRLLB ALHA BHX高阻状态可编辑资料 - - - 欢迎下载精品名师归纳总结2. 总结译码器和数据挑选与总线驱动器的使用体会试验四时序规律电路触发器一、试验目的1、 熟识并把握 R-S, D 触发器的构成,工作原理和功能测试方法2、 学会用 D 触发器构造寄存器、加1、减 1 计数器的方法。二、试验器件可编辑资料 - - - 欢迎下载精品名师归纳总结三、试验内容74LS00二输入端四与非
11、门1 片74LS74双 D 触发器1 片74LS112双下降沿 JK 触发器1 片可编辑资料 - - - 欢迎下载精品名师归纳总结1、 基本 R-S 功能测试:两个 TTL 与非门首尾相接构成的基本R-S 的电路如下图( 1) 试按下面的次序在Sd , Rd 端加信号:观看并记录Q 、 Q 端的状态。将结果填入下表中,并说明其功能?可编辑资料 - - - 欢迎下载精品名师归纳总结Sd0Rd1Sd1Rd1Sd1Rd0Sd1Rd1QQ36SdRd01111011QQ规律功能1245SdRd2当 Sd , Rd 都接低电平常,观看Q 、 Q 端的状态。当 Rd , Sd 同时由低电平跳为高电平常,留
12、意观看Q 、 Q端的状态,重复 35 次看 Q , Q端的状态是否相同,以正确懂得“不定”状态的含义。2、 维护堵塞型 D 触发器功能测试双 D 型正边沿维护堵塞型触发器74LS74 的规律符号如下图。图中Sd , Rd端为异步置 1 端,置 0 端或称异步置位,复位端。CP 为时钟脉冲端。试按下面步骤做试验:可编辑资料 - - - 欢迎下载精品名师归纳总结按图接线,转变输入端Sd 、 Rd 、CP、D 端,观看并记录输出端的状态并填表。nn-1QQ、1可编辑资料 - - - 欢迎下载精品名师归纳总结SdRdCPDQnQ n-1Rd2DQ5可编辑资料 - - - 欢迎下载精品名师归纳总结01X
13、X0136QSd4可编辑资料 - - - 欢迎下载精品名师归纳总结10XX011100111101D 触发器规律符号可编辑资料 - - - 欢迎下载精品名师归纳总结、负边沿 J-k 触发器功能测试用双踪示波器观看QCP 的波形, 和 DFF 的和 Q 端相连时观看到的Q 端的波形相比较,有何异同点?表 4.3Rd153JQ5KQ6Sd4图 4.3J-KFF 规律符号双 J-K 负边沿触发器 74LS112 芯片的规律符号如图4.3 所示。自拟试验步骤测试其功能,并将结果填入表4.3 中。假设令 J=K=1 时, CP 端加连续脉冲,SdRdCPJKnQn+1Q101XXXX210XXXX110
14、X0111X011X0111X11、触发器功能转换分别将触发器和J-K 触发器转换成 T 触发器,列出规律表达式,画出试验电路图接入连续脉冲,观看各触发器CP 及 Q 端波形,比较两者关系。四、试验报告、整理试验数据并填表。、写出试验内容3、的试验步骤及表达式、画出试验 4 的电路图及相应表格。试验五寄存器及其应用一、试验目的通过试验进一步熟识寄存器的工作原理,熟识和明白寄存器芯片的功能测试及其应用电路。学会正确使用集成寄存器的电路。可编辑资料 - - - 欢迎下载精品名师归纳总结二、试验仪器及材料三、试验内容74LS194位双向移位寄存器2 片74LS00四输入与非门1 片74LS3738D
15、 型锁存器1 片可编辑资料 - - - 欢迎下载精品名师归纳总结1、移位寄存器功能测试位双向移位寄存器74LS194 芯片的规律符号如图5.1 所示。芯片具有下述功能:具有位串入、并入与并出结构。脉冲上升沿触发。可完成同步并入,串入左移位、右移位和保持等四种功能。有直接清零端 Cr如下:MBMA 00保持MBMA 01右移操作MBMA 10左移操作MBMA 11并行送数图中 D0D3 为并行输入端, Q0Q3 为并行输出端。 Dsr,Dsl 为右移,左移串行输入端。 Cr 为清零端。 MB 、MA 为方式掌握,作用图 5.174LS194 规律符号熟识各引脚的功能, 完成芯片的接线, 测试 7
16、4LS194 的功能, 并将结果填入下表中。表 5.1cr0XXXXXX X X X1XX0XXX X X X111XXd0 d1 d2 d31011XX X X X1010XX X X X110X1X X X X110X0X X X X100XXXX X X XM BM ACPDSRDSLd0 d1 d2 d3Q0 Q1 Q2 Q3可编辑资料 - - - 欢迎下载精品名师归纳总结2、移位寄存器的应用74LS194 芯片构成的位移位寄存器用两片 74LS194 芯片构成的位移位寄存器电路如下图.当 M BM A 的取值分别为 00,01,10,11时逐一检测电路的功能,结果列胜利能表的形式。8
17、 位移位寄存器3、验证 8D 锁存器的规律功能74LS373 是一种带输出三态门的8D 锁存器,其芯片引脚图如以下图其中:1D 8D 为 8 个输入端。 1Q 8Q 为 8 个输出端G 为数据打入端:当 G 为“ 1”是,锁存器输出状态1Q 8Q同输入状态 1D 8D 可编辑资料 - - - 欢迎下载精品名师归纳总结当 G 由“ 1”变“ 0”,数据打入锁存器中。OE 为输出答应端:当 OE =0 时,三态门打开。 当 OE =1 时,三态门关闭,输出呈高阻。可编辑资料 - - - 欢迎下载精品名师归纳总结OEHLHHHLLLLLXQXHXZ其功能表如下:GDnQn可编辑资料 - - - 欢迎
18、下载精品名师归纳总结试验六计数器 MSI 芯片的应用一、试验目的学会正确使用计数器芯片,熟识和明白其应用电路。二、试验仪器及材料TTL 芯片: 74LS160/161十进制十六进制同步计数器2 片74LS00四 2 输入与非门1 片74LS20四输入双与非门1 片三、试验内容、计数器芯片74LS160/161功能测试74LS160 为同步十进制计数器,74LS161为同步十六进制计数器。带直接清除端的同步可预置数的计数器74LS160/161 的规律符号如图 6.1 所示:71011121314可编辑资料 - - - 欢迎下载精品名师归纳总结1S1S2QD QCQB QA可编辑资料 - - -
19、 欢迎下载精品名师归纳总结Cr74 LS160 /1619Qcc15可编辑资料 - - - 欢迎下载精品名师归纳总结LDCPD0D1 D2D326543图 6.1 74LS160/161规律符号可编辑资料 - - - 欢迎下载精品名师归纳总结表 6.174LS160/74LS161 功能表CrS1S2LDCP芯片功能0XXXX1XX011111011X1X01X置数端LDCr清零端S1S2工作方式端Qcc进位信号D0,D1,D2,D3数据输入端QD,QC,QB,QA数据输出端完成芯片的接线,测试74LS160 或 74LS161 芯片的功能, 将结果填入表 6.1 中3、 任意进制计数器设计方
20、法采纳脉冲反馈法 称复位法或置位法。可用 74LS160/74LS161 组成任意模 M 计数器。图A.B 是用 74LS161 实现模 6 计数器的两种方案。图A 采纳复位法。即计数计到 M 异步清 0。图 B采纳置位法。即计数计到M-1 异步置 0。可编辑资料 - - - 欢迎下载精品名师归纳总结“1”“1”可编辑资料 - - - 欢迎下载精品名师归纳总结“1”“1”图 A图 B当实现十以上进制计数器时可将多片级连使用。图6.2 是 60 进制计数的一种方案 ,两片 74LS160 芯片构成的同步六十进制计数电路如图6.2 所示。(1) 按图接线。用点动脉冲作为CP 的输入, 74LS16
21、0II 、I 的输出端 QD、QC、QB、 QA 分别接学习机上七段数码管的输入端。观看在点动脉冲作用下,数码管显示的数字变化。(2) 图 6.2 接线是否正确 ,假设不正确如何改正 ,并分析为什么 .可编辑资料 - - - 欢迎下载精品名师归纳总结&“ 1 ”711121314“ 1”7101112 131419CrLDS110S2QD QC QB QA1CP74LS1602D0D1 D2Qcc9D315CrLDS1S2QD QC QB QACP74LS1601D0D1 D2QccD3152654326543CP图 6.2六十进制计数电路3、除图 6.2 所示六十进制计数电路之外,请用两片
22、74LS161 芯片实现六十进制计数电路 .试画出电路接线图 ,并用试验验证其功能。可编辑资料 - - - 欢迎下载精品名师归纳总结附录DVCC-D2JH数字电路试验箱 电源:输入: AC 220V10%输出: DC 5V/3A, DC12V/0.5A 单脉冲:有四路单脉冲电路,每路产生一个宽的正单脉冲和一个窄的正单脉冲,其中二路在产生正脉冲的同时仍产生一个负脉冲。宽单脉冲的和负脉冲的宽度与按下按键的时间一样, 窄单脉冲宽度与输入的时钟信号相等。按下一个按键,能够在四个输出上各产生一个窄单 脉冲,四个单脉冲依次相差一个时钟周期。 固定脉冲:有 9 路固定频率的方波1HZ 、10HZ 、100H
23、Z 、1KHZ 、10KHZ 、50KHZ 、100KHZ 、500KHZ 、1MHZ 连续脉冲:可产生 10HZ 10KHZ 连续可调方波。 16 位开关量输入区:可输出“ 0”“ 1”电平,同时带有电平指示,当开关置“1”电平常, 对应的指示灯亮,开关置“0”电平常,对应的指示灯灭,开关状态一目了然。 16 位开关量输出 区:由红、绿、黄、白16 只 LED 及驱动电路组成。当正规律“1”电平输入时 LED 点亮,反之 LED 熄灭。 数字显示: 由 6 位 7 段 LED 数码管及二 十六进制译码器组成。 供数字钟 日历等试验显示。 小喇叭及驱动电路。供应时钟报时、报警、音乐用等发声装置
24、。 四组 BCD 码拨码盘,可产生四组BCD 码数字信号。 液晶显示频率计:用作频率测量。 分立元件区:供应电阻、电容接插区,便利扩展 面包板:供应 16 只 IC 园孔插座 2 只 8 芯, 8 只 14 芯, 6 只 16 芯, 4 只 20 芯,另供应一个 40 芯的锁紧插座,用于部分扩展试验,如A/D 或 D/A 等。 电位器组:内置 10K 、22K、100K 电位器,作可变电阻用。可编辑资料 - - - 欢迎下载精品名师归纳总结HHHH计数HLXXA BC D数据预置CLKABCDEP12345678清除 时钟ABCDEPGNDLXXXXLLLL清除HXXXHHHHHH附录常用集成
25、电路引脚图12341A1B1Y2A52B672Y GND12341Y1A1B2Y52A672B GND3. 74LS044. 74LS08121A1Y5. 74LS2032A42Y53A6712341A1B1Y2A52B673Y GND2Y GND6. 74LS32Vcc142D132C NC12112B2A2Y1098Vcc4B4A4Y3B3A3Y14131211109812341A1BNC1C51D6712341A1B1Y2A52B671Y GND2Y GND7 .74LS161进位74LS161 工作状态CLRLOAD1 74LS002. 74LS02Vcc4B4A4Y3B3A3Y141312111098Vcc4Y4B4A3Y3B3A141312111098Vcc6A6Y5A5Y4A4YVcc4B4A4Y3B3A3Y141312111098141312111098Vcc输出QAQBQCQDET置数161514131211109COQAQBQCQDET输入输出清置时使能QA QB QC QD进位工作除数钟EP ET输出可编辑资料 - - - 欢迎下载