《数字逻辑电路课程设计指导书.doc》由会员分享,可在线阅读,更多相关《数字逻辑电路课程设计指导书.doc(23页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、题目一 汽车尾灯控制电路设计一、设计要求假设汽车尾部左右两侧各有3个指示灯(可用实验箱上的电平指示二极管模拟)1 汽车正常运行时指示灯全灭2 右转弯时,右侧3个指示灯按右循环顺序点亮3 左转弯时左侧3个指示灯按左循环顺序点亮4 临时刹车时所有指示灯同时闪烁二、设计过程1 列出尾灯与汽车运行状态表,如下表1所示表1 尾灯与汽车运行状态关系表开关控制运行状态左尾灯右尾灯 S1 S2 0 0正常运行灯灭灯灭 0 1右转弯灯灭按顺序循环点亮 1 0左转弯按顺序循环点亮灯灭 1 1临时刹车所有的尾灯随时钟CP同时闪烁2、设计总体框图由于汽车左右转弯时,三个指示灯循环点亮,所以用三进制计数器控制译码器电路
2、顺序输出低电平,从而控制尾灯按要求点亮。由此得出在每种运行状态下,个指示灯与各给定条件(S1、S0、CP、Q1、Q0)的关系,即逻辑功能表如表2所示(表中0表示灯灭状态,1表示灯亮状态),由表1可得出总体框图,如图1所示。开关控制电路显示、驱动电路译码电路三进制计数器S0S1尾灯电路图1 总体框图表2开关控制三进制计数器六个指示灯 S1 S0 Q1 Q0 0 0 000000 0 1 0 0000100 0 1000010 1 0000001 1 0 0 0001000 0 1010000 1 0100000 1 1 CP CP CPCP CP CP3、设计单元电路三进制计数器电路。由双JK触
3、发器74LS76构成,可根据表2进行设计。汽车尾灯电路。其显示驱动电路由6个发光二极管和6个反相器构成。译码电路由38线译码器74LS138和6个与非门构成。74LS138的三个输入端、分别接S1、Q1、Q0,而Q1Q0是三进制计数器的输出端。当S10、使能信号A=G=1,计数器的状态位00,01,10时,74LS138对应的输出端,依次为0有效(,信号为“1”无效),即反相器G1G3的输出端也依次为0,故指示灯按顺序点亮示意汽车右转弯。若上述条件不变,而S11,则74LS138对应的输出端、依次为0有效,即反相器G4G6的输出端依次为0,故指示灯按顺序点亮,示意汽车左转弯。当G=0,A=1时
4、,74LS138的输出端全为1,G6G1 的输出端也全为1,指示灯全灭;当G=0,A=CP时,指示灯随CP的频率闪烁。开关控制电路。设73LS138和显示驱动电路的使能端信号分别为G和A,根据总体逻辑功能表分析及组合得G、A与给定条件(S1、S0、CP)的真值表,如表33所示,由此表经过整理得逻辑表达式为表3开关控制CP使能信号 S1 S0 G A 0 0 0 1 0 1 1 1 1 0 1 1 1 1CP 0 CP4、设计汽车尾灯总体参考电路 由步骤3可得出汽车尾灯总体电路(参考),如图2所示三、实验设备及所选用组件箱名 称数 量设备编号 数字(模数综合)电子技术实验箱 1 数字万用表1 7
5、4LS1381 74LS002 74LS042 74LS101 74LS761 74LS861图2 总体参考电路题目二 多路智力竞赛抢答器设计一、设计要求 1、基本功能(1)设计一个智力竞赛抢答器,可同时供8名选手或8个代表队参加比赛,他们的编号分别时0、1、2、3、4、5、6、7,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是S0、S1、S2、S3、S4、S5、S6、S7。(2)给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答的开始。(3)抢答器具有数据锁存和显示功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,同时
6、扬声器给出音响提示。此外,要封锁输入电路,禁止其它选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。2、扩展功能(1)抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定(如30ns)。当节目主持人启动“开始”键后,要求定时器立即减计时,并用显示器显示,同时扬声器发出短暂的声响,声响持续时间0.5s左右。(2)参赛选手在设定的时间内抢答,抢答有效,定时器停止工作,显示器显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止。(3)如果定时抢答的时间已到,却没有选手抢答时,本次抢答无效,系统短暂报警,并封锁输入电路,禁止选手超时后抢答,时间显示器显示00。二、设计过程1、设
7、计电路的总体框图定时抢答器的总体框图如图1所示。它由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即计时抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其它选手抢答。扩展电路完成定时抢答的功能。图1所示的定时抢答器的工作过程是:接通电源时,节目主持人将开关置于“清除“位置,抢答器处于禁止工作状态,编号显示器灭灯,定时显示器显示设定的时间,当节目主持人宣布抢答题目后,说一声“抢答开始”,同时将控制开关拨到“开始”位置,扬声器给出声响提示,抢答器处于工作状态,定时器倒计时,当定时时间到,却没有选手抢答时,系统报警,并封锁输入电路,禁止选手超时后抢答。当选手在定时时
8、间内按动抢答键时,抢答器要完成以下四项工作:a:优先编码电路立即分辩出抢答者的编号,并由锁存器进行锁存,然后由译码显示电路显示编号;b:扬声器发出短暂声响,提醒节目主持人注意;c:控制电路要对输入编码电路进行锁存,避免其它选手再次进行抢答;d:控制电路要使定时器停止工作,时间显示器上显示剩余的抢答时间,并保持到主持人将系统清零为止,当选手将问题回答完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便进行下一轮抢答。抢答按钮优先编码电路锁存器译码电路显示电路主持人控制开关控制电路报警电路秒脉冲产生电路定时电路译码电路显示电路主体电路控制电路图12、抢答电路设计抢答电路的功能有两个:一是能分辩
9、出选手按键的先后,并锁存优先抢答者的编号,供译码显示电路用;二是要使其它选手的按键操作无效。选用优先编码器74LS148和RS锁存器74LS279可以完成上述功能,其电路组成如图2所示。其工作原理是:当主持人控制开关处于“清除”位置时,RS触发器的端为低电平,输出端(4Q1Q)全部为低电平。于是74LS48的0,显示器灭灯;74LS148的选通输入端0,74LS148处于工作状态,此时锁存电路不工作。当主持人开关拨到“开始”位置时,优先编码电路和锁存电路同时处于工作状态,即抢答器处于等待工作状态,等待输入端输入信号,当有选手将键按下时(如按下S5),74LS148的输出010,0,经过RS锁存
10、器后,CTR1,1,74LS279处于工作状态,4Q3Q2Q101,经74LS48译码后,显示器显示出“5”。此外,CTR1,使74LS148的端为高电平,74LSE148处于禁止工作状态,封锁了其它按键的输入。当按下的键松开后,74LS148的为高电平,但由于CTR维持高电平不变,所以74LS148仍处于禁止工作状态,其它按键的输入信号不会被接收。这就保证了抢答者的优先性以及抢答电路的准确性。当优先抢答者回答完问题后,由主持人操作控制开关S,使抢答电路复位,以方便进行下一轮抢答。图23、定时电路设计节目主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置,选用十进
11、制同步加/减计数器74LS192进行设计,计数器的时钟脉冲由秒脉冲电路提供。具体电路如图3所示。4、报警电路设计由555定时器和三极管构成的报警电路如图4所示。其中555构成多谐振荡器,振荡频率其输出信号经三极管推动扬声器。PR为控制信号,当PR为高电平时,多谐振荡器工作,反之,电路停振。图35、时序控制电路设计时序控制电路是抢答器设计的关键,它要完成以下三项功能:(1)主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进入正常抢答工作状态。(2)当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。(3)当设定的抢答时间到,无人抢答时,扬声器发声,同时抢答电路和定时
12、电路停止工作。根据上面的功能要求以及图2、3,设计的时序控制电路如图5所示。图中,门G1的作用是控制时钟信号CP的放行与禁止,门G2的作用是控制74LS148的输入使能端。图5(a)的工作原理是:主持人控制开关从“清除”位置拨到“开始”位置时,来自于图2中的74LS279的输出CTR0,经G3反相,A1,则从555输出端来的时钟信号CP能够加到74LS279的CPD时钟输入端,定时电路进行递减计时。同时,在定时时间未到时,来自于图3中74LS192的借位输出端1,门G2的输出0,使74LS148处于正常工作状态,从而实现功能(1)的要求。当选手在定时时间内按动抢答按键时,CTR1,经G3反相,
13、A0,封锁CP信号,定时器处于保持工作状态;同时,门G2的输出1,74LS148处于禁止工作状态,从而实现功能(2)的要求。当定时时间到时,来自74LSE192的0,1,74LS148处于禁止工作状态,禁止选手进行抢答。同时,门G1处于关门状态,封锁CP信号,使定时电路保持00状态不变,从而实现功能(3)的要求。74LS121用于控制报警电路及发声的时间。图4图5(a) 图5(b)6、整体电路设计经过以上各单元电路的设计,可以得到定时抢答器的整体电路,如图6所示图6由于电子技术实验箱上的数码管显示模块已集成了显示驱动电路,故实际实验时电路可更为简单,图6中的显示驱动电路部分可以不接,直接将锁存
14、器74LS279和计数器74LS192的输出接数码管显示模块的输入插座A、B、C、D,其对应顺序为A0A、A1B、A2C、A3D,74LS279的输出也无须再接入74LS48的4脚,其它部分电路与图6相同。三、实验设备及所选用组件箱名 称数 量设备编号 数字(模数综合)电子技术实验箱 1 数字万用表1 74LS1482 74LS001 74LS1211 74LS1922 74LS2792 NE5552题目三 交通灯控制器的设计一、设计任务及要求 设计一个用于十字路口的交通灯控制器。能显示十字路口东西、南北两个方向的红、黄、绿的指示状态。 具有倒计时功能。用两组数码管作为东西和南北方向的倒计时显
15、示,主干道每次放行(绿灯)60秒,支干道每次放行(绿灯)45秒,在每次由绿灯变成红灯的转换过程中,要亮黄灯5秒作为过渡。 黄灯每秒闪亮一次。 二、设计过程1、设计电路的总体框图2、控制电路设计设主干道绿灯、黄灯、红灯分别为G1、Y1、R1;支干道绿灯、黄灯、红灯分别为G2、Y2、R2,并且均用0表示灭,1表示亮,则交通灯有如下四种输出状态:状态G1Y1R1G2Y2R2S0001 0 00 0 1S1010 1 00 0 1S2100 0 11 0 0S3110 0 10 1 0采用4位二进制计数器74161实现控制器的四个状态循环。当倒计时计数值为01时,产生7161的计数使能信号,使控制器从
16、当前状态转入下一个状态。因此,计数值01可作为控制器状态转换的条件T1=1,同时也可产生同步置数信号,将下一状态的计数初值置入计数器。由状态表二、倒计时电路设计1)具有同步置数功能的十进制减法计数器LDN=1时:通过卡诺图分别求解驱动方程D3D2D1D0(自己写出四个驱动方程)。LDN=0时: D3D2D1D0=DCBA现态次态CPLDNQ3Q2Q1Q0Q3Q2Q1Q0(D3D2D1D0)1100110001000011101110110011001010101010001000011001100100010000100010000000010010XXXXDCBA2)将2片级联实现2位十进制
17、减法计数器。3)当主干道或者支干道减法计数器值为01时,产生同步置数信号,将下一状态计数初值置入。主干道预置数支干道预置数状态D7D6D5D4D3D2D1D0D7D6D5D4D3D2D1D0S0000000010100000101S1010101000001000101S2100000010100000101S3110110000001100101三、动态显示、译码EDA实验板上一共有8个数码管,如果按照传统的数码管驱动方式,则需要8个七段译码器和64个I/O口进行驱动,这样就会浪费大量的资源。所以最常见的数码管驱动电路为动态扫描显示。数码扫描显示原理:利用人眼的视觉暂留效应,把多个数码管按一
18、定顺序进行点亮(显示)。当点亮的频率(即扫描频率)不大时,人眼看到的是数码管一个个的依次点亮,然而扫描频率足够大时,看到的不再是一个一个的点亮,而是全部同时点亮。1、动态显示2、七段译码四、时钟电路注意:本次设计采用alter公司FPGA芯片附:参考电路图图1:具有同步置数功能的十进制减法计数器图2:级联实现2位十进制减法计数器图3:主干道、支干道倒计时电路图4:动态显示电路图5: 7段译码电路(采用VHDL语言描述)图6:时钟分配电路(采用VHDL语言描述)图7:整体电路附录一、74LS系列芯片功能大全型 号器 件 名 称型 号器 件 名 称74LS00 2输入端四与非门74LS298四2输
19、入多路带存贮开关74LS01 集电极开路2输入端四与非门74LS299三态输出八位通用移位寄存器74LS02 2输入端四或非门74LS308输入端与非门74LS03 集电极开路2输入端四与非门74LS322输入端四或门74LS04 六反相器74LS322带符号扩展端八位移位寄存器74LS05 集电极开路六反相器74LS323三态输出八位双向移位/存贮寄存器74LS06 集电极开路六反相高压驱动器74LS33开路输出2输入端四或非缓冲器74LS07 集电极开路六正相高压驱动器74LS347BCD7段译码器/驱动器74LS08 2输入端四与门74LS352双4选1数据选择器/复工器74LS09 集
20、电极开路2输入端四与门74LS353三态输出双4选1数据选择器/复工器74LS10 3输入端3与非门74LS365门使能输入三态输出六同相线驱动器74LS107 带清除主从双J-K触发器74LS365门使能输入三态输出六同相线驱动器74LS109 带预置清除正触发双J-K触发器74LS366门使能输入三态输出六反相线驱动器74LS11 3输入端3与门74LS3674/2线使能输入三态六同相线驱动器74LS112 带预置清除负触发双J-K触发器74LS3684/2线使能输入三态六反相线驱动器74LS12 开路输出3输入端三与非门74LS37开路输出2输入端四与非缓冲器74LS121 单稳态多谐振
21、荡器74LS373三态同相八D锁存器74LS122 可再触发单稳态多谐振荡器74LS374三态反相八D锁存器74LS123 双可再触发单稳态多谐振荡器74LS3754位双稳态锁存器74LS125三态输出高有效四总线缓冲门74LS377单边输出公共使能八D锁存器74LS126三态输出低有效四总线缓冲门74LS378单边输出公共使能六D锁存器74LS13 4输入端双与非施密特触发器74LS379双边输出公共使能四D锁存器74LS132 2输入端四与非施密特触发器74LS38开路输出2输入端四与非缓冲器74LS13313输入端与非门74LS380多功能八进制寄存器74LS136四异或门74LS39开
22、路输出2输入端四与非缓冲器74LS138 3-8线译码器/复工器74LS390双十进制计数器74LS139 双2-4线译码器/复工器74LS393双四位二进制计数器74LS14 六反相施密特触发器74LS404输入端双与非缓冲器74LS145BCD十进制译码/驱动器74LS42BCD十进制代码转换器74LS15 开路输出3输入端三与门74LS352双4选1数据选择器/复工器74LS15016选1数据选择/多路开关74LS353三态输出双4选1数据选择器/复工器74LS151 8选1数据选择器74LS365门使能输入三态输出六同相线驱动器74LS153双4选1数据选择器74LS366门使能输入三
23、态输出六反相线驱动器74LS154 4线16线译码器74LS3674/2线使能输入三态六同相线驱动器74LS155 图腾柱输出译码器/分配器74LS3684/2线使能输入三态六反相线驱动器74LS156 开路输出译码器/分配器74LS37开路输出2输入端四与非缓冲器74LS157 同相输出四2选1数据选择器74LS373三态同相八D锁存器74LS158 反相输出四2选1数据选择器74LS374三态反相八D锁存器74LS16 开路输出六反相缓冲/驱动器74LS3754位双稳态锁存器74LS160 可预置BCD异步清除计数器74LS377单边输出公共使能八D锁存器74LS161 可预置四位二进制异
24、步清除计数器74LS378单边输出公共使能六D锁存器74LS162 可预置BCD同步清除计数器74LS379双边输出公共使能四D锁存器74LS163 可预置四位二进制同步清除计数器74LS38开路输出2输入端四与非缓冲器74LS164 八位串行入/并行输出移位寄存器74LS380多功能八进制寄存器74LS165八位并行入/串行输出移位寄存器74LS39开路输出2输入端四与非缓冲器74LS166八位并入/串出移位寄存器74LS390双十进制计数器74LS169 二进制四位加/减同步计数器74LS393双四位二进制计数器74LS17 开路输出六同相缓冲/驱动器74LS404输入端双与非缓冲器74L
25、S170开路输出44寄存器堆74LS42BCD十进制代码转换器74LS173 三态输出四位D型寄存器74LS447BCD7段译码器/驱动器74LS174 带公共时钟和复位六D触发器74LS45BCD十进制代码转换/驱动器74LS175 带公共时钟和复位四D触发器74LS45016:1多路转接复用器多工器74LS180 9位奇数/偶数发生器/校验器74LS451双8:1多路转接复用器多工器74LS181 算术逻辑单元/函数发生器74LS453四4:1多路转接复用器多工器74LS185 二进制BCD代码转换器74LS46BCD7段低有效译码/驱动器74LS190 BCD同步加/减计数器74LS46
26、0十位比较器74LS191二进制同步可逆计数器74LS461八进制计数器74LS192可预置BCD双时钟可逆计数器74LS465三态同相2与使能端八总线缓冲器74LS193可预置四位二进制双时钟可逆计数器74LS466三态反相2与使能八总线缓冲器74LS194 四位双向通用移位寄存器74LS467三态同相2使能端八总线缓冲器74LS195四位并行通道移位寄存器74LS468三态反相2使能端八总线缓冲器74LS196 十进制/二-十进制可预置计数锁存器74LS469八位双向计数器74LS197 二进制可预置锁存器/计数器74LS47BCD7段高有效译码/驱动器74LS20 4输入端双与非门74L
27、S48BCD7段译码器/内部上拉输出驱动74LS21 4输入端双与门74LS490双十进制计数器74LS22开路输出4输入端双与非门74LS491十位计数器74LS221 双/单稳态多谐振荡器74LS498八进制移位寄存器74LS240 八反相三态缓冲器/线驱动器74LS502-3/2-2输入端双与或非门74LS241 八同相三态缓冲器/线驱动器74LS502八位逐次逼近寄存器74LS243 四同相三态总线收发器74LS503八位逐次逼近寄存器74LS244 八同相三态缓冲器/线驱动器74LS512-3/2-2输入端双与或非门74LS245 八同相三态总线收发器74LS533三态反相八D锁存器
28、74LS247 BCD7段15V输出译码/驱动器74LS534三态反相八D锁存器74LS248 BCD7段译码/升压输出驱动器74LS54四路输入与或非门74LS249 BCD7段译码/开路输出驱动器74LS540八位三态反相输出总线缓冲器74LS251 三态输出8选1数据选择器/复工器74LS554输入端二路输入与或非门74LS253三态输出双4选1数据选择器/复工器74LS563八位三态反相输出触发器74LS256 双四位可寻址锁存器74LS564八位三态反相输出D触发器74LS257三态原码四2选1数据选择器/复工器74LS573八位三态输出触发器74LS258 三态反码四2选1数据选择
29、器/复工器74LS574八位三态输出D触发器74LS259八位可寻址锁存器/3-8线译码器74LS645三态输出八同相总线传送接收器74LS26 2输入端高压接口四与非门74LS670三态输出44寄存器堆74LS260 5输入端双或非门74LS73带清除负触发双J-K触发器74LS2662输入端四异或非门74LS74带置位复位正触发双D触发器74LS27 3输入端三或非门74LS76带预置清除双J-K触发器74LS273带公共时钟复位八D触发器74LS83四位二进制快速进位全加器74LS279 四图腾柱输出S-R锁存器74LS85四位数字比较器74LS28 2输入端四或非门缓冲器74LS862
30、输入端四异或门74LS2834位二进制全加器74LS90可二/五分频十进制计数器74LS290二/五分频十进制计数器74LS93可二/八分频二进制计数器74LS293二/八分频四位二进制计数器74LS95四位并行输入输出移位寄存器74LS295四位双向通用移位寄存器74LS976位同步二进制乘法器附录二、CD400系列芯片功能大全型 号器件名称生产厂家CD4000双3输入端或非门+单非门TICD4001四2输入端或非门HIT/NSC/TI/GOLCD4002双4输入端或非门NSCCD400618位串入/串出移位寄存器NSCCD4007双互补对加反相器NSCCD40084位超前进位全加器NSCC
31、D4009六反相缓冲/变换器NSCCD4010六同相缓冲/变换器NSCCD4011四2输入端与非门HIT/TICD4012双4输入端与非门NSCCD4013双主-从D型触发器FSC/NSC/TOSCD40148位串入/并入-串出移位寄存器NSCCD4015双4位串入/并出移位寄存器TICD4016四传输门FSC/TICD4017十进制计数/分配器FSC/TI/MOTCD4018可预制1/N计数器NSC/MOTCD4019四与或选择器PHICD402014级串行二进制计数/分频器FSCCD402108位串入/并入-串出移位寄存器PHI/NSCCD4022八进制计数/分配器NSC/MOTCD402
32、3三3输入端与非门NSC/MOT/TICD40247级二进制串行计数/分频器NSC/MOT/TICD4025三3输入端或非门NSC/MOT/TICD4026十进制计数/7段译码器NSC/MOT/TICD4027双J-K触发器NSC/MOT/TICD4028BCD码十进制译码器NSC/MOT/TICD4029可预置可逆计数器NSC/MOT/TICD4030四异或门NSC/MOT/TI/GOLCD403164位串入/串出移位存储器NSC/MOT/TICD4032三串行加法器NSC/TICD4033十进制计数/7段译码器NSC/TICD40348位通用总线寄存器NSC/MOT/TICD40354位并
33、入/串入-并出/串出移位寄存NSC/MOT/TICD4038三串行加法器NSC/TICD404012级二进制串行计数/分频器NSC/MOT/TICD4041四同相/反相缓冲器NSC/MOT/TICD4042四锁存D型触发器NSC/MOT/TICD40434三态R-S锁存触发器(1触发)NSC/MOT/TICD4044四三态R-S锁存触发器(0触发)NSC/MOT/TICD4046锁相环NSC/MOT/TI/PHICD4047无稳态/单稳态多谐振荡器NSC/MOT/TICD40484输入端可扩展多功能门NSC/HIT/TICD4049六反相缓冲/变换器NSC/HIT/TICD4050六同相缓冲/
34、变换器NSC/MOT/TICD4051八选一模拟开关NSC/MOT/TICD4052双4选1模拟开关NSC/MOT/TICD4053三组二路模拟开关NSC/MOT/TICD4054液晶显示驱动器NSC/HIT/TICD4055BCD-7段译码/液晶驱动器NSC/HIT/TICD4056液晶显示驱动器NSC/HIT/TICD4059“N”分频计数器NSC/TICD406014级二进制串行计数/分频器NSC/TI/MOTCD4063四位数字比较器NSC/HIT/TICD4066四传输门NSC/TI/MOTCD406716选1模拟开关NSC/TICD4068八输入端与非门/与门NSC/HIT/TIC
35、D4069六反相器NSC/HIT/TICD4070四异或门NSC/HIT/TICD4071四2输入端或门NSC/TICD4072双4输入端或门NSC/TICD4073三3输入端与门NSC/TICD4075三3输入端或门NSC/TICD4076四D寄存器HITCD4077四2输入端异或非门NSC/HIT/TICD40788输入端或非门/或门CD4081四2输入端与门CD4082双4输入端与门NSC/HIT/TICD4085双2路2输入端与或非门CD4086四2输入端可扩展与或非门CD4089二进制比例乘法器CD4093四2输入端施密特触发器NSC/MOT/STCD40948位移位存储总线寄存器N
36、SC/TI/PHICD40953输入端J-K触发器CD40963输入端J-K触发器CD4097双路八选一模拟开关CD4098双单稳态触发器NSC/MOT/TICD40998位可寻址锁存器NSC/MOT/STCD4010032位左/右移位寄存器CD401019位奇偶较验器CD401028位可预置同步BCD减法计数器CD401038位可预置同步二进制减法计数器CD401044位双向移位寄存器CD40105先入先出FI-FD寄存器CD40106六施密特触发器NSCTICD40107双2输入端与非缓冲/驱动器HARTICD401084字4位多通道寄存器CD40109四低-高电平位移器CD40110十进
37、制加/减,计数,锁存,译码驱动STCD4014710-4线编码器NSCMOTCD40160可预置BCD加计数器NSCMOTCD40161可预置4位二进制加计数器NSCMOTCD40162BCD加法计数器NSCMOTCD401634位二进制同步计数器NSCMOTCD40174六锁存D型触发器NSCTIMOTCD40175四D型触发器NSCTIMOTCD401814位算术逻辑单元/函数发生器CD40182超前位发生器CD40192可预置BCD加/减计数器(双时钟)NSCTICD40193可预置4位二进制加/减计数器NSCTICD401944位并入/串入-并出/串出移位寄存NSCMOTCD40195
38、4位并入/串入-并出/串出移位寄存NSCMOTCD4020844多端口寄存器附录三、Multisim 9.0 Education主要数据库中常用元器件库一览表名 称符号组系列元件备注TTL电压源SourcesPOWER_SOURCESVCC脉冲电压源SourcesSINGAL_VOLTAGCLOCK_VOLTAGE交流电压源SourcesPOWER_SOURCESAC_POWER直流电压源SourcesPOWER_SOURCESDC_POWER交流电流源SourcesSINGAL_CURRENAC_CURRENT直流电流源SourcesSINGAL_CURRENDC_CURRENT接地端Sou
39、rcesPOWER_SOURCESDGROND数字接地端SourcesPOWER_SOURCESDGND逻辑开关BasicSWITCHSPDT/TDW1开关BasicSWITCHSPST电阻BasicRESISTOR电容BasicCAPACITOR电感BasicINDUCTOR2输入与门Misc DigitalTILAND22输入与非门Misc DigitalTILNAND22输入或门Misc DigitalTILOR22输入或非门Misc DigitalTILNOR2缓冲器Misc DigitalTILBUFFER反相器Misc DigitalTILNOT2输入异或门Misc DigitalTILEOR22输入同或门Misc DigitalTILNEOR2D触发器Misc DigitalTILD_FFJK触发器Misc DigitalTILJK_FFT触发器Misc DigitalTILT_FFSR锁存器Misc DigitalTILSR_FF普通二极管DiodesDIODE稳压二极管DiodesZENER发光二极管DiodesLEDNPN三极管TransistorsBJT_NPN