可编程逻辑器件概述 (7).ppt

上传人:刘静 文档编号:84315153 上传时间:2023-04-04 格式:PPT 页数:14 大小:401.10KB
返回 下载 相关 举报
可编程逻辑器件概述 (7).ppt_第1页
第1页 / 共14页
可编程逻辑器件概述 (7).ppt_第2页
第2页 / 共14页
点击查看更多>>
资源描述

《可编程逻辑器件概述 (7).ppt》由会员分享,可在线阅读,更多相关《可编程逻辑器件概述 (7).ppt(14页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、EDA技术技术7-Quartus使用层次化设计7.1 层次化设计方法7.2 八位全加器设计7.1 层次化设计方法自顶而下的设计,自底而上的实现7.2 八位全加器设计自顶而下的设计:八位全加器一位全加器半加器自底而上的实现:半加器一位全加器八位全加器7.2 八位全加器设计(1)半加器设计(2)一位全加器设计(3)八位全加器设计(1)半加器设计新建半加器设计工程(假设命名为hadd),并设计半加器设计输入文件(命名为hadd.bdf)并仿真。(2)一位全加器设计新建全加器工程fadd,并将半加器设计文件hadd.bdf复制到全加器工程目录下,添加到新工程中。(2)一位全加器设计生成hadd符号文件

2、,hadd.bsf(2)一位全加器设计使用半加器符号完成一位全加器设计,并仿真。(3)八位全加器设计新建全加器工程fadd8,并将fadd.bdf和hadd.bdf复制到全加器工程目录下,添加到新工程中。(3)八位全加器设计生成fadd.bdf和hadd.bdf的符号文件fadd.bsf和hadd.bsf(3)八位全加器设计使用一位全加器符号完成八位位全加器设计,并仿真。注意事项(1)完整的QuartusII使用方法参看相关章节。(2)被调用模块的设计文件要复制到调用工程的文件夹下,而不是按照路径设置。(3)所有被调用的设计文件都要添加进来,包括间接调用的模块。(4)设计总线方式的使用方法,尤其是命名方式:a0、a1谢谢!

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 大学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁