《电气工程师-专业基础(发输变电)-数字电子技术-3.4集成组合逻辑电路.docx》由会员分享,可在线阅读,更多相关《电气工程师-专业基础(发输变电)-数字电子技术-3.4集成组合逻辑电路.docx(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、电气工程师-专业基础(发输变电)-数字电子技术-3.4集成组合逻辑电路单选题1.如图3-4-1所示为双4选1数据选择器构成的组合逻辑电路,输入变量为A、B、C,输出F1(A、B、C)(江南博哥),F2(A、B、C)的逻辑函数分别为()。2017年真题图3-4-1A.m(1,2,4,7),m(3,5,6,7)B.m(1,2,4,7),m(1,3,6,7)C.m(1,2,4,7),m(4,5,6,7)D.m(1,2,3,7),m(3,5,6,7) 正确答案:A参考解析:双4选1数据选择器是指在一块芯片上有两个4选1数据选择器,表列F1和F2的真值表如图3-4-2所示:图3-4-2单选题2.要获得3
2、2k8的RAM,需要4k4的RAM的片数为()。2011年真题A.8个B.16个C.32个D.64个 正确答案:B参考解析:32k8的RAM表示8位的随机读写存储器,每片的可存储的容量为3210248B,4k4的可存储数据容量为410244B。因此扩展时保证数据存储的总容量大小不变,求得需用4k4的RAM的片数为:n3210248/(410244)16(片)。单选题3.要用2564的RAM扩展成4K8RAM,需选用此种2564RAM的片数为()。2007年真题A.8B.16C.32D.64 正确答案:C参考解析:4K8RAM表示8位的随机读写存储器,每片的可存储的容量为410248B;选用的2
3、564的可存储数据容量为1024B。扩展时保证数据存储的总容量大小不变有:840961024n。解得:n32。单选题4.一个具有13位地址输入和8位I/O端的存储器,其存储容量为下列何值?()2005年真题A.8k8B.138kC.13k8D.64000位 正确答案:A参考解析:13位地址存储器能够存储的地址总容量是213232108k,每个I/O端口采集的数据都是8位的,故总的数据存储容量为8k8。单选题5.图3-4-3电路的逻辑功能为()。2016年真题图3-4-3A.四位二进制加法器B.四位二进制减法器C.四位二进制加/减法器D.四位二进制比较器 正确答案:B参考解析:根据二进制补码的减
4、法运算,XY可以通过加法操作来完成,也就是说,可以通过把Y的二进制补码加到X上来完成。Y的二进制补码等于Y1,其中Y等于Y的各个位取反。所以XYX(Y)X(Y1),减法器可以通过加法器来实现,题中逻辑关系即为加法器构造减法器。图中由四个全加器串联电路组合的四位二级制减法器电路,将C置1,相当于加数输入端增加了一个非门。验算如下,设A0101,B0001,按加法电路计算:0101(A)1110()1(C)(1)0100,进位信号取非,结果为0100。校验直接相减运算:0101(A)0001(B)0100,结果相同。单选题6.如图3-4-4所示,电路实现的逻辑功能是()。2009年真题图3-4-4
5、A.三变量异或B.三变量同或C.三变量与非D.三变量或非 正确答案:A参考解析:根据与非门的逻辑关系式及狄摩根定律,则:其中:,。真值表如表3-4-1:表3-4-1由真值表可见,当三变量A、B、C中“1”的个数为奇数时,输出为真。因此为三变量异或关系。单选题7.如图3-4-5所示的电路,其功能是()。2008年真题图3-4-5A.减法器B.加法器C.比较器D.译码器 正确答案:C参考解析:由图可得Y1、Y2、Y3的逻辑函数表达式为:,列真值表如图3-4-6所示:图3-4-6当AB时,Y2输出为1;当AB时,Y1输出为1;当AB时,Y3输出为1。因此,图示电路是一个比较器。单选题8.逻辑电路如图
6、3-4-7所示,其逻辑功能的正确描述为下列哪项?()2005年真题图3-4-7A.裁判功能,且A为主线B.三变量表决功能C.当A1时,B或C为1,输出为1D.C为1时,A或B为1,输出为1 正确答案:B参考解析:由图3-4-7中列出逻辑函数表达式为:表3-4-2真值表写出逻辑函数对应的真值表,如表3-4-2所示,可以看出当三变量输入A、B、C有2个及以上的变量为1时,输出为1。因此电路实现的是三变量的多数表决器。单选题9.图3-4-8电路中,当开关A、B、C均断开时,电路的逻辑功能为()。2014年真题图3-4-8A.8进制加法计数B.10进制加法计数C.16进制加法计数D.10进制减法计数
7、正确答案:C参考解析:JK触发器的功能表(部分)如表3-4-3,波形图如图3-4-9。由图可见,CP每16个下降沿,对应Q3一个下降沿,因此为16进制加法计数器。表3-4-3图3-4-9单选题10.图3-4-10电路中,当开关A、B、C分别闭合时,电路实现的逻辑功能分别为()。2014年真题图3-4-10A.16、8、4进制加法计数B.16、10、8进制加法计数C.10、8、4进制加法计数D.8、4、2进制加法计数 正确答案:D参考解析:JK触发器的功能表(部分)如表3-4-4,波形图如图3-4-11。表3-4-4当开关C闭合时,Q1反转CK触发器即清零,由波形图可知,CP每2个下降沿,Q1翻
8、转1次,为2进制加法计数器;当开关B闭合时,Q2反转CK触发器即清零,由波形图可知,CP每4个下降沿,Q2翻转1次,为4进制加法计数器;当开关A闭合时,Q3反转CK触发器即清零,由波形图可知,CP每8个下降沿,Q3翻转1次,为8进制加法计数器。图3-4-11单选题11.如图3-4-12所示,优先权编码器74148有8条输入线07,3条输出线A0A2。当GS为0时编码器输出有效,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A2、A1、A0的状态分别为()。图3-4-12A.0、1、0B.0、0、1C.1、1、0D.1、0、1 正确答案:B参考解析:题中输入线6为0,即要求
9、编码的十进制数为6,它对应的二进制表达式为110。但74148输出的是二进制反码,即为001,因此A2、A1、A0的状态为0、0、1。单选题12.显示译码器7447驱动共阴极LED显示器。当7447的输入端D、C、B、A为0、0、0、1时,LED显示器显示的数字应为()。A.0B.1C.2D.3 正确答案:B参考解析:译码器7447的真值表如下图3-4-13所示:图3-4-13从真值表可以看出,当DCBA0001时显示数字1。单选题13.PLA编程后的阵列图如图3-4-14所示,该函数实现的逻辑功能为()。图3-4-14A.多数表决器B.乘法器C.减法器D.加法器 正确答案:D参考解析:PLA
10、阵列图中,有圆点表示连接,没有圆点表示不连接,图的左半部分为AND逻辑与阵列,右半部分为OR逻辑或阵列,由此可写出阵列的逻辑表达式为:,真值表如图3-4-15所示。图3-4-15图3-4-15中Y1为和位,Y2为进位。由图可知当ABC为100、010、001、111时,Y1Y2输出为01,当ABC为110、011、101时,Y1Y2输出为10,根据输入输出关系,可得逻辑函数表达式为Y1Y2ABC,其实现的逻辑功能为全加器。单选题14.关于可编程逻辑阵列PLA,下列说法正确的是()。A.PLA结构是与门阵列固定连接,而或门阵列可编程B.PLA结构是或门阵列固定连接,而与门阵列可编程C.PLA结构是与门阵列和或门阵列都可以编程D.PLA中,一个地址码对应的存储单元是唯一的 正确答案:C参考解析:PLA主要由“与”阵列、“或”阵列构成,两个阵列均可编程。地址码和存储单元并不唯一对应。