计算机组成原理题库.pdf

上传人:文*** 文档编号:91006588 上传时间:2023-05-20 格式:PDF 页数:87 大小:27.15MB
返回 下载 相关 举报
计算机组成原理题库.pdf_第1页
第1页 / 共87页
计算机组成原理题库.pdf_第2页
第2页 / 共87页
点击查看更多>>
资源描述

《计算机组成原理题库.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理题库.pdf(87页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、一、选择题1.目前我们所说的个人台式商用机属于 D。A.巨 型 机 B.中 型 机 C.小 型 机 D.微型机2.(2000)10化成十六进制数是 B。A.(7C D)16 B.(7D0)16 C.(7E0)16 D.(7F0)163.下列数中最大的数是 A。A.(10011001)2 B.(227)8 C.(98)16 D.(152)104.D 表示法主要用于表示浮点数中的阶码。A.原 码 B.补 码 C.反 码 D.移码5.在小型或微型计算机里,普遍采用的字符编码是_ D_。A.BC D码 B.16进 制 C.格 雷 码 D.A SC II码6.下列有关运算器的描述中,D 是正确的。A.只

2、做算术运算,不做逻辑运算B.只做加法C.能暂时存放运算结果D.既做算术运算,又做逻辑运算7.EPROM 是指_ D_。A.读写存储器B,只读存储器C.可编程的只读存储器D.光擦除可编程的只读存储器8.lntel80486是 32位微处理器,Pentium是_ D_ 位微处理器。A.1 6 B.3 2 C.4 8 D.6 49.设 X补=l.xlx2x3x4,当满足,_ A _时,X -3/2 成立。A.x l 必须为1,x2x3x4至少有一个为1 B.x l 必须为1,x2x3x4任意C .x l 必须为0,x2x3x4至少有一个为1 D.x l 必须为0,x2x3x4任意10.C PU主要包

3、括_ B_。A.控 制 器 B.控制器、运算器、cacheC.运算器和主存D.控制器、A LU和主存11.信息只用一条传输线,且采用脉冲传输的方式称为 A。A.串行传输B.并行传输C.并串行传输D.分时传输12.以下四种类型指令中,执行时间最长的是 C。A.RR型 B.RS型 C.SS型 D.程序控制指令13.下列 D 属于应用软件。A.操作系统B.编译系统C.连接程序D.文本处理14.在主存和C PU之间增加cache存储器的目的是 C。A.增加内存容量B.提高内存可靠性C.解决C PU和主存之间的速度匹配问题D.增加内存容量,同时加快存取速度15.某单片机的系统程序,不允许用户在执行时改变

4、,则可以选用_ B _ 作为存储芯片。A.SRA M B.闪速存储器C.cache D.辅助存储器16.设变址寄存器为X,形式地址为D,(X)表示寄存器X 的内容,这种寻址方式的有效地址为 A _,A.EA=(X)+D B.EA=(X)+(D)C.EA=(X)+D)D.EA=(X)+(D)17.在指令的地址字段中,直接指出操作数本身的寻址方式,称为 BoA.隐含寻址B.立即寻址C.寄存器寻址D.直接寻址18.下述I/O控制方式中,主要由程序实现的是 B。A.PPU(外围处理机)方式B.中断方式C.DMA 方 式 D.通道方式19.系统总线中地址线的功能是 D。A.用于选择主存单元地址B.用于选

5、择进行信息传输的设备C.用于选择外存地址D.用于指定主存和I/O设备接口电路的地址20.采用DMA 方式传送数据时,每传送一个数据要占用 D 的时间。A.一个指令周期B,一个机器周期C.一个时钟周期D.一个存储周期21.冯.诺依曼机工作方式的基本特点是 B-。A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内容选择地址22.某机字长32位。其中1 位符号位,31位表示尾数。若用定点整数表示,则最大正整数为_ _ _ A _oA.+(231-1)B.+(230-1)C.+(231+1)D.+(230+1)23.假设下列字符码中有奇偶位校验,但没有数据错误,采用偶校验的字符

6、码是_ D _ _。A.11001011 B.11010110 C.11000001 D.1100100124.设 冈 补=I.xlx2x3x4,当满足 A-时,x-1/2成立。A.x l 必须为l,x2x4至少有一个为1 B.x l 必须为1.x2x4任意C.x l 必须为0,x2x4至少有一个为1 D.x l 必须为0,x2x4任意2 5.在主存利C PU之间增加cache存储器的目的是 C _。A.增加内存容量B.提高内存的可靠性C.解决C PU与内存之间的速度匹配问题D.增加内存容量,同时加快存取速度26.采用虚拟存储器的主要目的是 B oA.提高主存储器的存取速度B,扩大存储器空间,

7、并能进行自动管理C.提高外存储器的存取速度D.扩大外存储器的存储空间27.存储器是计算机系统的记忆设备,主要用于 D-。A.存放程序B.存放 软 件 C.存放微程序D.存放程序和数据28.在指令的地址字段中,直接指出操作数本身的寻址方式,称为_ B _ A.隐含地址B.立即寻址C.寄存器寻址D,直接寻址29.指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现 D。A.堆栈寻址B.程序的条件转移C.程序的无条件转移D.程序的条件转移成无条件转移30.堆栈寻址方式中,没 A 为累加器,SP为堆栈指示器,Msp为 SP指示的栈顶单元。如果进栈操作的动作顺序是(A)Msp,(SP)-lSP

8、,那么出栈操作应为 B-。A.(M sp)-A,(SP)+1-SP B.(SP)+1-SP,(Msp)-AC.(SP)-l-*SP,(Msp)-*A D.(M sp)-A;(SP)-1-SP31.lntel80486是 32位微处理器,pentium是_ D_位处理器。A.16 B.32 C.48 D.6432.指令周期是指一C-。A.C PU从主存取出一条指令的时间。B.C PU执行一条指令的时间C.C PU从主存取出一条指令加上执行这条指令的时间D.时钟周期时间33.指出下面描述汇编语言特性的句子中概念上有错误的句子 C。A.对程序员的训练要求来说,需要硬件知识B.汇编语言对机器的依赖性高

9、C.用汇编语言编制程序的难度比高级语言小D.汇编语言编写的程序执行速度比高级语言快34.总线中地址线的用处是 DoA.选择主存单元地址B.选择进行信息传输的设备C.选择外存地址D.指定主存单元和I/O设备接口电路的选择地址35.异步控制常用于 A_ 中,作为其主要控制方式。A.单总线结构计算机中访问主存与外围设备。B.微型机中的C PU控制C.组合逻辑控制的C PUD.微程序控制器3 6.在_ A _ _ 的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O指令。A.单 总 线 B.双 总 线 C.三 总 线 D.多总线37.C D-ROM光盘是 B 型光盘,可用做计算机的 存

10、储器和数字化多媒体设备。A.重写,内 B,只读,外 C.一次,夕 卜 D.只读,内38.C PU响应中断时,进 入“中断周期”采用硬件方法保护并更新程序计数器PC 内容而不是由软件完成,主要因为 A_oA,能进入中断处理程序并能正确返回原程序。B.节省内存。C.提高处理机速度。D.易于编制中断处理程序。3 9.采用DMA 方式传送数据时,每传送一个数据就要占用 C _oA.一个指令周期B.一个机器周期C.一个存储周期D.一个总线周期40.C PU对通道的请求形式是 D。A.自 陷 B.中 断 C.通道命令D.I/O指令41.完整的计算机系统应包括 D。A.运算器、存储器、控 制 器 B.外部设

11、备和主机C.主机和实用程序D.配套的硬件设备和软件设备42.下列数中最大的数为 B。A.(10010101)2 B.(227)8 C.(96)16 D.(143)543.电子邮件是指 BoA.用计算机管理邮政信件B.通过计算机网络收发消息C.用计算机管理电话系统D.用计算机处理收发报业务44.设字长32位,使 用 IEEE格式,则阶码采用 C 表示。A.补 码 B.原 码 C.移 码 D.反码45.四片74181A LU和一片74182C LA 器件相配合,具有如下进位传递功能 B。A.形波进位B.组内先行进位,组间先行进位C.组内先行进位,组间行波进位D.组内形波进位,组间先行进位46.某机

12、字长32位,存储容量1MB。若按字编址,它的寻址范围是_ C _ _。A.IM B.512KB C.256K D.256KB47.EPROM 是指 D。A.闪速存储器B.只读存储器C.可编程的只读存储器D.光擦可编程的只读存储器48.相联存储器是按 C 进行寻址的存储器。A.地址指定方式B.堆栈存取方式C.内容指定方式D.地址指定方式与堆栈存取方式结合49.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用 COA.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式50.二地址指令中,操作数的物理位置不可能采取的结构是 D。A.寄存器一寄存器B.寄存器

13、一存储器C.存储器r-存 储 器 D,寄存器一锁存器51.操作控制器的功能是 D。A.产生时序信号B.从主存取出条指令C.完成指令操作码译码D.从主存取出指令,完成指令操作码译码,并产生相关的操作控制信号,以解释执行该指令52.同步控制是 C。A,只适用于C PU控制的方式B.只适用于外围设备控制的方式C.由统一时序信号控制的方式D.所有指令执行时间都相同的方式53.以下叙述中不正确的句子是 DoA.同一个C PU周期中,可以并行执行的微操作叫相容性微操作B.同一个C PU周期中,不可以并行执行的微操作叫相容性微操作C.同一个C PU周期中,可以并行执行的微操作叫相斥性微操作D.同一个C PU

14、周期中,不可以并行执行的微操作叫相斥性微操作54.会产生DMA 请求的总线部件是 D。A.任何外设B.高速外设C.需要与主机批量交换数据的外设D.具有DMA 接口的外设55.同步通信之所以比异步通信具有较高的传输频率是因为 D-。A.同步通信不需要应答信号且同步通信方式的总线长度较短B.同步通信用一个公共的时钟信号进行同步C.同步通信中,各部件存取时间比较接近D.以上因素的总和56.多总线结构的计算机系统,采用 A 方法,对提高系统的吞吐率最有效。A.多端口存储器B.提高主存的速度C.交叉编址多模存储器D.高速缓冲存储器57.为了使设备相对独立,磁盘控制器的功能全部转到设备中,主机与设备间应采

15、用 A.接口。A.SC SI B.专用 C.ESDI58.中断向量地址是 Ct,A.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的地址D.主程序返回地址59.通道对C PU的请求方式是 B。A.自 陷 B.中 断 C.通道命令D.跳转指令60.周期挪用(窃取)方式常用于 A 中。A.直接内存存取方式的输入/输出B.直接程序传送方式的输入/输出C.C PU的某寄存器与存储器之间的直接传送D.程序中断方式的输入/输出61.计算机的存储器系统是指_ D 。A.RA M存 储 器 B.ROM存储器C.主存储器D.cache,主存储器和外存储器62.至今为止,计算机中的所有信息

16、仍以二进制方式表示的理由是 C。A.节约元件B.运算速度快C.物理器件性能决定D.信息处理方便63.某机字长32位,其 中 1 位符号位,31位表示尾数。若用定点整数表示,则最小负整数为 A _oA.-(231-1)B.-(230-1)C.-(231+1)D,-(230+1)64.x=+0.1011,y=+0.0110,则用补码运算仪-丫 1补=A 。A.0.0101 B.0.0001 C.1.1011 D.1.111165.存储单元是指_ B_ oA.存放一个二进制信息位的存储元B.存放一个机器字的所有存储元集合C.存放一个字节的所有存储元集合D.存放两个字节的所有存储元集合66.某存储器芯

17、片的存储容量为8 K X 8 位,则它的地址线和数据线引脚相加的和为一CA.12 B.13 C.21 D.2267.在定点二进制运算器中,减法运算般通过 D一 来 实 现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加发器D.补码运算的二进制加法器68.对于某个寄存器中操作数的寻址方式称为 C 寻址。A,直 接 B.间 接 C.寄存器宜接D.寄存器间接69.运算型指令的寻址与转移型指令的寻址不同点在于 A_oA.前者取操作数,后者决定程序转移地址B.后者取操作数,前者决定程序转移地址C.前者是短指令,后者是长指令D.前者是长指令,后者是短指令70.程序控制类指令的功

18、能是_ D _,A.进行算术运算和逻辑运算B.进行主存与C PU之间的数据传送C.进行C PU和 I/O设备之间的数据传送D.改变程序执行的顺序71.在 C PU中跟踪指令后继地址的寄存器是 BoA.主存地址寄存器B.程序计数器C.指令寄存器D.状态条件寄存器72.微程序控制器中,机器指令与微指令的关系是 B。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段由微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成73.系统总线中控制线的功能是_ A_。A.提供主存、I/O接口设备的控制信号和响应信号及时序信号B.提供数据信息C.

19、提供主存、I/O接口设备的控制信号D.提供主存、I/O接口设备的响应信号74.从信息流的传送效率来看,_ B _ 工作效率最低。A.三总线系统B.单总线系统C.双总线系统D.多总线系统75.三种集中式总线仲裁中,A 一方式对电路故障最敏感。A.链式查询B.计数器定时查询C.独立请求76.用于笔记本电脑的大容量存储器是 C 。A.软 磁 盘 B.硬 磁 盘 C.固 态 盘 D,寄存器77.具有自同步能力的记录方式是 BC D。A.NRE B.PM C.MFM D.FM78.一台计算机对n 个数据源进行分时采集送入主存,然后分时处理,采集数据时最好的方案是使用_ D_。A.堆栈缓冲区B.一个指针的

20、缓冲区C.两个指针的缓冲区D.n 个指针的n 个缓冲区79.为了便于实现多级中断,保存现场最有效的方法是采用 B _oA.通用寄存器B,堆 栈 C.存 储 器 D.外存80.C PU对通道的请求形式是 DoA.自 陷 B.中 断 C.通道命令D.I/O指令81.计算机科技文献中,英文缩写C A I代 表 一 B。A.计算机辅助制造B.计算机辅助教学C.计算机辅助设计D.计算机辅助管理82.某机字长32位。其 中 1 位符号位,31位表示尾数。若用定点小数表示,则最大正小数为 一 B。A.+(1-2-32)B.+(1-2-31)C.+(1-2-30)D.2-31-183.某机字长32位,采 用

21、IEEE格式,则阶码采用 C 表示。A 补 码 B 原 码 C 移 码 D 反码84.运算器的核心部分是 C。A.数据总线B.多路开关C.算术逻辑运算单元D.累加寄存器85.某计算机字长为32位,其存储器容量为16M B,若按字编址,它的寻址范围是 B。A.8MB B.4M C.4MB D.8M8 6.存储周期是指 CoA.存储器的读出时间B.存储器的写入时间C.存储器进行连续读和写操作所允许的最短时间间隔D,存储器进行连续写操作所允许的最短时间间隔87.在虚拟存储器中,当程序正在执行时,由 D 完成地址映射。A.程 序 员 B.编 译 器 C.装入程序D.操作系统88.零地址运算指令在指令格

22、式中不给出操作数地址,因此它的操作数可以来自 BoA.立即数和栈顶 B.栈顶和次栈顶C.暂存器和栈顶 D.寄存器和内存单元89.寄存器间接寻址方式中,操作数处在 B-。A,通用寄存器B.主存单元 C.程序计数器 D.堆栈90.和具有m 个并行部件的处理器相比,一个m 段流水线处理器一A。A.具备同等水平的吞吐能力B.不具备同等水平的吞吐能力C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力91.D 用于保存当前正在执行的一条指令。A.缓冲寄存器B.地址寄存器C.程序计数器D.指令寄存器92.水平型微指令与垂直型微指令相比,B。A.前者一次只能完成一个操作B.后者一次只能完成一个操作C

23、.两者都是一次只能完成一个操作D.两者都能一次完成多个操作93.集中式总线仲裁中,C 响应时间最快。A.菊花链方式B.计数器定时查询方式C.独立请求方式94.描述当代流行总线结构中,基本概念表述正确的句子是 B。A.当代流行总线结构不是标准总线B.当代总线结构中,C PU和它私有的cache一起作为 个模块与总线相连C.系统中只允许有一个这样的C PU模块D.总线是处理器引脚的延伸95.C PU将一个字节型变量送到C RT显示,C RT总线接口中设有8 位数据寄存器,则 C PU将该字节型变量的二进制码以 D一方式送到接口,再由接口发送到C RT。A.并 行 B.串 行 C.分 时 D.并串行

24、96.当采用_ A_输入操作情况下,除非计算机等待数据,否则无法传送数据给计算机A.程序查询方式B.中断方式C.DMA 方 式 D.独立请求方式97.微型机系统中,外围设备通过适配器与主板的系统总线相连接,其 功 能 是 _ D_oA.数据缓冲和数据格式转换B.监测外围设备的状态C.控制外围设备的操作D.前三种功能的综合作用98.中断向量地址是 CoA.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的地址D.中断返回地址99.C PU读/写控制信号的作用是_ D _ _。A.决定数据总线上的数据流方向B.控制存储器操作(R/W)的类型C.控制流入、流出存储器信息的方向D

25、.以上任一作用100.某存储器芯片的存储容量为8 K X 8 位,则它的地址线和数据线引脚相加的和为_A _。A.21 B.20 C.18 D.16101.计算机与日常使用的袖珍计算器的本质区别在于 D。A.运算速度的高低B.存储器容量的大小C.规模的大小D.自动化程度的高低102.完整的计算机系统应包括_ A_。A.配套的硬件设备和软件系统B.外部设备和主机C.运算器、存储器、控 制 器 D.主机和实用程序103.下列数中最小的数为 CA.(101001)BCD B.(40)10C.(23)8D.(19)16104.定 点 1 6 位字长的字,采 用 2 的补码形式表示时,-个字所能表示的整

26、数范围是_D_oA.-215+215 B.(2 1 5-1)+(2 1 5-1)C.-(215+1)-F215 D.-2 1 5-+(2 1 5-1)105.原码加减法是指 DoA.操作数用原码表示,连同符号位直接相加减B.操作数取绝对值,直接相加减,符号位单独处理C.操作数用原码表示,尾数直接相加减,符号位单独处理D.操作数用原码表示,根据两数符号决定实际操作,符号位单独处理106.定点运算器用来进行 A oA.定点数运算B,浮点数运算C.既进行定点数运算也进行浮点数运算D.十进制数加减法107.某计算机字长32位,其存储容量为32M B,若按字编址,那么它的寻址范围是 C。A.8MB B.

27、16M C.8M D.32M108.常用的虚拟存储系统由 B一两级存储器组成,其中 是大容量的磁表面存储器。A.快存一辅存,辅 存 B.主存一辅存,辅存C.快存一主存,辅 存 D,通用寄存器一主存,主存109.某一 RA M 芯片,其容量为1024X8位,其数据线和地址线分别为 C。A.3,10 B.10,3 c.8,10 D.10,8110.变址寻址方式中,操作数的有效地址等于 D-。A.堆栈指示器内容加上形式地址(位移量)B.程序计数器内容加上形式地址C.基值寄存器内容加上形式地址D.变址寄存器内容加上形式地址111.一个子程序在主程序执行期间可以多次被调用,甚至可以自己调用自己,实现这种

28、调用的最好的办法是使用 B。A.寄 存 器 B.堆 栈 C.锁 存 器 D,主存112.为了确定下一条微指令的地址,通常采用断定方式,其基本思想是 B _。A.用程序计数器PC 来产生后继微指令地址B.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址C.用微程序计数器u PC 来产生后继微指令地址D.通过指令中指定个专门字段来控制产生后继微指令地址113.C PU 是指_ C。A.运 算 器 B.控制器D.运算器、控制器利cache D.主机114.描述流水C PU基本概念中,正确表述的句子是 A。A.流水C PU是一种非常经济而实用的时间并行技术B.流水C P

29、U是以空间并行性为原理构造的处理器C.流水C PU一定是多媒体C PUD.流水C PU 一定是RISC 机器115.总线中地址线的功能是 C。A.用于选择存储器单元B.用于选择进行信息传输的设备C.用于指定存储器单元和I/O设备接口电路的选择地址D,以上四项均不是116.PC I总线的基本传输机制是 C。A.并行传送B.串行传送C.猝发式传送D.DMA 传送117.根据传送信息的种类不同,系 统 总 线 分 为 _ B _ _。A.地址线和数据线B.地址线、数据线和控制线C.地址线、数据线和响应线D.数据线和控制线118.C R T 的分辨率为1024 x 1024像素,像素的颜色数为2 5

30、6,则刷新存储器的容量是_C _。A.256KB B.512KB C.1MB D.8MB119.下面哪种情况会产生中断请求?_A _A.一 次 I/O操作结束B.两数相加C.产生存储周期“窃取 D.-条指令执行结束120.在数据传送过程中,数据由串行变并行或由并行变串行,其转换是通过_ A_。A,移位寄存器B.数据寄存器C,锁 存 器 D.指令寄存器121.“与非”门中的某一个输入值为“0”,那么它的输出值一B。A,为“o B.为 urC.取决于正逻辑还是负逻辑D.要取决于其他输入端的值122.假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的字符码有一C。(四个数为 10011010

31、 11010000 11010111 10111100)A.B.C.D.123.下列表达式中正确的运算结果为 D。A.(10101)2X(2)10=(20202)2B.(10101)8X(8)10=(80808)8C.(101010)8-(70707)8=(11011)8D.(10101)8X(7)10=(70707)8124.在定点运算器中,无论采用双符号位还是单符号位,必须有 B,它一般用异或门来实现。A.译码电路B.溢出判断电路C.编码电路D.移位电路125.某机字长32位,其 中 1 位符号位,31位表示尾数。若用定点小数表示,则最小负小数为_ A _ _。A.-(1-2-31)B.-

32、(1-2-32)C.-(1-2-30)D.-231126.运算器的主要功能除了进行算术运算之外,还能进行 BoA.初等函数运算B.逻辑运算C.对错判断D.浮点运算127.和内存储器相比,外存储器的特点是 B oA.容量大,速度快,成 本 低 B.容量大,速度慢,成本低C.容量小,速度快,成 本 高 D.容量小,速度快,成本低128.某一 SRA M芯片,其容量为1024X8位,包括电源端和接地端,该芯片引出线的最小数目应为一 D。A.13 B.15 C.18 D.20129.双端口存储器在 B 情况下会发生读/写冲突。A.左端口与右端口的地址码不同B.左、右端口的地址码相同C.左、右端口的数据

33、码相同D.左、右端口的数据码不同130.二地址指令中,操作数的物理位置不会安排在 C oA.两个主存单元B.一个主存单元和一个寄存器C.相联存储器D.两个寄存器131.寄存器直接寻址方式中,操作数处在 A oA.寄 存 器 B.主存单元C.堆 栈 D.程序计数器132.位操作类指令的功能是_ B 。A.对 C PU内部通用寄存器或主存某一单元任一位进行状态检测(0 或 1)B.对 C PU内部通用寄存器或主存某一单元任一位进行状态检测或强置C.对 C PU内部通用寄存器或主存某一单元任,位进行状态强置D.进行移位操作133.操作控制器的功能是 DoA.从主存取出一条指令B.完成指令操作码译码C

34、.产生时序信号D.从主存取出指令,完成指令操作码译码,并产生有关操作控制信号,以解释执行该指令134.C PU从主存取出一条指令并执行该指令的时间叫做 B。A.机器周期B.指令周期C.时钟周期D.总线周期135.异步控制常用于_ C _ _ 中,作为其主要控制方式A.微型机中的C PU控 制 B.微程序控制器C.单总线结构计算机中访问主存与外围设备D.硬布线控制的C PU136.从吞吐量来看,_A _最强。A.三总线 系 统 B.单总线系统C.双总线系统137.描 述 PC I总线中基本概念表述不正确的是 BoA.HOST总线不仅连接主存,还可以连接多个C PUB.以桥连接实现的PC I总线结

35、构不允许多总线并行工作C.PC I总线体系中有三种桥,它们都是PC I设备D.桥的作用可使所有的存取都按C PU的需要出线在总线上138.C RT的颜色数为256色,则刷新存储器每个单元的字长是 C。A.256 位 B.16 位 C.8 位 D.7 位139.属于发生中断请求的条件的是 B。A.一次逻辑运算结束B.一 次 DMA 操作结束C.一次算术运算结束D.一条指令执行结束140.IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传送。它的数据传输率标准是_C_。A.50M 位/S B.500M 位/S C.400M 位/S D.300M 位/S141.邮局把信件进行自动分拣,使用的

36、计算机技术是_ D_。A.机器翻译B.自然语言 理 解 C.机器证明D.模式识别142.下列数中最大数为 B。A.(101001)2 B.(52)8C.(13)16 D.(101001)BCD143.某机字长16位,定点表示,尾 数 15位,数符1 位,则定点法原码整数表示的最大正数为 A A.(215-1)10 B,-(215-1)10C.(1-2-15)10 D.-(1-2-15)101 4 4.算术/逻辑运算单元74181A LU可完成 A。A.16种算术运算和16种逻辑运算功能B.16种算术运算和8 种逻辑运算功能C.8 种算术运算和16种逻辑运算功能D.8 种算术运算和8 种逻辑运算

37、功能1 4 5.某计算机字长16位,其存储容量为2 M B,若按半字编址,它的寻址范围是_ C 。A.8M B.4M C.2M D.1M146.磁盘存储器的等待时间通常是指 A。A.磁盘旋转半周所需的时间B.磁盘转羽 周所需时间C.磁盘转本周所需时间D.磁盘转一周所需时间147.下 列有关存储器的描述中,不正确的是 A。A.多体交叉存储器主要解决扩充容量问题B.访问存储器的请求是由C PU发出的C.cache与主存统一编址,即主存空间的某 部 分属于cacheD.cache的功能全由硬件实现148.常用的虚拟存储器系统由 B一 两级存储器组成,其中辅存是大量的磁表面存储器。A.快存一主存B.主

38、存一辅存C.通用寄存器一主存D.快存一辅存149.寄存器间接寻址方式中,操作数处在 C oA.通用寄 存 器 B,程序计数器C.主存单元D.堆栈150.逻辑右移指令执行的操作是_ A_。A.符号位填0,并顺次右移1 位,最低位移至进位标志位B.符 号位不变,并顺次右移1 位,最低位移至进位标志位C.进位标志位移至符号位,顺次右移1 位,最低位移至进位标志位D.符号位填1,并顺次右移1 位,最低位移至进位标志位151.指令系统中采用不同寻址方式的目的主要是 C。A.实现存储器程序和程序控制B.可以直接访问外存C.缩短指令长度,扩大寻址空间,提高编程灵活性D.提供扩展操作码的可能并降低指令译码难度

39、152.C PU 包含_ D_oA.运 算 器 B.控制器C.运算器、控制器和主存储器D.运算器、控制器和cache153.假设微操作控制信号用C n来表示,指令操作码译码器输出用Im 表示,节拍电位信号用 M k表示,节拍脉冲信号用T i表示,状态反馈信息用B j表示,则硬布线控制器的基本原理可表示为 D A.C n=f(Im,Ti)B.C n=f(Im,Bj)C.C n=f(Mk,Ti,Bj)D.C n=f(Im,Mk,Ti,Bj)1 5 4.由于C PU内部的操作速度较快,而 C PU访问一次主存所花的时间较长,因此机器周期通常用 B 来规定。A.主存中读取一个数据字的最长时间B.主存中

40、读取一个指令字的最短时间C.主存中读取一个数据字的平均时间D.主存中写入一个数据字的平均时间155.多总线结构的计算机系统,采用_ A_方法,对提高系统的吞吐率最有效。A.多端口存储器B.提高主存的速度C.cache D.交叉编址多模块存储器156.计算机使用总线结构的主要优点是便于实现积木化,同时_ C _ _。A.减少信息传输量B.提高信息传输速度C.减少了信息传输线的条数D.减少了存储器占用时间157.描 述 PC I总线中基本概念表述不正确的是 B oA.PC I设备不一定是主设备B.PC I总线是一个叮处理器有关的高速外围总线c.PC I总线的基本传输机制是猝发式传送D.系统中允许有

41、多条PC I总线158.带有处理器的设备一般称为 A 设备。A.智 能 化 B.交 互 式 C.运程通信D.过程控制159.中断向量地址是 C。A.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的指示器D.中断返回地址160.并行I/O标准接口 SC SI中,一块适配器可以连接 B 台具有SC SI接口的设备。A.6B.7-1 5 C.8 D.9161.2000年我国研制的神威号计算机的浮点运算速度达到每秒 C 亿次。A.10000 B.4080 C.3840 D.2840162.目前大多数集成电路生产中,所采用的基本材料为 B-。A.非 晶 硅 B.单 晶 硅 C.多

42、 晶 硅 D,硫化镉163.某机字长32位,其中数符1 位,则定点整数表示的最小负数值为_ A_。A.-(231-1)B.-(232-1)C.-231 D.-232164.在机器数 中,零的表示形式是唯一的。A.原码和补码B,反 码 C.移 码 D.补码165.多路开关是一种用来从n 个数据源中选择 C D 数据送到一公共目的地的器件,其功能实现还可用 B 来代替。A.一个以上,与 非 门 B.一个,三态缓冲器C.n 个,三态缓冲器D.n 个以上,或非门1 6 6.浮点运算器的描述中,正确的句子是 B。A.阶码部件可实现加、减、乘、除四种运算B.阶码部件只进行阶码相加、相减和比较操作C.阶码部

43、件只进行阶码相加、相减操作D.尾数部件只进行乘法和除法运算1 6 7.模 4 交叉存储器有4 个存储模块,它们有各自的 C。A.地址寄存器B.地址寄存器和指令寄存器C.地址寄存器和数据缓冲寄存器D.地址寄存器、数据缓冲寄存器和指令寄存器1 6 8.某机字长64位,存储器容量是32MB。若按半字编址,那么它的寻址范围是 D。A.64M B.32M C.16M D.8M169.双端口存储器之所以能高速进行读/写,是因为采用 C oA.新型器件B.流水技术C.两套相互独立的读写电路D.高速芯片170.寄存器直接寻址方式中,寄存器中所存的是 A-。A.操作数B.存放操作数的主存单元的地址C.存放操作数

44、的寄存器的编号D.存放操作数的主存单元地址的地址171.指令的寻址方式采用跳跃寻址方式时,可实现 DoA.堆栈寻址B.程序的条件转移C.程序的无条件转移D.程序的条件转移或无条件转移172.下面描述RISC 指令系统中基本概念不正确的句子是 C oA.选取使用频率高的一些简单指令,指令条数少B.指令长度固定C.指令格式种类多,寻址方式种类多D.只有取数/存数指令访问存储器173.同步控制是 A。A.由统一时序信号控制的方式B.所有指令执行时间都相同的方式C.只适用于C PU控制的方式D.只适用于外围设备控制的方式174.Pentium C PU 是_ D_。A.16位微处 理 器 B.准 16

45、位微处理器C.32位微处理器D.64位微处理器175.在 C PU中,暂存指令的寄存器是_D_oA,数据寄存器B.程序计数器C.状态条件寄存器D.指令寄存器176.描 述PC I总线基本概念中正确的句子是 A。A.PC I总线的基本传输机制是猝发式传送B.PC I总线是一个与处理器有关的高速外围总线C.PC I设备一定是主设备E.系统中允许只有一条PC I总线177.C PU的控制总线提供 D oA.数据信号流B.所有存储器和I/O设备的时序信号及控制信号C.来自I/O 设备和存储器的响应信号D.B 和 C 两项178.软磁盘、硬磁盘、磁带机、光盘属于 B 设备。A.远程通信B.外存储器C.内

46、存储器D.人机界面的I/O179.在中断发生时,由硬件保护并更新程序计数器PC,而不由软件完成,主要是为 _ A_OA.能进入中断处理程序并能正确返回原程序B.节省内存C.使中断处理程序易于编制,不易出错D.提高处理机速度180.字符的编码,目前普遍采用的是 D一 码。A.16 进制 B.8 进制 C.BC D D.A SCII181.计算机问世至今,不管怎样更新,依然保持“存储程序”的概念,最早提出这种概念的 是一C _A.帕 斯 卡 B.巴贝奇C.冯诺依 曼 D.贝尔182.下列数中最小的是 D_oA.(10010011)2 B.(92)16 C.(227)8 D.(143)10183.某

47、机字长16位,其 中 1 位符号位,15位表示尾数,若用定点小数表示,最小负小数为 B _,A.-(1-2-14)B.-(1-2-15)C.-(1-2-16)D.-(215-1)184.运算器的主要功能是进行_ B _。A.算术运算B.算术运算与逻辑运算C.逻辑运算与初等函数运算D.算术运算、逻辑运算和初等函数运算185.四片74181A LU和一片74182C LA 器件相配合,具有传递功能。C _A.行波进位B.组内行波进位,组间先行进位C.组内先行进位,组间先行进位D.组内先行进位,组间行波进位186.某 RA M芯片,其存储容量为1024X16位,该芯片的地址线和数据线数目为 D_A.

48、20,16 B.20,4 C.1024,4 D.10,16187,设寄存器位数为8 位,机器采用补码形式(含一位符号位)。对应于十进制数-3 8,寄存器内为 C _oA.(B8)16 B.(A 6)16 C.(DA)16 D.(C 8)16188.磁盘存储器的记录方式采用 C _oA.归 零 制 B.不归零制C.改进调频制D.调相制189.EPROM 是指_ B_oA,随机读写存储器B.光擦可编程的只读存储器C.电榛可编程的只读存储器D.只读存储器190.指出下面描述汇编语言特性的句子中概念上正确的句子_ A _oA.对程序员的训练要求来说,需要硬件知识B.汇编语言对机器的依赖性低C.用汇编语

49、言编制程序的难度比高级语言小D.汇编语言编写的程序执行速度比高级语言慢191.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数可以来自 C _oA.立即数和栈顶B.寄存器和栈顶C.栈顶和次栈顶D.寄存器和内存单元192.指令系统中采用不同寻址方式的目的主要是A.可直接访问外存B.提供扩展操作码并降低指令译码难度C.实现存储程序和程序控制D.缩短指令长度,扩大寻址空间,提高编程灵活性193.下列关于微操作的描述正确的是 A _oA.同一 C PU周期中,可以并行执行的微操作叫相容性微操作B.同一 C PU周期中,不可以并行执行的微操作叫相容性微操作C.同一 C PU周期中,可以并行执行

50、的微操作叫相斥性微操作D.在不同的C PU周期,可以并行执行的微操作叫相斥性微操作194.指令周期是指一 B _oA.C PU执行一条指令的时间B.从主存取出一条指令加上执行这条指令的时间C.时钟周期时间D.C PU从主存取出一条指令的时间195.下面对计算机总线的描述中,确切完备的概念是一D_oA.地址信息、数据信息不能同时出现B.地址信息与控制信息不能同时出现C.数据信息与控制信息不能同时出现D.两种信息源的代码不能在总线中同时传送196.同步通信之所以比异步通信具有较高的传输频率是因为_ D _。A.同步通信不需要应答信号且总线长度较短B.同步通信用一个公共的时钟信号进行同步C.同步通信

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁