《计算机组成原理.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理.pdf(19页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、计算机组成原理 Prepared on 22 November 2020计计算算机机组组成成原原理理课课程程复复习习资资料料一、单项选择题:一、单项选择题:1.目前的计算机中,代码形式是 A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放2.完整的计算机系统应包括 A.运算器、存储器、控制器 B.外部设备和主机C.主机和应用程序 D.配套的硬件设备和软件系统3.下列数中最小的数是 A(101001)2 B(52)8 C(2B)16 D(44)104.磁盘存储器的等待时间通常是指 A.磁盘
2、旋转半周所需的时间 B.磁盘转 2/3 周所需时间 C.磁盘转 1/3 周所需时间 D.磁盘转一周所需时间包含 A.运算器 B.控制器 C.运算器、控制器和主存储器 D.运算器、控制器和 cache的控制总线提供 A.数据信号流 B.所有存储器和 I/O设备的时序信号及控制信号C.来自 I/O设备和存储器的响应信号和 C 两项7.目前的计算机中,代码形式是 A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放8.定点运算器用来进行 A.十进制数加法运算 B.定点数运算C.浮点数运算 D.即
3、进行定点数运算也进行浮点数运算微型计算机中乘除法部件位于下列()中。A.CPU B.接口 C.控制器 D.专用芯片10.()表示法主要用于表示浮点数中的阶码。A.原码 B.补码 C.反码 D.移码11.由于 CPU 内部的操作速度较快,而 CPU 访问一次主存所花的时间较长,因此机器周期通常用()来规定 A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间12.下面叙述的概念中()是正确的 A.总线一定要和接口相连 B.接口一定要和总线相连C.通道可以代替接口 D.总线始终由 CPU 控制和管理13.邮局把信
4、件进行自动分拣,使用的计算机技术是 A.机器翻译 B.自然语言理解 C.机器证明 D.模式识别14.下列数中最大数为 A.(101001)2 B.(52)8 C.(13)16 D.(101001)BCD15.同步控制是 A.由统一时序信号控制的方式 B.所有指令执行时间都相同的方式C.只适用于 CPU 控制的方式 D.只适用于外围设备控制的方式16.采用 DMA方式传送数据时,每传送一个数据就要用一个 A.指令周期 B.数据周期 C.存储周期 D.总线周期17.冯.诺依曼机工作方式的基本特点是 A.多指令流单数据流 B.按地址访问并顺序执行指令C.堆栈操作 D.存储器按内容选择地址18.某机字
5、长 32位。其中 1 位符号位,31 位表示尾数。若用定点整数表示,则最大正整数为 A.+(231-1)B.+(230-1)C.+(231+1)D.+(230+1)19.某 SRAM 芯片,其存储容量为 64K16 位,该芯片的地址线和数据线数目为 ,16,64,8,1620.下列有关运算器的描述中正确的是 A.只作算术运算,不作逻辑运算 B.只作加法C.能暂时存放运算结果 D.以上答案都不对21.两个 n位数(包括 1 位符号位)相乘,乘积一般为 2n-2位。一个采用原码一位乘法实现这两个数相乘的运算器,其加法器的位数一般为 位位位 +2位22.一条指令从主存取出到执行完成所需的 CPU 周
6、期至少 A.一个 B.二个 C.三个 D.四个数据传送控制的周期挪用方式主要适用的情况是 O 设备周期大于内存存储周期 O设备周期小于内存存储周期工作周期比内存存储周期长得多工作周期比内存存储周期小很多24.地址是内存储器各存储单元的编号,现有一个 32KB的存储器,用十六进制表示编它的地址码,则地址码应从 0000H到()H。A.32767 B.8000 C.7FFF D.8EEE25.为了便于实现多级中断,保存现场信息最有效的方法是采用 A.通用寄存器 B.堆栈 C.存储器 D.外存26.磁盘驱动器向盘片磁层记录时采用()方式写入。A.并行 B.串行 C.并串行 D.串并行27.程序控制类
7、指令的功能是 A.进行算术运算和逻辑运算 B.进行主存于 CPU 之间的数据传送C.进行 CPU 和 I/O设备之间的数据传送 D.改变程序执行的顺序28.在定点二进制运算器中,减法运算一般通过()来实现。A.原码运算的二进制减法器 B.补码运算的二进制减法器C.补码运算的十进制加法器 D.补码运算的二进制加法器29.指令周期是指 从主存取出一条指令的时间执行一条指令的时间从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间30.下述 I/O控制方式中,()主要由程序实现。(外围处理机)B.中断方式方式 D.通道方式二、填空题:能直接访问_和_,但不能直接访问磁盘和光盘。2.中断处理过程
8、可以嵌套进行,_的设备可以中断_的中断服务程序。3.在链式查询、计数器定时查询、独立请求三种总线控制判优方式中,响应时间最快的是_方式;对电路故障最敏感的是_方式。4.一个定点数由_和数值位两部分组成。根据小数点的位置不同,定点数有_和纯整数两种表示方法。技术的出现使得外围设备可以通过_直接访问_,与此同时,CPU 可以继续执行程序。6.在计算机系统中根据总线所传输的信息内容的不同,总线可分为_、_和_。任何类型计算机的总线都包含有这三种总线。7.若浮点数格式中阶码的基已经确定,且尾数采用规格化表示法,则浮点数的表数范围由_决定,而精度取决于_。8.计算机的主机是由_、_和控制器等部件组成。9
9、.八位二进制补码所能表示的十进制整数范围是_。10.计算机软件一般分为两大类:一类叫_,另一类叫_。操作系统属于_类。11.一位十进制数,用 BCD 码表示需要_位二进制码,用 ASC码表示需要_位二进制码。12.在计算机中,将_和控制器合在一起称为 CPU,而将 CPU和_合在一起称为主机。13.计算机系统是一个由硬件、软件组成的多级层次结构。它通常由微程序级、_、_、汇编语言级、高级语言级组成。14.在计算机系统中,CPU 对外围设备的管理,除了程序查询方式、程序中断方式外,还有_方式、_方式和、外围处理机方式。15.指令字长度分为_、_、双字长三种形式。16.通道是一个特殊功能的_,它有
10、自己的_专门负责数据输入输出的传输控制。17.在机器码_和_中,零的表示形式唯一。18.对存储器的要求是_,_,_,为了解决这三个方面的矛盾。计算机采用多级存储器体系结构。19.指令寄存器的作用是_。20.在主存和 CPU 之间增加 cache存储器的目的是_。21.虚拟存储器指的是_层次,它给用户提供了一个比实际_空间大的多虚拟地址空间。22.移码表示法主要用于表示浮点数的_码,以利于比较两个指数的大小和进行_操作。23.广泛使用的 SRAM 和 DRAM都是半导体随机读写存储器,它们共同的缺点是_。24.多个用户共享主存时,系统应提供存储保护。通常采用的方法是_保护和_保护,并用硬件来实现
11、。25.形成指令寻址的方式,称为指令寻址方式,有顺序寻址和_寻址两种,使用_来跟踪。26.当采用_对设备进行编址情况下,不需要专门的 I/O指令组。27.指令字长度有_、_和双字长三种形式。28.计算机系统中,根据应用条件和硬件资源不同,数据传输方式可采用_传送、_ 传送和复用传送。29.微程序设计技术是利用_方法设计_的一门技术。30.中断处理需要有中断优先级仲裁、中断_产生,中断控制逻辑等硬件支持。三、名词解释:三、名词解释:1.计算机硬件 2.指令的编码格式 3.刷新周期5.微程序 6.存储密度 7.存取时间 8.水平型微指令9.存储设备数据传输率 10.计算机软件 11.指令系统 12
12、.数据通路13.垂直型微指令 14.接口 15.微指令格式 16.同步通信17.外围设备 18.计算机指令 19.异步通信 20.指令的执行方式21.指令周期 22.时钟周期 23.存储周期 24.微命令25.微操作 26.微周期 27.相容性微操作 28.正逻辑29.微地址的形成方法四、简答题:四、简答题:1.在计算机中,CPU 管理输入输出设备有几种方式各有何特点存储器采用何种方式刷新有哪几种常用的刷新方式3.指令和数据都以二进制代码存放在内存中,CPU 如何区分它们是指令还是数据响应中断应具备哪些条件5.计算机中为什么采用二进制数码6.主存储器的性能指标主要有哪些含义是什么7.将十进制数
13、 和 47化成二进制数,再写出各自的原码、补码、反码表示(符号位和数值位共 8 位)。二进制数原码补码反码-:47:中的主要寄存器有哪些各自有何作用9.请说明指令周期、机器周期、时钟周期之间的关系。10.已知 x 和 y,用变形补码计算 x-y,同时指出运算结果是否溢出。x=+y=x=+y=+结构如图所示,其中一个累加寄存器 AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取到控制器的数据通路。12.说明计数器定时查询工作原理。五、计算说明题:1.用补码运算方法计算 X+Y=并判断结果是否溢出(采
14、用双符号位)。X=Y=X=-Y=2.现有如下存储器芯片是:4K4 的芯片 4 片,8K8 的芯片 3片,要求扩展为一个32K8位的存储器,画出该存储器的组成逻辑框图。3.设 X=-1101,Y=-0101,用补码的两位乘法求 Z=X*Y。4.某计算机的存储系统由Cache、主存和用于虚拟存储的磁盘组成。CPU 总是从 Cache 中获取数据。若访问的字在 Cache 中,则存取它只需 20ns,将所访问的字从主存装入Cache 需要 60ns,而将它从磁盘装入主存需要1200us。假设 Cache 的命中率为,主存的命中率为,计算该系统访问一个字的平均存取时间。5.不同进制之间数据的转换计算。
15、8 转换为对应的二进制数、十六进制数和十进制数;6.要求用 128K16 位的 SRAM 芯片设计 512K16 位的存储器,SRAM 芯片有两个控制端:当 CS 有效时该片选中。当 W/R=1 时执行读操作,当 W/R=0时执行写操作。用64K16位的 EPROM 芯片组成 128K16 位的只读存储器。试问:(1)数据寄存器多少位(2)地址寄存器多少位(3)共需多少片EPROM(2)画出此存储器组成框图。7.设有一个具有 20位地址和 32 位字长的存储器。问:(1)该存储器能存储多少个字节的信息(2)如果用 512k8 位的 SRAM组成,需多少片(3)需要多少位地址作芯片选择8.一个磁
16、盘存储器共有 6 个盘片(12 个存储面),每个面有 4096 个磁道,每个磁道256个扇区,每个扇区 512 个字节,磁盘转速为每分钟 7200 转,定位时间(寻道时间)为 8ms。求:(1)该磁盘存储器的存储容量;(2)磁盘存储器的寻址时间(包括定位时间和等待时间);(3)在寻址完成后,磁盘存储器的有效数据传输率。9.某双面磁盘,每面有 220 道,内层磁道周长为 70cm,内层位密度 400 位/cm,转速3000 转/分。请计算:(1)磁盘存储容量是多少(2)数据传输率是多少10.已知 X=+1011,Y=+1101,用补码加减交替除法求 XY。11.设机器字长为 16位,定点表示时,
17、尾数 15 位,阶符 1 位。问:(1)定点原码整数表示时,最大正数为多少最小负数为多少(2)定点原码小数表示时,最大正数为多少最小负数为多少12.用 16k8位的 SRAM 芯片构成 64K16 位的存储器,要求画出该存储器的组成逻辑框图。计算机组成原理课程复习参考答案计算机组成原理课程复习参考答案一、单项选择题:一、单项选择题:二、填空题:二、填空题:1.主存储器 高速缓存(cache)2.优先级高 优先级低 3.独立请求 链式查询4.符号位 纯小数控制器 内存6.地址总线 数据总线 控制总线 7.阶码 尾数 8.运算器 主存储器 01111111 10.系统软件 应用软件 系统软件 7
18、12.运算器 存储器 13.一般机器级 操作系统级通道 15.单字长 半字长 16.处理器 指令和程序17.补码 移码 18.速度 容量 价格 19.保存当前正在执行的指令20.解决 CPU 与内存之间的速度匹配问题 21.主存-外存 主存 22.阶 对阶23.断电后不能保存信息 24.存储区域 访问方式 25.跳跃 程序计数器26.统一编址法 27.单字长 半字长 28.并行 串行29.软件 操作控制器 30.向量三、名词解释:三、名词解释:1.计算机硬件:是指组成一台计算机的各种物理装置,它们是由各种实实在在的器件组成的,是计算机进行工作的物质基础。计算机的硬件由输入设备、输出设备、运算器
19、、存储器和控制器五部分组成。2.指令的编码格式:是指令中操作码的长度是否可以变化而形成指令的方式。指令操作码通常有两种编码格式:固定格式和可变格式。3.刷新:DRAM的存储单元是以电容中的电荷存储信息,它处于静态时,电容中的信息将因电荷泄漏而逐渐消失。为了保持存储信息的不变,必须反复对存储单元进行充电,以恢复原来的内容,这个过程称为刷新。常用的刷新方法有集中式、分散式和异步式三种。周期:也叫机器周期。是指 CPU 访问一次主存或输入输出端口所需要的时间。一个 CPU周期由若干个时钟周期组成。5.微程序:微指令的有序集合称为微程序,一般一条机器指令的功能由对应的一段微程序来实现。6.存储密度:是
20、指单位长度或单位面积上能存储的二进制信息量。7.存取时间:又称存储器访问时间,是指启动一次存储器操作到完成该操作所需的时间。具体地说,存取时间从存储器收到有效地址开始,经过译码、驱动,直到将被访问的存储单元的内容读出或写入为止。8.水平型微指令:一次能定义并执行多个操作微命令的微指令,称为水平型微指令。水平型微指令由控制字段、判别测试字段和下地址字段三部分组成。9.存储设备数据传输率:存储设备在单位时间内向主机传送数据的二进制位数或字节数称为数据传输率。数据传输率(Dr)与存储设备的构造及主机接口逻辑有着密切的关系,与记录密度 D和记录介质的运动速度 V成正比。10.计算机软件:是指在计算机硬
21、件上运行的各种程序以及有关的文档资料,例如操作系统、汇编程序、编译程序、诊断程序、数据库管理系统、专用软件包、各种维护使用手册、程序流程图和说明等。软件分为系统软件和应用软件两大类。11.指令系统:是指一台计算机上全部指令的集合,也称计算机的指令集。指令系统包括指令格式、寻址方式和数据形式。一台计算机的指令系统反映了该计算机的全部功能。12.数据通路:CPU 完成某一特定的功能时,相关信息要在各寄存器之间流动,各寄存器之间因此次信息流动而形成的通路称为数据通路。13.垂直型微指令:微指令中设置微操作码字段,采用微操作码编译法,由微操作码规定微指令的功能,称为垂直型微指令。垂直型微指令的特点是不
22、强调实现微指令的并行处理功能,通常一条微指令只要求实现一、二种控制。14.接口:是计算机系统总线与外围设备之间的一个逻辑部件,它的基本功能有两点:一是为信息传输操作选择外围设备;二是在选定的外围设备和主机之间交换信息,保证外围设备用计算机系统特性所要求的形式发送或接收信息。15.微指令格式:是指由于编译微操作码时采用不同的方法而形成的不同格式的微指令的方式,微指令格式有水平型微指令和垂直型微指令两种。16.同步通信:总线上的部件通过总线进行信息传送时,用一个公共的时钟信号进行同步,这种方式称为同步通信。这个公共的时钟信号可以由总线控制部件发送到每一个部件或设备,也可以每个部件有自己的时钟发生器
23、,但是,它们都必须由 CPU 发出的时钟信号进行同步。17.外围设备:称外部设备,外围设备是相对于计算机主机来说的,凡在计算机主机处理数据前后,把数据输入计算机主机、对数据进行加工处理及输出处理结果的设备都称为外围设备,而不管它们是否受中央处理器的直接控制。18.计算机指令:是指挥计算机如何工作的命令,它通常由一串二进制数码组成,即由操作码和地址码两部分组成。操作码规定了操作的类型,即进行什么样的操作;地址码规定了要操作的数据以及操作结果存放的位置。19.异步通信:利用数据发送部件和数据接收部件之间的应答信号来实现总线数据传送的方式称为异步通信。在异步通信方式下,允许总线上的各部件有各自的时钟
24、,部件之间的通信不依靠公共的时间标准,而是利用应答方式的信号来实现。20.指令的执行方式:是指令按何种方式执行,指令的执行方式主要有顺序执行方式、重叠执行方式、流水线方式。21.指令周期:是执行一条指令所需要的时间。也就是从取指令开始到执行完这条指令为止的全部时间。一个指令周期由若干个机器周期组成。22.时钟周期:是 CPU 处理操作的最小时间单位,也叫 T周期、T状态。23.存储周期:又称访内周期,是指连续启动两次独立的存储器操作所需间隔的最小时间。它是衡量主存储器工作性能的重要指标。24.微命令:是指构成一条指令所对应的各种基本命令,它是构成控制信号序列的最小单位,微命令通常是指那些能直接
25、作用于某部件控制门的命令。25.微操作:微命令所对应的操作称为微操作,微操作可分为相容性微操作和相斥性微操作两种。26.微周期:一条微指令从控制存储器读取到相应的一步操作完成所需的时间称为一个微周期。27.相容性微操作:是指在同一个 CPU 周期内可以并行执行的一组微操作。28.正逻辑:是把逻辑电路中电平的高低和逻辑变量值 0、1联系起来的一种概念。指定逻辑电路中高电平为“1”,低电平为“0”,称为正逻辑。29.微地址的形成方法:是指控制微指令执行的顺序问题,即如何确定下一条微指令的地址。通常产生后续地址有计数器方式、增量方式与断定方式结合、多路转移方式三种。四、简答题:1.解:CPU 管理外
26、围设备的五种方式及其特点:(1)程序查询方式:CPU 的操作和外围设备的操作能够同步,而且硬件结构比较简单;(2)程序中断方式:一般适用于随机出现的服务,且一旦提出要求应立即进行,节省了 CPU 的时间,但硬件结构相对复杂一些。(3)直接内存访问(DMA)方式:数据传输速度很高,传输速率仅受内存访问时间的限制。需更多硬件,适用于内存和高速外设之间大批交换数据的场合。(4)通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了 CPU 的工作效率。(5)外围处理机方式:通道方式的进一步发展,基本上独立于主机工作,结果更接近一般处理机。2.答:DRAM采用读出方式进行刷新。因为读
27、出过程中恢复了存储单元的 MOS 栅极电容电荷,并保持原单元的内容,所以读出过程就是再生过程。常用的刷新方式由三种:集中式、分散式、异步式。3.解:从时间上讲,取指令事件发生在“取指周期”;取数据事件发生在“执行周期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器);从内存读出数据流流向运算器(通用寄存器)。4.解:应具备:(1)在 CPU 内部设置的中断允许触发器必须是开放的。(2)外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3)外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至 CPU。(4)当上述三个条件具备时,CPU 在现行指令结束的
28、最后一个状态周期响应中断。5.答:这是由计算机电路所采用的器件决定的。计算机中采用了具有两个稳态的二值电路,用二值电路只能代表两个数码:0 和 1。比如,采用正逻辑表示,是以低电位表示数码“0”,高电位表示数码“1”;负逻辑表示,则以高电位表示数码“0”,低电位表示数码“1”。在计算机中采用二进制,具有运算规则简单,物理上实现方便,成本低廉,数码“1”和“0”正好与逻辑命题中的两个值“True”、“False”相对应,为计算机中实现逻辑运算和程序中的逻辑判断提供了便利条件等优点。6.答:主存储器的性能指标主要是存储容量、存取时间、存储周期可靠性和性能价格比。在一个存储器中可以容纳的存储单元总数
29、通常称为该存储器的存储容量。存取时间又称存储访问时间,是指从启动一次存储器操作到完成该操作所经历的时间。存储周期是指连续两次独立的存储器操作(如连续两次读操作)所需间隔的最小时间。可靠性是指在规定的时间内,存储器无故障工作的时间。通常用平均无故障时间MTBF来衡量。性能与价格的比值是衡量存储器经济性能好坏的综合性指标。7.答案:二进制数原码补码反码:1 01000111 10111011 101110047:01011110 1011110 101111 0 1011118.答:CPU 主要有以下寄存器:(1)指令寄存器(IR):用来保存当前正在执行的一条指令。(2)程序计数器(PC):用来确
30、定下一条指令的地址。(3)地址寄存器(AR):用来保存当前 CPU所访问的内存单元的地址。(4)缓冲寄存器(DR):作为 CPU 和内存、外部设备之间信息传送的中转站。补偿 CPU 和内存、外围设备之间在操作速度上的差别。在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。(5)通用寄存器(AC):当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为 ALU提供一个工作区。(6)状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和系统工作状态等信息,以便使 CPU 和系统能及时了解机器运行状态和程序运行状态。9.解:指令周期是指取
31、出并执行一条指令的时间,指令周期常常用若干个 CPU 周期数来表示,CPU 周期也称为机器周期,而一个 CPU 周期又包含若干个时钟周期(也称为节拍脉冲或 T周期)。10.解:(1)x补=+-y补=x-y补=两位符号位不同,产生溢出。(2)x补=+-y补=x-y补=所以 x-y=11.答:(1)a为数据缓冲寄存器 DR,b为指令寄存器 IR,c为主存地址寄存器 AR,d为程序计数器 PC;(2)PCAR主存 缓冲寄存器 DR 指令寄存器 IR 操作控制器。12.答:计数器定时查询工作原理:总线上任一设备要求使用总线时,通过“总线请求”(BR)线发出总线请求信号,总线控制器接到请求信号后,在“总
32、线忙”(BS)为复位的情况下,让计数器开始计数,计数值通过一组地址线发至各设备。每个设备接口都有一个设备地址判别电路,当地址线上的计数值与请求总线的设备地址一致时,该设备把“总线忙”(BS)置位,获得了总线控制权。此时,终止计数查询。五、计算说明题:1.答:(1)X=Y=(2)X=Y=X补=00 1011,Y补=00 1100X补=11 0101 Y补=00 100100 101111 0101+00 1100 +00 100101 011111 1110有溢出不溢出2.答:扩展 32K8 位的存储器需 15 条地址线(A0A14),8条数据线(D0D7)。4片4K4 的存储器芯片构成 8K8
33、的存储器,每两片为一组,每组 4K8位;3 片 8K8的存储器芯片构成 24K8 的存储器,每片一组。逻辑框图如下图所示。3.解:X补=,-X补=,Y补=,采用 2位符号位,X*Y补的补码两位乘法运算过程如下:最后一步组合值为 0,应加 0,没有在运算步骤中列出,也不用移位,故运算结果为:Z=X*Y=+10000014.解:平均存取时间=20ns*+(20 ns+60 ns)*+(20 ns+60 ns+1200us)*=48 us5.解:不同进制之间数据的转换计算。(1)821016(2)2(156)102106.解:(1)存储器的总容量为:512K16 位(SRAM)+128K16 位(E
34、PROM)=640K16 位。数据寄存器 16 位。(2)因为 220=1024K640K,所以地址寄存器 20位。(3)所需 EPROM 芯片数为(128K2B)/(64K2B)=2(片)(4)设存储器地址空间分配如下:128K512K存储器组7.解:(1)32位字EPROM SRAM成框图如下:长为 4B,220=1M=1024K,存储器容量为 2204B=4MB,可存储 4M 字节的信息。(2)SRAM 芯片容量为 512K8 位=512KB=所需芯片数目为:4MB =8片(3)因为 219=512K,即芯片片内地址线 19 位,存储器容量为 1M,地址线为 20位,故需 1位地址线作芯
35、片选择(CS),用 A19选第 1 个模块,用 A19选第 2 个模块。8.解:(1)存储容量为:12*4096*256*512B=6GB(2)寻址时间=寻道时间+平均等待时间=8ms+(0+60s/7200)/2=(3)在寻址完成后,磁盘存储器的有效数据传输率即每秒钟可读取的字节数,其值为:7200/60*(256*512)=15MB/s9.解:(1)每道信息量=400位/cm70cm=28000 位=3500B每面信息量=3500B220=770000B磁盘总容量=770000B2=1540000B(2)磁盘数据传输率(也即磁盘的带宽)Dr=rNN为每条磁道容量,N=3500Br为磁盘转速
36、,r=3000 转/60s=50转/s所以 Dr=rN=50/s3500B=175000B/S10.解:X补=00 1011,Y补=00 1101,-Y补=11 0011,运算过程如下:运算结果:商的补码q补=001101,商 q=+1101。11.答:(1)定点原码整数表示时最大正数:(215-1)10=(32767)10最小负数:-(215-1)10=(-32767)10(2)定点原码小数表示时最大正数:(1-2-15)10最小负数:-(1-2-15)1012.解:存储器容量为 64K16 位,其地址线为 16 位(A15A0),数据线也是 16 位(D15D0)SRAM 芯片容量为 16K8 位,其地址线为 14 位,数据线为 8 位,因此组成存储器时须字位同时扩展。字扩展采用 2:4 译码器,以 16K为一个模块,共 4个模块。位扩展采用两片串接。逻辑框图如下图所示。