《计算机组成原理第二版课后习题详解.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理第二版课后习题详解.pdf(59页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、第1章 计算机系统概论1.什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要?解:P 3计算机系统:由计算机硬件系统和软件系统组成的综合体。计算机硬件:指计算机中的电子线路和物理装置。计算机软件:计算机运行所需的程序及相关资料。硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。2 .如何理解计算机的层次结构?答:计算机硬件、系统软件和应用软件构成了计算机系统的三个层次结构。(1)硬件系统是最内层的,它是整个计算机系统的基础和核心。(2)系统软件在硬件之外,为用户提供一个基本操作界面。(3)应用软件在最外层,为用户提供解决具体问题的应用系统界面。通常将硬件系统之外的其余层称为
2、虚拟机。各层次之间关系密切,上层是下层的扩展,下层是上层的基础,各层次的划分不是绝对的。3 .说明高级语言、汇编语言和机器语言的差别及其联系。答:机器语言是计算机硬件能够直接识别的语言,汇编语言是机器语言的符号表示,高级语言是面向算法的语言。高级语言编写的程序(源程序)处于最高层,必须翻译成汇编语言,再由汇编程序汇编成机器语言(目标程序)之后才能被执行。4.如何理解计算机组成和计算机体系结构?答:计算机体系结构是指那些能够被程序员所见到的计算机系统的属性,如指令系统、数据类型、寻址技术组成及I/O机理等。计算机组成是指如何实现计算机体系结构所体现的属性,包含对程序员透明的硬件细节,如组成计算机
3、系统的各个功能部件的结构和功能,及相互连接方法等。5.冯诺依曼计算机的特点是什么?解:冯诺依曼计算机的特点是:P 8计 算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成;指令和数据以同同等地位存放于存储器内,并可以按地址访问;指令和数据均用二进制表示;指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置;指令在存储器中顺序存放,通常自动顺序取出执行;机器以运算器为中心(原始冯诺依曼机)。6 .画出计算机硬件组成框图,说明各部件的作用及计算机系统的主要技术指标。答:计算机硬件组成框图如下:各部件的作用如下:控制器:整机的指挥中心,它使计算机
4、的各个部件自动协调工作。运算器:对数据信息进行处理的部件,用来进行算术运算和逻辑运算。存储器:存放程序和数据,是计算机实现“存储程序控制”的基础。输入设备:将人们熟悉的信息形式转换成计算机可以接受并识别的信息形式的设备。输出设备:将计算机处理的结果(二进制信息)转换成人类或其它设备可以接收和识别的信息形式的设备。计算机系统的主要技术指标有:机器字长:指C P U一次能处理的数据的位数。通常与C P U的寄存器的位数有关,字长越长,数的表示范围越大,精度也越高。机器字长也会影响计算机的运算速度。数据通路宽度:数据总线一次能并行传送的数据位数。存储容量:指能存储信息的最大容量,通常以字节来衡量。一
5、般包含主存容量和辅存容量。运算速度:通常用M I P S (每秒百万条指令)、M F L O P S (每秒百万次浮点运算)或C P I (执行一条指令所需的时钟周期数)来衡量。C P U执行时间是指C P U对特定程序的执行时间。主频:机器内部主时钟的运行频率,是衡量机器速度的重要参数。吞吐量:指流入、处理和流出系统的信息速率。它主要取决于主存的存取周期。响应时间:计算机系统对特定事件的响应时间,如实时响应外部 I 断的时间等。7.解释下列概念:主机、C P U、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。解:P 9-1 0主机:是计算机硬件的
6、主体部分,由C P U和主存储器M M合成为主机。C P U:中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运算器和控制器不在同一芯片上,现在的C P U内除含有运算器和控制器外还集成了 C A C H E )主存:计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器,可随机存取;由存储体、各种逻辑部件及控制电路组成。存储单元:可存放一个机器字并具有特定存储地址的存储单位。存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单独存取。存储字:一个存储单元所存二进制代码的逻辑单位。存储字长:一个存储单元所存储的二进制代码的
7、总位数。存储容量:存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)。机器字长:指CPU一次能处理的二进制数据的位数,通常与CPU的寄存器位数有关。指令字长:机器指令中二进制代码的总位数。8.解释下列英文缩写的中文含义:CPU PC、IR、CU、ALU、ACC、MQ、X、MAR、MDR、I/O、MIPS、CPI、FLOPS解:全面的回答应分英文全称、中文名、功能三部分。CPU:Central Processing Unit,中央处理机(器),是计算机硬件的核心部件,主要由运算器和控制器组成。PC:Program Counter,程序计数器,其功能是存放当前欲执行指令的地址,并可自动计数
8、形成下一条指令地址。IR:Instruction Register,指令寄存器,其功能是存放当前正在执行的指令。CU:Control Unit,控 制 单 元(部件),为控制器的核心部件,其功能是产生微操作命令序列。ALU:Arithmetic Logic Unit,算术逻辑运算单元,为运算器的核心部件,其功能是进行算术、逻辑运算。ACC:Accumulator,累加器,是运算器中既能存放运算前的操作数,又能存放运算结果的寄存器。MQ:Multiplier-Quotient Register,乘商寄存器,乘法运算时存放乘数、除法时存放商的寄存器。X:此字母没有专指的缩写含义,可以用作任一部件名
9、,在此表示操作数寄存器,即运算器中工作寄存器之一,用来存放操作数;MAR:Memory Address Register,存储器地址寄存器,在主存中用来存放欲访问的存储单元的地址。MDR:Memory Data Register,存储器数据缓冲寄存器,在主存中用来存放从某单元读出、或要写入某存储单元的数据。I/O:Input/Output equipment,输入/输出设备,为输入设备和输出设备的总称,用于计算机内部和外界信息的转换与传送。MIPS:Million Instruction Per Second,每秒执行百万条指令数,为计算机运算速度指标的一种计量单位。9.画出主机框图,分别以存
10、数指令“STA M”和加法指令“ADD M”(M均为主存地址)为例,在图中按序标出完成该指令(包括取指令阶段)的信息流程(如一)。假设主存容量为256M*3 2位,在指令字长、存储字长、机器字长相等的条件下,指出图中各寄存器的位数。解:主机框图如P13图1.11所示。(1)STA M 指令:PC-MAR,MAR-MM,MM-MDR,MDR-IR,OP(IR)fCU,Ad(IR)-MAR,ACC MDR,MAR MM,WR(2)ADD M 指令:PC-MAR,MAR-MM,MM-MDR,MDR-IR,OP(IR)-CU,Ad(IR)-MAR,RD,MM-MDR,MDR-X,ADD,ALU-ACC
11、,ACC-MDR,WR假设主存容量256M*3 2位,在指令字长、存储字长、机器字长相等的条件下,ACC、X、IR、MDR寄存器均为3 2位,PC和 MAR寄存器均为28位。10.指令和数据都存于存储器中,计算机如何区分它们?解:计算机区分指令和数据有以下2 种方法:通过不同的时间段来区分指令和数据,即在取指令阶段(或取指微程序)取出的为指令,在执行指令阶段(或相应微程序)取出的即为数据。通过地址来源区分,由PC提供存储单元地址的取出的是指令,由指令地址码部分提供存储单元地址的取出的是操作数。第2章 计算机的发展及应用1 .通常计算机的更新换代以什么为依据?答:P 2 2主要以组成计算机基本电
12、路的元器件为依据,如电子管、晶体管、集成电路等。2 .举例说明专用计算机和通用计算机的区别。答:按照计算机的效率、速度、价格和运行的经济性和实用性可以将计算机划分为通用计算机和专用计算机。通用计算机适应性强,但牺牲了效率、速度和经济性,而专用计算机是最有效、最经济和最快的计算机,但适应性很差。例如个人电脑和计算器。3.什么是摩尔定律?该定律是否永远生效?为什么?答:P 2 3,否,P 3 6第3章系统总线1 .什么是总线?总线传输有何特点?为了减轻总线负载,总线上的部件应具备什么特点?答:P 4;.总线是一种能由多个部件分时共享的公共信息传送线路。总线传输的特点是:某一时刻只允许有一个部件向总
13、线发送信息,但多个部件可以同时从总线上接收相同的信息。为了减轻总线负载,总线上的部件应通过三态驱动缓冲电路与总线连通。2.总线如何分类?什么是系统总线?系统总线又分为几类,它们各有何作用,是单向的,还是双向的,它们与机器字长、存储字长、存储单元有何关系?答:按照连接部件的不同,总线可以分为片内总线、系统总线和通信总线。系统总线是连接C P U、主存、I/O各部件之间的信息传输线。系统总线按照传输信息不同又分为地址线、数据线和控制线。地址线是单向的,其根数越多,寻址空间越大,即C P U能访问的存储单元的个数越多;数据线是双向的,其根数与存储字长相同,是机器字长的整数倍。3.常用的总线结构有几种
14、?不同的总线结构对计算机的性能有什么影响?举例说明。答:略。见P 5 2-5 5。4.为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式响应时间最快?哪种方式对电路故障最敏感?答:总线判优控制解决多个部件同时申请总线时的使用权分配问题;常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求;特点:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式速度最快,但硬件器件用量大,连线多,成本较高。5 .解释下列概念:总线宽度、总线带宽、总线复用、总线的主设备(或主模块)、总线的从设备(
15、或从模块)、总线的传输周期和总线的通信控制。答:P 46o总线宽度:通常指数据总线的根数;总线带宽:总线的数据传输率,指单位时间内总线上传输数据的位数;总线复用:指同一条信号线可以分时传输不同的信号。总线的主设备(主模块):指一次总线传输期间,拥有总线控制权的设备(模为;总线的从设备(从模块):指一次总线传输期间,配合主设备完成数据传输的 设 备(模块),它只能被动接受主设备发来的命令;总线的传输周期:指总线完成一次完整而可靠的传输所需时间;总线的通信控制:指总线传送过程中双方的时间配合方式。6.试比较同步通信和异步通信。答:同步通信:指由统一时钟控制的通信,控制方式简单,灵活性差,当系统中各
16、部件工作速度差异较大时,总线工作效率明显下降。适合于速度差别不大的场合。异步通信:指没有统一时钟控制的通信,部件间采用应答方式进行联系,控制方式较同步复杂,灵活性高,当系统中各部件工作速度差异较大时,有利于提高总线工作效率。7.画图说明异步通信中请求与回答有哪几种互锁关系?答:见 P 61-62,图 3.86。8.为什么说半同步通信同时保留了同步通信和异步通信的特点?答:半同步通信既能像同步通信那样由统一时钟控制,又能像异步通信那样允许传输时间不一致,因此工作效率介于两者之间。9 .分离式通讯有何特点,主要用于什么系统?答:分离式通讯的特点是:(1)各模块欲占用总线使用权都必须提出申请;(2)
17、在得到总线使用权后,主模块在先定的时间内向对方传送信息,采用同步方式传送,不再等待对方的回答信号;(3)各模块在准备数据的过程中都不占用总线,使总线可接受其它模块的请求;(4)总线被占用时都在做有效工作,或者通过它发送命令,或者通过它传送数据,不存在空闲等待时间,充分利用了总线的占用,从而实现了总线在多个主、从模块间进行信息交叉重叠并行传送。分离式通讯主要用于大型计算机系统。1 0 .为什么要设置总线标准?你知道目前流行的总线标准有哪些?什 么 叫p l u gan d p l ay?哪些总线有这一特点?答:总线标准的设置主要解决不同厂家各类模块化产品的兼容问题;目前流行的总线标准有:I SA
18、、E I SA、P C I等;p l u g an d p l ay:即插即用,E I SA、P C I等具有此功能。1 1 .画一个具有双向传输功能的总线逻辑图。答:在总线的两端分别配置三态门,就可以使总线具有双向传输功能。an-fbnLa至b b至a1 2 .设数据总线上接有A、B、C、D四个寄存器,要求选用合适的7 4系列芯片,完成下列逻辑设计:(1)设计一个电路,在同一时间实现D-A、D-B 和D-C 寄存器间的传送;(2)设计一个电路,实现下列操作:T O 时刻完成D 一总线;T 1 时刻完成总线一A;T 2 时刻完成A-总线;T 3 时刻完成总线一B。解(1)由T打开三态门将D寄存
19、器中的内容送至总线b u s,由c p 脉冲同时将总线上的数据打入到A、B、C寄存器中。T和 c p 的时间关系如图(1)所示。图(2)三态门1 受T O +T 1 控制,以确保T O 时刻D-总线,以及T 1 时刻总线一接收门1-A。三态门2受 T 2+T 3 控制,以确保T 2 时刻A-总线,以及T 3 时刻总线f接收门2-B。T O、T l、T 2、T 3 波形图如图(2)所示。图1 3 .什么是总线的数据传输率,它与哪些因素有关?答:总线数据传输率即总线带宽,指单位时间内总线上传输数据的位数,通常用每秒传输信息的字节数来衡量。它与总线宽度和总线频率有关,总线宽度越宽,频率越快,数据传输
20、率越高。1 4 .设总线的时钟频率为8 MHZ,一个总线周期等于一个时钟周期。如果一个总线周期中并行传送1 6 位数据,试问总线的带宽是多少?解:由于:f=8 MHz,T=l/f=l/8 M秒,一个总线周期等于一个时钟周期所以:总线带宽=1 6/(1/8 M)=1 2 8 Mb p s1 5 .在一个3 2 位的总线系统中,总线的时钟频率为6 6 MHZ,假设总线最短传输周期为4 个时钟周期,试计算总线的最大数据传输率。若想提高数据传输率,可采取什么措施?解:总线传输周期=4*1/6 6 M秒总线的最大数据传输率=3 2/(4/6 6 M)=5 2 8 Mb p s若想提高数据传输率,可以提高
21、总线时钟频率、增大总线宽度或者减少总线传输周期包含的时钟周期个数。1 6 .在异步串行传送系统中,字符格式为:1个起始位、8个数据位、1 个校验位、2 个终止位。若要求每秒传送1 2 0个字符,试求传送的波特率和比特率。解:一帧包含:1+8+1+2=1 2 位故波特率为:(1+8+1+2)*1 2 0=1 4 4 0b p s比特率为:8*1 2 0=9 6 0b p s存储器1 .解释概念:主存、辅存、C a c h e、R AM、S R AM、D R AM、R O M、P R O M、EP R O M、EEP R O M、C D R O M Fl a s h Me m o r yo答:主存
22、:主存储器,用于存放正在执行的程序和数据。C P U可以直接进行随机读写,访问速度较高。辅存:辅助存储器,用于存放当前暂不执行的程序和数据,以及一些需要永久保存的信息。C a c h e:高速缓冲存储器,介 于C P U和主存之间,用于解决C P U和主存之间速度不匹配问题。R AM:半导体随机存取存储器,主要用作计算机中的主存。S R AM:静态半导体随机存取存储器。D R AM:动态半导体随机存取存储器。R O M:掩膜式半导体只读存储器。由芯片制造商在制造时写入内容,以后只能读出而不能写入。P R O M:可编程只读存储器,由用户根据需要确定写入内容,只能写入一次。EP R O M:紫外
23、线擦写可编程只读存储器。需要修改内容时,现将其全部内容擦除,然后再编程。擦除依靠紫外线使浮动栅极上的电荷泄露而实现。EEP R O M:电擦写可编程只读存储器。C D R O M:只读型光盘。Fl a s h Me m o r y:闪速存储器。或称快擦型存储器。2 .计算机中哪些部件可以用于存储信息?按速度、容量和价格/位排序说明。答:计算机中寄存器、C a c h e、主存、硬盘可以用于存储信息。按速度由高至低排序为:寄存器、C a c h e 主存、硬盘;按容量由小至大排序为:寄存器、C a c h e、主存、硬盘;按价格/位由高至低排序为:寄存器、C a c h e、主存、硬盘。3 .存
24、储器的层次结构主要体现在什么地方?为什么要分这些层次?计算机如何管理这些层次?答:存储器的层次结构主要体现在C a c h e-主存和主存-辅存这两个存储层次上。C a c h e-主存层次在存储系统中主要对C P U访存起加速作用,即从整体运行的效果分析,C P U访存速度加快,接近于C a c h e的速度,而寻址空间和位价却接近于主存。主存-辅存层次在存储系统中主要起扩容作用,即从程序员的角度看,他所使用的存储器其容量和位价接近于辅存,而速度接近于主存。综合上述两个存储层次的作用,从整个存储系统来看,就达到了速度快、容量大、位价低的优化效果。主存与C A C HE之间的信息调度功能全部由
25、硬件自动完成。而主存与辅存层次的调度目前广泛采用虚拟存储技术实现,即将主存与辅存的一部分通过软硬结合的技术组成虚拟存储器,程序员可使用这个比主存实际空间(物理地址空间)大得多的虚拟地址空间(逻辑地址空间)编程,当程序运行时一,再由软、硬件自动配合完成虚拟地址空间与主存实际物理空间的转换。因此,这两个层次上的调度或转换操作对于程序员来说都是透明的。4 .说明存取周期和存取时间的区别。解:存取周期和存取时间的主要区别是:存取时间仅为完成一次操作的时间,而存取周期不仅包含操作时间,还包含操作后线路的恢复时间。即:存 取 周 期=存 取 时 间+恢复时间5 .什么是存储器的带宽?若存储器的数据总线宽度
26、为3 2位,存取周期为200n s,则存储器的带宽是多少?解:存储器的带宽指单位时间内从存储器进出信息的最大数量。存储器带宽=1/200n s X 3 2位=16 0M位/秒=20M B/秒=5 M字/秒注意:字 长3 2位,不 是16位。(注:l n s=10 s)6 .某机字长为3 2位,其存储容量是6 4 K B,按字编址它的寻址范围是多少?若主存以字节编址,试画出主存字地址和字节地址的分配情况。解:存储容量是6 4 K B时,按字节编址的寻址范围就是6 4 K,如按字编址,其寻址范围为:6 4 K /(3 2/8)=16 K字节地址字地址OOOOH0000H0001H0002HOOO3
27、H0004H0001H(X)05H0006H0007H0008H0002H0009 H主存字地址和字节地址的分配情况:如图7 .一个容量为16 K x 3 2位的存储器,其地址线和数据线的总和是多少?当选用下列不同规格的存储芯片时,各需要多少片?1K X 4 位,2K X 8 位,4 K X 4 位,16 K x i 位,4 K X 8 位,8 K X 8 位解:地址线和数据线的总和=14 +3 2=4 6根;选择不同的芯片时,各需要的片数为:1 K X 4:(1 6 K X 3 2)/(1 K X 4)=1 6 X 8 =1 2 8 片.2 K X 8:(1 6 K X 3 2)/(2 K
28、X 8)=8 X 4 =3 2 片4 K X 4:(1 6 K X 3 2)/(4 K X 4)=4 X 8 =3 2 片1 6 K X 1:(1 6 K X 3 2)/(1 6 K X 1)=1 X 3 2 =3 2 片4 K X 8:(1 6 K X 3 2)/(4 K X 8)=4 X 4 =1 6 片8 K X 8:(1 6 K X 3 2)/(8 K X 8)=2 X 4 =8片8,试比较静态R A M和动态R A M。答:略。(参看课件)9.什么叫刷新?为什么要刷新?说明刷新有几种方法。解:刷新:对D R A M定期进行的全部重写过程;刷新原因:因电容泄漏而引起的D R A M所存
29、信息的衰减需要及时补充,因此安排了定期刷新操作;常用的刷新方法有三种:集中式、分散式、异步式。集中式:在最大刷新间隔时间内,集中安排一段时间进行刷新,存在C P U访存死时间。分散式:在每个读/写周期之后插入一个刷新周期,无C P U访存死时间。异步式:是集中式和分散式的折衷。1 0.半导体存储器芯片的译码驱动方式有几种?解:半导体存储器芯片的译码驱动方式有两种:线选法和重合法。线选法:地址译码信号只选中同一个字的所有位,结构简单,费器材;重合法:地址分行、列两部分译码,行、列译码线的交叉点即为所选单元。这种方法通过行、列译码信号的重合来选址,也称矩阵译码。可大大节省器材用量,是最常用的译码驱
30、动方式。1 1 .一 个8 K X 8位的动态R A M芯片,其内部结构排列成2 5 6 X 2 5 6形式,存取周期 为0.1 u s。试问采用集中刷新、分散刷新和异步刷新三种方式的刷新间隔各为多少?解:采用分散刷新方式刷新间隔为:2 m s,其中刷新死时间为:2 5 6 X 0.I n s=2 5.6u s采用分散刷新方式刷新间隔为:2 5 6 X (0.1 u s+X O.1 u S)=5 1.2 u S采用异步刷新方式刷新间隔为:2 m s1 2 .画出用1 02 4 X 4位的存储芯片组成一个容量为6 4 K x8位的存储器逻辑框图。要求将6 4 K分 成4个页面,每个页面分1 6组
31、,指出共需多少片存储芯片。解:设采用S R A M芯片,贝I:总 片 数=(6 4 K X 8 位)/(1 02 4 X 4 位)=6 4 X 2 =1 2 8 片题意分析:本题设计的存储器结构上分为总体、页面、组三级,因此画图时也应分三级画。首先应确定各级的容量:页面容量=总 容 量/页 面 数=6 4 K X 8 /4 =1 6 K x8位,4片1 6 K x8字串联成6 4 K x8位组 容 量=页 面 容 量/组数=1 6 K X 8位/1 6 =1 K X 8位,1 6片1 K X 8位字串联成1 6 K x8位组 内 片 数=组 容 量/片 容 量=1 K X 8位/1 K X 4
32、位=2片,两 片1 K X 4位芯片位并联成1 K X 8位存储器逻辑框图:(略)。1 3 .设有一个6 4 K x8位 的R A M芯片,试问该芯片共有多少个基本单元电路(简称存储基元)?欲设计一种具有上述同样多存储基元的芯片,要求对芯片字长的选择应满足地址线和数据线的总和为最小,试确定这种芯片的地址线和数据线,并说明有几种解答。解:存储基元总数=6 4 K x8位=5 1 2 K位=位;思路:如要满足地址线和数据线总和最小,应尽量把存储元安排在字向,因为地址位数和字数成2的寨的关系,可较好地压缩线数。设地址线根数为a,数据线根数为b,则片容量为:2nX b =21 9;b =2l 9-a;
33、若 a =1 9,b =1,总 和=1 9+1 =2 0;a =1 8,b =2,总 和=1 8+2 =2 0;a =1 7,b =4,总 和=1 7+4 =2 1;a =1 6,b =8,总 和=1 6+8 =2 4;由上可看出:芯片字数越少,芯片字长越长,引脚数越多。芯片字数减1、芯片位数均按2的塞变化。结论:如果满足地址线和数据线的总和为最小,这种芯片的引脚分配方案有两种:地址线=1 9 根,数据线=1 根;或地址线=1 8 根,数据线=2 根。1 4.某8位微型机地址码为1 8 位,若使用4 K X 4 位的R A M芯片组成模块板结构的存储器,试问:(1)该机所允许的最大主存空间是多
34、少?(2)若每个模块板为3 2 K x 8 位,共需几个模块板?(3)每个模块板内共有几片R A M芯片?(4)共有多少片R A M?(5)C PU 如何选择各模块板?解(1)该机所允许的最大主存空间是:X 8 位=2 5 6 K x 8 位=2 5 6 K B(2)模块板总数=2 5 6 K X 8 /3 2 K X 8 =8 块(3)板内片数=3 2 K x 8 位/4 K X 4 位=8 X 2 =1 6 片(4)总片数=1 6 片X 8 =1 2 8 片(5)C PU 通过最高3 位地址译码输出选择模板,次高3 位地址译码输出选择芯片。地址格式分配如下:模 板 号(3位)芯 片 号(3
35、位)片内地址(1 2位)1 5.设 C PU 共有1 6 根地址线,8根数据线,并用M R E Q (低电平有效)作访存控制信号,R/W作读写命令信号(高电平为读,低电平为写)。现有下列存储芯片:R OM(2 K X 8 位,4 K X 4 位,8 K X 8 位,R A M(1 K X 4 位,2 K X 8 位,4 K X 8位,及 7 4 1 3 8 译码器和其他门电路(门电路自定)。试从上述规格中选用合适芯片,画出C PU 和存储芯片的连接图。要求:(1)最小4 K 地址为系统程序区,4 0 9 6 1 6 3 8 3 地址范围为用户程序区。(2)指出选用的存储芯片类型及数量。(3)详
36、细画出片选逻辑。解(1)地址空间分配图:系统程序区(R OM 共 4 K B):OOOOH-OF F F H用户程序区(R A M 共 1 2 K B):1 0 0 0 H-3 F F F H(2)选片:R OM:选择4 K X 4 位芯片2片,位并联R A M:选 择 4KX8位 芯 片 3片,字串联(R A M1 地址范围为:1 0 0 0 H T F F F H,R A M2 地 址 范 围 为 2 0 0 0 H-2 F F F H,R A M3 地 址 范 围为:3 0 0 0 H-3 F F F H)(3)各芯片二进制地址分配如下:A 15A 14A 13A 12A 11A 10A
37、9A8A7A6A5A4A3A2A1A0R 0 M1,200000000000000000000011111111111R A M1000100000000000000011111111111 11R A M200100000000000000010111111111111R A M300110000000000000011111111111111C PU 和存储器连接逻辑图及片选逻辑如下图(3)所示:图(3)1 6.C PU 假设同上题,现有8片 8 K X 8 位的R A M芯片与C PU 相连,试回答:(1)用 7 4 1 3 8 译码器画出C PU 与存储芯片的连接图;(2)写出每片R
38、A M的地址范围;(3)如果运行时发现不论往哪片R A M写入数据后,以A OOOH 为起始地址的存储芯片都有与其相同的数据,分析故障原因。(4)根 据(1)的连接图,若出现地址线A 1 3 与C PU 断线,并搭接到高电平上,将出现什么后果?解(1)C PU 与存储器芯片连接逻辑图:+5V(2)地址空间分配图:R A MO:0 0 0 0 H 1 F F F HR A MI:2 0 0 0 H -3 F F F HR A M2:4 0 0 0 H 5 F F F HR A M3:6 0 0 0 H 7 F F F HR A M4:8 0 0 0 H 9 F F F HR A M5:A OOO
39、H B F F F HR A M6:C OOOH DF F F HR A M7:E OOOH 一F F F F H(3)如果运行时发现不论往哪片R A M写入数据后,以A OOOH为起始地址的存储芯片(R A M5)都有与其相同的数据,则根本的故障原因为:该存储芯片的片选输入端很可能总是处于低电平。假设芯片与译码器本身都是好的,可能的情况有:1)该片的3端与丽端错连或短路;2)该片的后端与C P U的而无端错连或短路;3)该片的在端与地线错连或短路。(4)如果地址线A 1 3与C P U断线,并搭接到高电平上,将会出现A 1 3恒为“1”的情况。此时存储器只能寻址A 1 3=l的地址空间(奇数
40、片),A 1 3=0的另一半地址空间(偶数片)将永远访问不到。若 对A 1 3=0的地址空间(偶数片)进行访问,只能错误地访问到A 1 3=l的对应空间(奇数片)中去。1 7.写 出1 1 0 0、1 1 0 1、1 1 1 0.1 1 1 1对应的汉明码。解:有效信息均为n=4位,假设有效信息用b4 b3b2bl表示校验位位数k=3位(2k=n+k+l )设校验位分别为c l、c 2、c3,则汉明码共4+3=7位,即:c l c 2b4 c 3b3b2bl校验位在汉明码中分别处于第1、2、4位c l=b4 b3 blc 2=b4 b2 blc 3=b3 b2 bl当有效信息为1 1 0 0时
41、,c 3c 2c l =1 1 0,汉明码为O U H O O o当有效信息为1 1 0 1时,c 3c 2c l=0 0 1,汉明码为1 0 1 0 1 0 1 c当有效信息为H 10时,c 3c 2c l=0 0 0,汉明码为OOl OHOo当有效信息为1 1 1 1 时,c 3c 2c 1=1 1 1,汉明码为l l l l l l l o1 8 .已知收到的汉明码(按配偶原则配置)为 1 1 0 0 1 0 0.1 1 0 0 1 1 1.1 1 0 0 0 0 0.1 1 0 0 0 0 1,检查上述代码是否出错?第几位出错?解:假设接收到的汉明码为:c l c 2 b4 c 3 b
42、3 b2 bl 纠错过程如下:Pl=c l b4 b3,bPP2=c 2 b4r b2 bl P3=c 3 b3 b2 bf如果收到的汉明码为1 1 0 0 1 0 0,则p 3P2P收Oi l,说明代码有错,第3 位(b4 )出错,有效信息为:1 1 0 0如果收到的汉明码为1 1 0 0 1 1 1,则p 3P2Pl=1 1 1,说明代码有错,第7 位(bl )出错,有效信息为:0 1 1 0如果收到的汉明码为1 1 0 0 0 0 0,则 p 3P2Pl=1 1 0,说明代码有错,第6 位(b2)出错,有效信息为:0 0 为如果收到的汉明码为1 1 0 0 0 0 1,则p 3P2Pl=
43、0 0 1,说明代码有错,第1 位(c l )出错,有效信息为:0 0 0 11 9 .已经接收到下列汉明码,分别写出它们所对应的欲传送代码。(1)(2)(3)(4)(5)(6)1 1 0 0 0 0 01 1 0 0 0 1 01 1 0 1 0 0 10 0 1 1 0 0 11 0 0 0 0 0 01 1 1 0 0 0 1(按偶性配置)(按偶性配置)(按偶性配置)(按奇性配置)(按奇性配置)(按奇性配置)解:(一)假设接收到的汉明码为c r C2,B4,C3 B3 B2 B,按偶性配置则:pi=crP2=C2P3=C3,e B4 e B4 B3,e B3,BPe B2,Bl BP(1
44、)如接收到的汉明码为1 1 0 0 0 0 0,Pl=l 0 0 0=1P2=l 0 0 0=1P3=0 0 e 0=0P3P2Pl=0 1 1,第 3 位出错,可纠正为1 1 1 0 0 0 0,故欲传送的信息为1 0 0 0。(2)如接收到的汉明码为1 1 0 0 0 1 0,Pl=l 0 0 0=1P2=l 0 1 0=0P3=0 0 0=0P3P2Pl=0 0 1,第 1 位出错,可纠正为0 1 0 0 0 1 0,故欲传送的信息为0 0 1 0。(3)如接收到的汉明码为1 1 0 1 0 0 1,Pl=l 0 0 1=0P2=l 0 0 1=0P3=l 0 1=0P3P2P 1=0
45、0 0,传送无错,故欲传送的信息为0 0 0 1。(二)假 设接收到的汉明码为Cl C2 B4 C3 B3 B2 B 1 ,按奇性配置则:Pl=c r B4 B 3,B P 1P2=C2 B4 B2 B P 1P3=C3 B 3,Bl 1(4)如接收到的汉明码为0 0 1 1 0 0 1,Pl=0 1 0 1 1=1P2=0 1 0 1 1=1P3=l 0 1 1=1P3P2Pl=1 1 1,第7位出错,可纠正为0 0 1 1 0 0 0,故欲传送的信息为1 0 0 0。(5)如接收到的汉明码为1 0 0 0 0 0 0,Pl =l 0 0 0 1=0P2=0 1 0 0 1=0P3=0 0
46、0 1=1P3P2Pl=1 0 0,第4位出错,可纠 正 为1 0 0 1 0 0 0,故欲传送的信息为0 0 0 0。(6)如接收到的汉明码为1 1 1 0 0 0 1,Pl=l 1 0 1 1=0P2=l 1 0 1 1=0P3=0 0 1 1=0P3P2Pl=0 0 0,传送无错,故欲传送的信息为1 0 0 1。20 .欲传送的二进制代 码 为1 0 0 1 1 0 1,用奇校验来确定其对应的汉明码,若在第6位出错,说明纠错过程。解:欲传送的二进制代码为1 0 0 1 1 0 1,有效信息位数为n=7位,则汉明校验的校验 位 为k位,则:2k =n+k+l,k=4,进行奇校验设校验位为C
47、1 C2c 3c 4,汉明码为 C1 C2B7 C3B6 B5 B4 C4 B3B2B1,Cl=l B7 B6 B4 B3 Bl=l 1 0 1 1 1=1C2=l B7 B5 B4 B2 Bl=l 1 0 1 e 0 1=0C3=l B6 B5 B4=l 0 0 1=0C 4=l B 3 B 2 B l=l l 0 1=1故 传 送 的 汉 明 码 为1 0 1 0 0 0 1 1 1 0 1,若第6位(B5)出错,即接收的码字为1 0 1 0 0 1 1 1 1 0 1,则P I=I crP 2=1 C 2,P3=l C 3,P4=l C4)B 3?B 2,B7 B6 B4 B7 B5 B
48、4 8 B6 B5 B4 B 3,9 B2B1 Bl B P=1 1 1 0 1 1 1=0=1 0 1 1 1 0 1=1=1 00 1 1=1=1 1 1 0 1=0P4 P3P2Pl=0 1 1 0说明第6位出错,对 第6位取反即完成纠错。21 .为什么在汉明码纠错过程中,新的检测位P4 P2Pl的状态即指出了编码中错误的信息位?答:汉明码属于分组奇偶校验,P4 P2P 1=0 0 0,说明接收方生成的校验位和收到的校验位相同,否则不同说明出错。由于分组时校验位只参加一组奇偶校验,有效信息参加至少两组奇偶校验,若果校验位出错,P4 P2P1的某 位 将 为1,刚好对应位号4、2、1;若果
49、有效信息出错,将引起P4 P2Pl 中至少两位为1,如 B1 出错,将使 P4 Pl 均为 1,P2=0,P4 P2Pl=1 0 1,22.某机字长1 6 位,常规的存储空间为6 4 K 字,若想不改用其他高速的存储芯片,而使访存速度提高到8 倍,可采取什么措施?画图说明。解:若想不改用高速存储芯片,而使访存速度提高到8倍,可采取八体交叉存取技术,8 体交叉访问时序如下图:启动存储体1启动存储体2启动存储体3启动存储体4启动存储体5启动存储体6启动存储体7启动存储体。J单体访存周册口U23.设CPU 共有1 6 根地址线,8根数据线,并用M/历作为访问存储器或I/O的控制信号(高电平为访存,低
50、电平为访I/O),W R (低电平有效)为写命令,R D(低电平有效)为读命令。设计一个容量为6 4 K B的采用低位交叉编址的8体并行结构存储器。现有下图所示的存储器芯片和1 38 译码器。画出CPU 和存储器芯片(芯片容量自定)的连接图,并写出图中每个存储芯片的地址范围(用十六进制数表示)。解:8 体低位交叉并行存储器的每个存储体容量为6 4 KB/8=8KB,因此应选择8KBRA M 芯片,芯片地址线12根(A 0-A 12),数据线8 根(D0-D7),用13 8译码器进行存储体的选择。设计如下:24 .一个4体低位交叉的存储器,假设存储周期为T,CP U每 隔1/4存取周期启动个存储