《微机课后练习题答案.pdf》由会员分享,可在线阅读,更多相关《微机课后练习题答案.pdf(23页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、第一章1.1 简答题(1)计算机字长:处理器每个单位时间可以处理的二进制数据位数。(2)总线信号分成三组,分别是数据总线、地址总线和控制总线。PC机主存采用DRAM组成。(4)高速缓冲存储器Cache是处理器与主存之间速度很快但容量较小的存储器。(5)R0M-BI0S是 基本输入输出系统”,操作系统通过对BIOS的调用驱动各硬件设备,用户也可以在应用程序中调用BIOS中的许多功能。(8)MASM是微软开发的宏汇编程序。(9)指令的处理过程。处理器的 取指一译码一执行周期”是指处理器从主存储器读取指令,翻译指令代码的功能,然后执行指令所规定的操作的过程。1.2 判断题(1)软件与硬件的等价性原理
2、说明软硬件在功能和性能及成本方面是等价的。(错)原因:8086的数据总线为16位,也就是说8086的数据总线的个数或者说条数、位数是16.(对)(5)处理器并不是直接连接外设,而是通过I/。接口电路与外设连接。(对)(7)Windows的模拟DOS环境与控制台环境是一样的。(错)原因:(1 0)处理器进行读操作,就是把数据从处理器内部读出传送给主存或外设。(错)原因:1.3 填空题(2)Intel 8086支 持 1 M 容量存储空间,80486支 持 4 G 容量主存空间。(3)16位二进制共有逗 个 编 码组合,如果一位对应处理器的一个地址信号,16位地址信号共有寻址aL容量主存空间。(4
3、)DOS主要支持两种可执行文件,它们的扩展名分别是exe和 com。英文缩写ISA通常表示PC机工业标准结构(Industry Standard Architecture)总线,也标志指令集结构,后者的英文原文是Instruction Set Architecture。(6)Windows的文件夹对应的专业术语是目 录。问答题:1.5 什么是通用处理器,单片机,DSP芯片嵌入式系统?答:通用微处理器:适合较广的应用领域的微处理器,例如装在PC机、笔记本电脑、工作站、服务器上的微处理器。单片机:是指通常用于控制领域的微处理器芯片,其内部除CPU 外还集成了计算机的其他一些主要部件,只需配上少量的
4、外部电路和设备,就可以构成具体的应用系统。DSP芯片:称数字信号处理器,也是一种微控制器,其更适合处理高速的数字信号,内部集成有高速乘法器,能够进行快速乘法和加法运算。嵌入式系统:利用微控制器、数字信号处理器或通用微处理器,结合具体应用构成的控制系统。1.7 区别如下概念:助记符,汇编语言,汇编语言程序和汇编程序。答:助记符:人们采用便于记忆、并能描述指令功能的符号来表示机器指令操作码,该符号称为指令助记符。汇编语言:用助记符表示的指令以及使用它们编写程序的规则就形成汇编语言。汇编语言程序:用汇编语言书写的程序就是汇编语言程序,或称汇编语言源程序。汇编程序:汇编语言源程序要翻译成机器语言程序才
5、可以由处理器执行。这个翻译的过程称为“汇编,完成汇编工作的程序就是汇编程序(Assembler)1.8 区别如下概念:路劲,绝对路劲,相对路劲,当前目录。系统磁盘上存在某个可执行文件,但 在 DOS环境输入其文件名却提示没有这个文件,是什么原因?答:路径:操作系统以目录形式管理磁盘上的文件,文件所在的分区和目录就是该文件的路径。绝对路径:从根目录到文件所在目录的完整路径称为 绝对路径。是保证文件唯一性的标示方法。相对路径:从系统当前目录到文件所在目录的路径称为相对路径。当前目录:用户当前所在的目录就是当前目录。指明的路径不正确,或者执行了另外一个同名的文件。1.10 冯 偌伊曼计算机的基本思想
6、是什么?答:二进制形式表示数据和指令。指令由操作码和地址码组成。将程序和数据存放在存储器中,计算机在工作时从存储器取出指令加以执行,自动完成计算任务。这就是 存储程序 和 程序控制(简称存储程序控制)的概念。指令的执行是顺序的,即一般按照指令在存储器中存放的顺序执行,程序分支由转移指令实现。计算机由存储器、运算器、控制器、输入设备和输出设备五大基本部件组成,并规定了 5部分的基本功能。1.14说明高级语言,汇编语言,机器语言三者的区别,谈谈你对汇编语言的认识。答:高级语言与具体的计算机硬件无关,其表达方式接近于所描述的问题,易为人们接受和掌握,用高级语言编写程序要比低级语言容易得多,并大大简化
7、了程序的编制和调试,使编程效率得到大幅度的提高。而汇编语言是为了便于理解与记忆,将机器指令用助记符代替而形成的一种语言汇编语言的语句通常与机器指令对应,因此,汇编语言与具体的计算机有关,属于低级语言。它比机器语言直观,容易理解和记忆,用汇编语言编写的程序也比机器语言易阅读、易排错。机器语言的每一条机器指令都是二进制形式的指令代码,计算机硬件可以直接识别。高级语言程序通常也需要翻译成汇编语言程序,再进一步翻译成机器语言代码。第二章2.1简答题(2)8086的取指为什么可以称为指令欲取?答:取指是指从主存取出指令代码通过总线传输到处理器内部指令寄存器的过程。8086分成总线接口单元和指令执行单元,
8、可以独立操作。在执行单元执行一条指令的同时,总线接口单元可以读取下一条指令,等到执行时不需要进行取指了,所以称为预取。(5)标志寄存器主要保存哪方面的信息?答:标志寄存器主要保存反映指令执行结果和控制指令执行形式的有关状态。(6)执行了一条加法指令后,发现Z F=1,说明结果是什么?答:执行了一条加法指令后,发现Z F=1,表明运算结果为0。(8)汇编语言的标识符大小写不敏感意味着什么?答:汇编语言的标识符大小写不敏感,即表示字母大小写不同、但表示同一个符号。(9)汇编语言源程序文件中,END语句后的语句会被汇编吗?答:不会。2.2判断题(3)EAX也被称为累加器,因为它使用最频繁。对。(5)
9、汇编语言的语句由明显的四部分组成,不需要分隔符区别。错。原因:(6)80-90需要借位,所以之行结束后,进位标志CF=1。对。(7)MASM汇编语言的注释以分号开始,但不实用中文分号。对。(9)存储器寻址方式的操作数当然在主存了。对。2.3填空题(1)寄存器EDX是 义 位 的,其中低16位的名称是 DX,还可以分成两个8位的寄存器,其中D8D15部分可以用名称D旦表示。(3)逻辑地址有段 地 址 和 偏移地址两部分组成。代码段中下一条要执行的指令由CS和EIP寄存器指示,后者在实地址模型中起作用的仅有夏_ 寄存器部分。(4)进 行8位二进制数加法:10111010+01101100,8位结果
10、是00100110,标 志PF=0 0(5)在实地址工作方式下,逻辑地址“7380H:400H”表示的物理地址是73C00H,并且该段起始于73800H物理地址。(7)IA-32处理器复位后,首先进入是实 地 址 工作方式。该工作方式分段最大不超过 64KB。问答题:2.12汇编语言有哪两种?每句语句由哪四部分组成?答:汇编语句有两种:执行性语句(处理器指令)、说明性语句(伪指令)。每个语句有:标号、指令助记符、操作数或参数、注释4个部分组成。2.13汇编语言程序的开发有哪4个步骤?并说明分别利用什么程序完成,产生什么输出文件。答:汇编语言程序的开发有4个步骤:编辑:用文本编辑器形成一个以A
11、S M为扩展名的源程序文件。汇编:用汇编程序将A S M文件转换为O B J模块文件。连接:用连接程序将一个或多个目标文件链接成一个E X E或C O M可执行文件。调试:用调试程序排除错误,生成正确的可执行文件。2.16说明下列指令中源操作数的寻址方式?假设V A R D是一个双字变量。(1)mov edx,1234 h(2)movedx,vard(3)mov edx,ebx(4)mov edxJebxJ(5)mov edx,ebx+1234 h(6)mov edx,vardlebx(7)mov edx,ebx+edi(8)movedxjebx+edi+1234 h(9)mov edx,va
12、rdesi+edi(10)mov edx,ebp*4 答:立即数 直 接寄存器寄存器间接寄存器相对 寄 存 器相对基址变址相对基址变址相对基址变址带比例寻址第三章3.1简单题(1)使用二进制8位表达无符号整数,257有对应的编码吗?答:没有。使用二进制8位无符号表达的最大整数为2 5 5,故257没有对应的编码。(2)数 字“F”和数值4 6H作为MOV指令的源码操作数有区别吗?答:因为字符“F”所对应的ASCII码就是4 6 H,故没区别。(3)为什么可以把指令“MOVAX,(34+67H)*3 中的数值表达式看成是常量?答:汇编程序在汇编过程中对数值表达式计算,得到一个确定的数值,故称数值
13、表达式为常量。(8)大小写字母转换利用了什么规律?答:大小写字母转换利用它们的A S C I I 码相差2 0 H。(9)乘除法运算针对无符号数和有符号数有两种不同的指令,只有一种指令的加减法如何区别无符号数和有符号数运算?答:加减法不区别无符号数和有符号数,但根据运算结果分别设置标志寄存器的C F 和 O F标志,可利用C F 和 O F 进行区别。3.2判断题(2)常用的B C D 编码为8 4 2 1 B C D 码,其中的8表示D 3 位的权重。对(4)空操作N O P 指令其实根本没有指令。错(6)虽然A D D 指令和S U B 指令执行后会影响标志状态,但执行前的标志并不影响他们
14、的执行结果。对(8)无符号数在前面加零扩展,数值不变,有符号数前面进行符号扩展,位数加长位,数值加一倍。错(9)逻辑运算没有进位或溢出问题,此时C F 和 O F 没有作用,所以逻辑运算指令(如A N DO R 等)C F 和 O F 设置为0.对3.3填空题(2)计算机中有一个“0 1 1 0 0 0 0 1”编码,如果认为它是无符号数,它是十进制数9 7 :如果认为是B C D 编码,则 表 示 数 值 包;又如果它是某个A S C I I 编码,则代表字符 a o(3)C语 言 用“n”表示让光标回到下一行首位,在汇编语言中输出两个控制字符:-个是回车,其 A S C I I 码 是 0
15、 D H(1 3),它将光标移动到当前所在行的首位;另一个换行,其 A S C I I码 是 0 A H (1 0),它将光标移动到下一行。(5)用 D W O R D 定义一个变量XY Z,它的类型是D W O R D,用“T Y P E XY Z”会得到数值为生,如果将其以字量使用,应 该 用 W O R D P T R XY Z 说明。(6)数据段有语句“A B C B Y T E 1,2,3”,代码段指令 M O V C L,A B C+2”执行后,C L=3 o(8)指令“XO R E A X,E A X”和 S U B E A X,E A X”执 行 后,E A X=_ 0 _,C
16、 F=O F=_ 0 _ 而指令“M O V E A X,0”执行后,E A X=_ 0 _,C F 和 O F 没变化。问答题:3.7 将下列十进制数用8 位二进制补码表示:(1)0 (2)1 2 7 (3)-1 2 7 (4)-57答:(1)0=0 0 0 0 0 0 0 0(2)1 2 7=0 1 1 1 1 1 1 1(3)-1 2 7=1 0 0 0 0 0 0 1(4)-57=1 1 0 0 0 1 1 13.1 0 设置一个数据段,按照如下要求定义变量或符号常量:(1)m y 1 b 为字符串变量:P er s o n a l C o m p u t e r(2)m y 2b 为
17、用十进制数表示的字节变量:20(3)m y 3 b 为用十六进制数表示的字节变量:20(4)m y 4 b 为用二进制数表示的字节变量:20(5)m y 5 w 为 20 个未赋值的字变量(6)m y 6 c 为 1 0 0 的常量(7)m y 7 c 表示字符串:P e r s o n a l C o m p u t e r答:my lbmy2bmy3bmy4bmy5wmy6cmy7cbyte Personal Computer1byte 20byte 14hbyte 00010100bword 20 dup(?)=100equ 3.12从低地址开始以字节为单位,用十六进制形式给出下列语句依
18、次分配的数值:byte ABC,l(M0h,EF,3 dup(-l,?,3 dup(4)word 10h,-5,3 dup(?)答:41 42 43 0A 10 45 46 FF 00 04 04 04 FF 00 04 04 04 FF 00 04 04 0410 00 FB FF 00 00 00 00 00 003.14按照如下输出格式,在屏幕上显示ASCII表:I0 1 2 3 4 5 6 7 8 9 A B C D E F一+-201!#.3010 1 2 3.40 I A B C.50IPQ R S.60 r a b c.70 I p q r s.表格最上一行的数字是对应列ASCI
19、I代码值的低4 位(用十六进制形式),而表格左边的数字对应行ASCII代码值的高4 位(用十六进制形式)。编程在数据段直接构造这样的表格、填写相应ASCII代 码 值(不是字符本身),然后使用字符串显示子程序DISPMSG实现显示。3.15数据段有如下定义,IA-32处理器将以小端方式保存在主存:var dword 12345678h现以字节为单位按地址从低到高的顺序,写出这个变量内容。并说明如下指令的执行结果:mov eax,varmov bx,varmov cx,var+2mov dl,varmov dh,var+3;EAX=_12345678H;BX=_5678H;CX=_1234H_;
20、DL=_78H;DH=12H_可以编程使用十六进制字节显示子程序DSIPHB顺序显示各个字节进行验证,还可以使用十六进制双字显示子程序DSIPHD显示该数据进行对比。3.20分别执行如下程序片断,说明每条指令的执行结果:(1)mov eax,80hadd eax,3add eax,80hadc eax,3(2):EAX=80H:EAX=83H,CF=_0_,SF=0:EAX=103H,CF=_0_,OF=0:EAX=106H,CF=0,ZF=03.23分别执行如下程序片断,说明每条指令的执行结果:(1)mov eax,100add ax,200;EAX=_;EAX=_100300_,C F=_
21、0_(3)mov eax,100;EAX=_100add al,200;EAX=_44CF=1(4)mov al,7fh;AL=_7FHsub al,8;AL=_77HCF=_0_,SF=0sub al,80h;AL=_F7HCF=_ 1 _,OF=_ 1 _sbb al,3;AL=_F3HCF=0 ZF=0mov esiJOOU 100b;ESI=9c Hand esi,80h;E SI=_80or esi,7fh;E SI=_FF_Hxor esi,Ofeh;ESI一01_H(2)mov eax,1010b;EAX=.1010_ Bshr eax,2;EAX=.0010_ B,CF=1sh
22、l eax,l;EAX=.0100_ B,CF=0_and eax,3;EAX=.0000_ B,CF=0(3)mov eax,101 lb;EAX=_1011_ Brol eax,2;EAX=.101100_ _ B,C F=_0_rcr eaxj;EAX=.10110_ B,CF=0_or eax,3;EAX=.10111_ B,CF=0(4)xor eax,eax;EAX=.0CF=0,OF=.;ZF=,1SF=0_,PF=_3.30说明如下程序执行后的显示结果:;数据段msg byte WELLDONE,0;代码段mov ecx,(lengthof msg)-lmov ebx,offs
23、et msgagain:mov aljebxadd al,20hmov ebx,aladd ebx,lloop againmov eax,offset msgcall dispmsg如果将其中语句“mov ebx,offset msg”改 为“xor ebx,ebx”,则利用EBX间接寻址的两个语句如何修改成EBX寄存器相对寻址,就可以实现同样功能?答:显示结果:welldoneEBX寄存器相对寻址:mov al,msgebxmov msgebx,al第四章4.1简单题(1)是什么特点决定了目标地址的相对寻址方式应用最多?答:当同个程序被操作系统安排到不同的存储区域执行时,指令间的位移没有改变
24、,目标地址采用相对寻址可方便操作系统的灵活调度。(2)什么是奇偶校验?答:数据通信时,数据的某一位用做传输数据的奇偶校验位,数据中包括校验位在内的“1”的个数恒为奇数,就是奇校验;恒为偶数,就是偶校验。(3)为什么判断无符号数大小和有符号大小的条件转移指令不同?答:无符号数和有符号数的操作影响两组不同的标志状态位,故判断两个无符号数和有符号数的大小关系要利用不同的标志位组合,所以有对应的两组指令。(4)双分支结构中两个分支体之间的JM P指令有什么作用?答:双分支结构中两个分支体之间的JM P指令,用于实现结束前一个分支回到共同的出口作用。(7)参 数传递的“传值”和“传址”有什么区别?答:“
25、传值”是传递参数的一个拷贝,被调用程序改变这个参数不影响调用程序;“传址”时,被调用程序可能修改通过地址引用的变量内容。4.2判断题(2)JM P指令对应高级语言的GOTO语句,所以不能使用。错。原因:(3)因为条件转移指令Jcc要利用标志作为条件,所以也影响标志。错。原因:(4)JA和JG指令的条件都是“大于”,所以是同一个指令的两个助记符。错。原因:(6)介 绍LOOP指令时,常说它相当于DECECX和JNZ两条指令。但考虑对状态标志的影响,它们有差别。LOOP指令不影响标志,而DEC指令却会影响除C F之外的其他状态机;志。对。(8)子程序需要保护寄存器,包括保护传递入口参数和出口参数的
26、通用寄存器。错。原因:4.3填空题(2)假设在平展存储模型下,EBX=1256H,双字变量TABLE的偏移地址是20A1H,线性地址32F7H处存放3280H,掬亍指令“JMP EBX”后EIP=I256H,执行指令“JMPTABLEEBXr,后 EIP=3280H。(3)“CMP EAX,3721H”指令之后是JZ指令,发生转移的条件是EAX=3721H,此时ZF=1。(5)循环结构程序一般有三个部分组成,它 们 是 循 环 初 始,循环体和循环控制部分。(7)过程定义开始是“TEST PROC”语句,则过程定义结束的语句是TESTENDP。宏定义开始是“DISP MACRO”语句,则宏定义
27、结束的语句是E N D M。(9)MASM汇编语言中,声明一个共用的变量应使用PUBLIC伪指令;而使用外部变量要使 用EXTERN伪指令声明。问答题:执行如下程序片断后,CMP指令分别使得5个状态标志CF、ZF、SF、O F和PF为0还是为1?它会使得哪些条件转移指令指令Jcc的条件成立、发生转移?mo v e a x,2 0 hc mp e a x,8 0 h(解答)CF=1 ZF=0 SF=1 OF=0 PF=1可以使得条件成立、发生转移的指令有:JC JS JP JNZ JNO(习题4.8)在采用奇偶校验传输数据的接收端应该验证数据传输的正确性。例如,如果采用偶校验,那么在接收到的数据
28、中,其包含“1”的个数应该为0或偶数个,否则说明出现传输错误。现在,在接收端编写一个这样的程序,如果偶校验不正确显示错误信息,传输正确则继续。假设传送字节数据、最高位作为校验位,接收到的数据已经保存在Rdata变量中。(解答);数据段R d a t a b y t e 5 7 he r r o r b y t e *E r r o r !,0;代码段m o v al,R dat aan d al,O ffhj p do n em o v eax,o ffs et er r o rcal 1 di s p m s gdo n e:;保存接收的数据;标志P F反映“1”的个数;个数为偶数,正确继续
29、;个数为奇数,显示出错(习题4.1 1)编写一个程序,先提示输入数字“Input Number:09”,然后在下一行显示输入的数字,结束;如果不是键入了 09数字,就提示错误Error!”,继续等待输入数字。(解答);数据段i n m s g byt e*I n p u t n u m ber(0 9):,0er m s g byt e O dh,O ah,*Er r o r!I n p u t agai n:,0;代码段m o v eax,o ffs et i n m s g;提示输入数字call di s p m s gagai n:call r eadc;等待按键cm p al,O ;数
30、字 0?j b er di s pcm p al,*9)j a er di s pcall di s p cr lfcall di s p cj m p do n eer di s p:m o v eax,o ffs et er m s gcall di s p m s gj m p agai ndo n e:;数 字 9?(习题4.12)有一个首地址为ARRAY的 20个双字的数组,说明下列程序段的功能。m o v ecx,2 0m o vm o vs u m lp:addaddeax,0es i,eaxeax,ar r ay es i es i,4lo o p s u m lpm o v
31、t o t al,eax1解答)求这20个双字的和,保存在TOTAL变量,不关进心进位和溢出。【习题4.13)编程中经常要记录某个字符出现的次数。现编程记录某个字符串中空格出现的次数,结果保存在SPACE单元。解答)s t r i n gs p ace;数据段byt e,D o yo u h av e fu n w i t h A s s em bly?,0 ;以 0 结尾的字符串dw o r d?;代码段m o v es i,o ffs etx o ragai n:m o vcm pebx,ebxal,es i al,0s t r i n g;EB X用丁记录空格数j z do n en e
32、x t:do n e:cm pj n ei n ci n cal,2 0 hn ex tbxes ij m p agai nm o v s p ace,ebx;空格的A S C I I码是2 0 H;不相等、不是空格,转移;相等、是空格,空格个数加1;继续循环;保存结果(习题4.22)编写一个子程序,(解答)它以二进制形式显示EAX中 32位数据,并设计一个主程序验证。;代码段,主程序m o v eax,8 F 9 8 F F 0 0 Hcall di s p bd;代码段,子程序di s p bd p r o cp u s h ecxp u s h edxm o v ecx,3 2dbd:r
33、 o l eax,1p u s h eaxan d al,O lhadd al,3 0 hcal 1 di s p cp o p eaxlo o p dbdp o p edxp o p ecxr etdi s p bd en dp 习题4.25);调用子程序;3 2位二进制数的输出;要输出的字符个数;A L循环左移一位;取A L最低位;转化成相应的A S C L L码值;以二进制的形式显示编写一个计算字节校验和的子程序。所 谓“校验和”是指不记进位的累加,常用于检查信息的正确性。主程序提供入口参数,有数据个数和数据缓冲区的首地址。子程序回送求和结果这个出口参数。(解答);计算字节校验和的通用过
34、程;入口参数:D S:EB X =数组的段地址:偏移地址,*=元素个数;出口参数:A L=校验和;说明:除EA X/EB X/EC X夕 卜,不影响其他寄存器ch ecks u m p r o cx o r al,als u m:add al,ebx i n c ebxlo o p s u m;累加器清0;求和;指向下一个字节ch ecks u m en dp 习题4.29)利用十六进制字节显示子程序D1SPHB设计一个从低地址到高地址逐个字节显示某个主存区域内容的子程序DISPMEM。其入口参数:人*=主存偏移地址,ECX=字节个数(主存区域的长度)。同时编写一个主程序进行验证。(解答);e
35、x 0 4 2 9.as m i n W i n do w s C o n s o lev ari n clu de i o 3 2.i n c.dat abyt e T h i s i s a t e s t!s t a r t:.c o d e;主程序m o v e a x,o f f s e t v a rm o v e c x,s i z e o f v a rc a ll d i s p m e me x i t 0;子程序d i s p m e m p r o cp u s h e b xm o v e b x,e a xd i s p m l:m o v a l,e b x c
36、a ll d i s p h bm o v a l,*c a ll d i s p ci n c e b xlo o p d i s p m lp o p e b xr e td i s p m e m e n d pe n d s t a r t第五章5.1简答题(1)为什么称处理器的数据总线是双向的?答:数据总线承担着处理器与存储器、外设之间的数据交换,既可以输入也可以输出,故其是双向的。(3)具有三态能力的引脚输出高阻意味着什么?答:具有三态能力的引脚当输出呈现高阻状态时,相当于连接了 个阻抗很高的外部器件,信号无法正常输出:即放弃对该引脚的控制,与其他部件断开连接。(4)总线周期中的等
37、待状态是个什么工作状态?答:处理器的运行速度远远快于存储器和I/O 端口。处理器检测到存储器或I/O 端口不能按基本的总线周期进行数据交换时,插入一个等待状态T w。等待状态实际上是一个保持总线信号状态不变的时钟周期。(5)猝发传送是一种什么传送?答:猝发传送是处理器只提供首地址、但可以从后续连续的存储单元中读写多个数据。(7)异步时序为什么可以没有总线时钟信号?答:异步时序是由总线握手(H a n d s h a k e)联络(应答)信号控制,不是山总线时钟控制。故总线时钟信号可有可无。5.2判断题(2)处理器读取存储器操作数时和读取代码时,都发生存储器读的总线操作。对、(3)8086准备好
38、READY引脚输出给存储器或外设有效信号,表明处理器准备好交换数据了。错。原因:(4)8086总线周期的T I状态发出地址,属于总线操作的寻址阶段。对。(6)PCI总线和USB接口都支持热插拔。错。原因:(7)ISA总线仅支持8 位 和 16位数据传输,PCI总线还支持32位和64位数据传输。对。5.3填空题(2)8086有 3 个最基本的读写控制信号,它们是M/历,读 画 和 写WR。(3)8086预取指令时,在其引脚上将产生 存储器读 总线操作:执行指令MOV AX,BX”时,在其引脚上 将 产 生 存 储 器 读 总线操作:执行指令MOV BX,AX”时,在其 引 脚 上 将 产 生 存
39、储器写总线操作。(4)8086无等待的总线周期由 工个T 状态组成,Pentium无等待的总线周期由 2 个T 状态组成。如果处理器的时钟频率为100M Hz,则每个T 状 态 的 持续时间为10ns。(5)8086处理器进行I/O 读操作时,其引脚M/I 5 为低,引 脚的为 低 有 效;ISA总线 的 _ 巫 _ 引 脚 低 有 效 说 明 进 行 I/O 读操作。PC I总线用C/BE13:01#引脚编码为0010表 示 I/O读总线周期。(1 0)用于要求处理器插入等待状态的信号在8086上是引脚READY,在 Pentium上是 丽 一 引 脚,对 应 ISA总 线 是 I/O CH
40、 RDY 信号。问答题:5.4 处理器有哪4 种最基本的总线操作(周期)?答:存储器读、存储器写,I/O读、I/O 写。5.5 8086处理器的输入控制信号有RESET,HOLD,NMI和 IN T R,其含义各是什么?当它们有效时,8086 CPU将出现何种反应?答:RESET:复位输入信号,高电平有效。该引脚有效时.,将迫使处理器回到其初始状态;转为无效时,CPU重新开始工作。HOLD:总线请求,是一个高电平有效的输入信号。该引脚有效时,表示其他总线主控设备向处理器申请使用原来由处理器控制的总线。NMI:不可屏蔽中断请求,是一个利用上升沿有效的输入信号。该引脚信号有效时,表示外界向CPU申
41、请不可屏蔽中断。INTR:可屏蔽中断请求,是个高电平有效的输入信号。该引脚信号有效时,表示中断请求设备向处理器申请可屏蔽中断。5.6 区别概念:指令周期、总线周期(机器周期)、时钟周期、T 状态。指令周期:一条指令从取指、译码到最终执行完成的过程。总线周期(机器周期):有数据交换的总线操作。时钟周期:处理器的基本工作节拍,由时钟信号产生,一个高电平和一个低电平为一个周期。T 状态:完成特定操作的一个时钟周期。由于时间上一个T 状态等于一个时钟周期,所以常常将两者混为一谈。5.8请解释8086(最小组态)以下引脚信号的含义:CLK,A19/S6-A16/S3,AD15-AD0,ALE,M/I O
42、,也 和 标。默画它们在具有个等待状态的存储器读总线周期中的波形示后、O答:CLK:时钟输入。时钟信号是一个频率稳定的数字信号,其频率就是处理器的工作频率,工作频率的倒数就是时钟周期的时间长度。A19/S6-A16/S3:地址/状态分时复用引脚,是一组4 个具有三态能力的输出信号。这些引脚在访问存储器的第一个时钟周期输出高4 位地址A19 A 16,在访问外设的第一个时钟周期输出低电平无效;其他时间输出状态信号S6 S3。AD15 ADO:地址/数据分时复用引脚,共 16个引脚,用作地址总线时是单向输出信号;用作数据总线时是双向信号,具有三态输出能力。ALE:地址锁存允许,是一个三态、输出、高
43、电平有效的信号。有效时,表示复用引脚(AD15 ADO和 A19/S6-A16/S3)上正在传送地址信号。M/m:访问存储器或者I/O,是个三态输出信号,该引脚高电平时,表示处理器将访问存储器,此时地址总线A19 A0提供20位的存储器物理地址。该引脚低电平时,表示处理器将访问I/O端口,此时地址总线A I5-A 0 提 供 16位 的 I/O地址。RD:读控制,也是一个三态、输出低电平有效信号。有效时,表示处理器正在从存储单元或I/O端口读取数据。图6-1具有一个Tw的存储器读总线周期时序W R:写控制,是一个三态、输出低电平有效信号。有效时,表示处理器正将数据写到存储单元或I/O端口。5.
44、10 什么是同步时序、半同步时序和异步时序?答:同步时序:总线操作的各个过程山共用的总线时钟信号控制。半同步时序:总线操作仍由共用的总线时钟信号控制,但慢速模块可以通过等待信号让快速模块等待。异步时序:总线操作需要握手(Handshake)联络(应答)信号控制,总线时钟信号可有可无。5.11 EISA总线的时钟频率是8MHz,每 2 个时钟可以传送一个32位数据,计算其总线带宽。答:(32X8);(2X 8)=16MBps第六章6.1简答题(1)存储系统为什么不能采用一种存储器件构成?答:因为各种存储器件在容量、速度和价格方面存在矛盾。速度快,则单位价格高;容量大,单位价格低,但存取速度慢,不
45、能满足不同需求。故存储系统不能采用一种存储器件。(2)为什么是高速命中和高速缺失(未命中)?答:Cache中复制着主存的部分内容。当处理器试图读取主存的某个字时,Cache控制器首先检查Cache中是否已包含有这个字。若有,则处理器直接读取C ache,这种情况称为高速命中;若无,则称为高速缺失。(6)存储器的存取时间和存取周期有什么区别?答:存取时间是指从读/写命令发出,到数据传输操作完成所经历的时间;存取周期表示两次存储器访问所允许的最小时间间隔。存取周期大于等于存取时间。(7)虚拟存储器是什么存取器?答:虚拟存储器是由操作系统利用辅助存储器、以磁盘文件形式建立的、在主存储器与辅助存储器之
46、间的一个存储器。(8)DRAM芯片为什么既有行地址也有列地址?答:DRAM芯片容量大、芯片小,高集成度,引脚数量少。故 DRAM芯片将地址引脚分时复用,即用一组地址引脚传送两批地址。第一批地址称行地址,第二批地址称列地址。6.2 判断题(1)存储系统的高速缓存需要操作系统的配合才能提高主存访问速度。答:错。不需要操作系统的配合。(2)指令访问的操作数可能是8、16或 32位,但主存和Cache间却以数据块为单位传输。答:对。(5)微机大容量主存一般采用DRAM芯片组成。答:对。(6)部分译码可以简化译码电路,不会减少可用的存储空间。答:错o(8)存储系统的刷新地址提供所有DRAM芯片。答:对。
47、6.3 填空题(3)在半导体存储器中,RAM是指 随机存取存储器,它可读可写,但断电后信息一般会 丢 失;而 ROM指 的 是 只读存储器,正常工作时只能从迎 信 息,但断电后信息不会丢失 o(4)存储结构为8KX 8 位的EPROM芯片2764,共有 8_ 个数据弓I脚、13个地址引脚。用它组成64KB的 ROM存储区共需 8 片芯片。(5)对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有2 个存储器地址。(6)半 导 体(UV-)EPROM 芯片顶部开有一个圆形石英窗口。U 盘、M P3播放器、数码相机、多媒体手机等设备一般采用半导体Flash
48、 M em ory芯片构成存储器。(7)在 8088处理器系统中,假设地址总线A19-A15输出01011时译码电路产生一个有效的片选信号。这个片选信号将占有主存从58000H到5FFFFH的物理地址范围,共有32KB容量。问答题:6.5 简述存储系统的层次结构及各层存储部件的特点。答:为解决容量、速度和价格的矛盾,存储系统采用金字塔型层次结构,单位价格和速度自上而下逐层减少,容量自上而下逐层增加。存储系统的各层存储部件自上而下依次是:C P U 寄存器、高速缓存、主存存储器(RAM/ROM),辅助存储器如磁盘、光盘等。CPU寄存器、高速缓存器集成在CPU芯片上,对用户来说,是透明的,它们用于
49、暂存主存和处理器交互的数据,以减少频繁读取主存而影响处理器速度;主存储器则可和处理器直接交换数据,而辅助存储器必须经过主存存储器,才可与处理器进行数据交换。6.6 在半导体存储器件中,什么是SRAM、DRAM和 NVRAM?答:SRAM 是静态读写存储器芯片,它以触发器为基本存储单元,以其两种稳定状态表示逻辑0 和逻辑loDRAM是动态读写存储器芯片,它以单个MOS管为基本存储单元,以极间电容充放电表示两种逻辑状态,需要不断刷新保持信息正确oNVRAM多指带有后备电池的SRAM芯片,这种芯片采用CMOS制造工艺设计以减少用电。6.8 DRAM为什么要刷新,存储系统如何进行刷新?答:DRAM以单
50、个MOS管为基本存储单元,以极间电容充放电表示两种逻辑状态。由于极间电容的容量很小,充电电荷自然泄漏会很快导致信息丢失,所以要不断对它进行刷新操作、即读取原内容、放大再写入。存储系统的刷新控制电路提供刷新行地址,将存储DRAM芯片中的某一行选中刷新。实际上,刷新控制电路是将刷新行地址同时送达存储系统中所有DRAM芯片,所有DRAM芯片都在同时进行一行的刷新操作。刷新控制电路设置每次行地址增量,并在一定时间间隔内启动一次刷新操作,就能够保证所有DRAM芯片的所有存储单元得到及时刷新。6.9 什么是掩摸 ROM、OTP-ROM.EPROM、EEPROM 和 Flash ROM?答:掩膜ROM:通过