计算机组成原理习题.pdf

上传人:文*** 文档编号:88921848 上传时间:2023-05-04 格式:PDF 页数:38 大小:4.21MB
返回 下载 相关 举报
计算机组成原理习题.pdf_第1页
第1页 / 共38页
计算机组成原理习题.pdf_第2页
第2页 / 共38页
点击查看更多>>
资源描述

《计算机组成原理习题.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理习题.pdf(38页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、计算机组成原理习题选 择 题(每 题1分,20个选择)第一章冯诺伊曼机工作方式的基本特点是_。A多指令流单数据流B按地址访问并顺序执行指令C堆 栈 操 作D存储器按内容选择地址计算机各组成部件相互连接方式,从早期的以为中心,发展到现在的以为中心。A控 制 器B运 算 器C存 储 器D C PU完整的计算机系统应包括A运算器、控制器和存储器B外部设备和主机C主机和实用程序D软硬件系统至今为止,计 算 机 中 的 所 有 信 息 仍 以 二 进 制 方 式 表 示 的 理 由 是。A.节约元件;B运算速度快;C物理器件的性能决定;D信息处理方便;计算机技术虽经半个多世纪的改进有很大的进步,但至今仍

2、遵循的基本原理是()提出。A.冯 诺 依 曼B.牛 顿C.爱迪生D.爱因斯坦计算机技术虽经半个多世纪的改进有很大的进步,但至今仍遵循的基本原理是()提出。A.爱因斯坦B.牛 顿C.爱迪生D.冯诺依曼计算机系统的可靠性通常用()来衡量。A.系统的可维护性B.平均故障时间C.平均无故障时间D.平均修复时间计算机系统的可靠性通常用()来衡量。A.系统的可维护性B.平均故障时间C.平均无故障时间D.平均修复时间计算机系统的可维护性通常用()来衡量。A.系统的可维护性B.平均故障时间C.平均无故障时间D.平均修复时间计算机硬件能够直接执行的只有:A.符号语言B.机 器 语 言 C.汇 编 语 言 D.高

3、级语言第二章在机器数 中,零的表示形式是唯一的。A.原 码 B.反 码 C.都 不 是 D.补码在机器数 中,零的表示形式是唯一的。1A.原 码 B.补 码 C.都 不 是 D.反码在机器数据()中,零的表示形式是唯一的。A、原 码 B、补 码 C补码和移码D、原码和反码在二进制整数一中零的表示形式是唯一的.A原 码 B反 码 C补 码 D都不对定 点 1 6 位字长的字,采 用 2的补码形式表示时,-个字所能表示的整数范围是_A.-2 1 5 +(2 1 5 -1)B.-(2 1 5 -1)+(2 1 5 -1)C.-(2 1 5 +1)+2 1 5 D.-2 1 5 +2 1 58位定点字

4、长的字,采 用 2的补码表示时,-个字所能表示的整数范围是A .-1 2 8 +1 2 7 B.-1 2 7 +1 2 7 C.-1 2 9 +1 2 8 D.-1 2 8 +1 2 88位定点整数,采用补码表示时,所表示的范围是()。A、-1 2 8-1-1 2 7 B、T 2 7+1 2 7 C、-1 2 8-+1 2 8 D、-2 5 5+2 5 5某机字长3 2 位,其 中 1 位符号位,3 1 位表示尾数。若用定点小数表示,则最大正小数为。-3 2-3 1-3 2-3 1 A +(1 -2)B +(1 -2)C 2 D 2设无符号二进制整数X 有 n 位,各位上的数字均为“1,则 X

5、=n Inn 1 A.2 1 B.2 1 C.2D.2 n在八位二进制整数的条件下,的表示范围最大。A原 码 B补 码 C反 码 D B C D 码某机字长3 2 位,其 中 1 位符号位,3 1 位表示尾数。若用定点小数表示,则最大正小数为。-3 2-3 1-3 2-3 1 A +(1 -2)B +(1 -2)C 2 D 2定 点 1 6 位字长的字,采 用 2的补码形式表示时,一个字所能表示的整数范围是_ _ _ _ _ _ 0A -2 1 5 +(2 1 5 -1)B -(2 1 5 -1)+(2 1 5 -1)C -(2 1 5 +1)、+2 1 5 D -2 1 5 +2 1 5设无

6、符号二进制整数X有 n 位,各位上的数字均为“1,则乂=A.2 n 1 1 B.2 n 1 C.2 n 1 D.2 n某数在计算机中用A S C H 码表示为0 0 1 1 1 0 0 0,其真值为:A.3 8 B.3 8 H C.8 D.0 0 1 1 1 0 0 0 B某数在计算机中用8 4 2 1 B C D 表示为0 1 1 1 1 0 0 0 1 0 0 1,其真值为:A.7 8 9 B.7 8 9 1 1 C.1 9 2 9 D.1 1 1 1 0 0 0 1 0 0 1 B2若一个为R进制的数,使它的小数点向左移一位,那么它的数值是A.缩 小 R倍 B.缩 小 2 倍 C扩 大

7、R倍.D.扩 大 2 倍若一个为R进制的数,使它的尾数向左移一位,那么它的数值是A.缩 小 R倍 B.缩 小 2 倍 C扩 大 R倍.D.扩 大 2 倍设寄存器中的数据为BCH,经 过()一位操作后,就变成DEH。A.算 数 左 移 B.算 数 右 移 C.逻 辑 左 移 D.逻辑右移移位操作中,移出位的代码存入状态寄存器中的A.零标志位B.溢出标志位C.进位标志位D.负标志位擦早期的硬件乘法器设计中,为了节省器件,通常采用“移位和加法相结合”的方式,具体 算 法 是()。A、串行右移,串 行 加 法 B、串行左移,并 行 加 法 C、串行右移,并行加法D、串行左移,串行加法8 位定点原码整数

8、10100011B的真值为()。A.+010001 IB B.-010001 IB C.+10U101B D.-1011101B某数在计算机中用8421BCD码表示为0011 1001 100 0,其 真 值 为()。A.398 B.398H C.1630Q D.1110011000B在二进制运算器中,减法运算一般通过 来实现。A 原码运算的二进制减法器B 补码运算的二进制减法器C 原码运算的十进制加法器D补码运算的二进制加法器下列逻辑部件中,()不包括在运算器内。A.累 加 器 B.状态条件寄存器C.指令寄存器D.ALU运算器的核心部分是:A.通用寄存器B.多路开关C.算术逻辑运算单元D.数

9、据总线运算器的核心部分是:A.算术逻辑运算单元B.多路开关C.通用寄存器D.数据总线一 个 16X16点阵的汉字,在内存中要占用一个字节的存储空间。A 2 B 16 C 32 D 723一个24X24点阵的汉字,在内存中要占用 个字节的存储空间。A 2 B 16 C 32 D 72在进行定点有符号数加法时,在 任 何 情 况 下 都 不 会 发 生 溢 出 的 情 况 是:在进行定点有符号数加法时,发 生 溢 出 和 发 生 进 位 的 关 系 是:A.有溢出必有进位B.有溢出必无进位C.发生溢出和发生进位没有必然的联系在定点运算中,产生溢出的原因是:A.运算过程中产生了进位B.参加运算的机器

10、数超出了机器的表示范围C.运算的结果的操作数超出了机器的表示范围D.由于寄存器的位数太少,舍弃了最低有效位.两补码数相加采用1 位符号位;当()时,表示结果溢出。A符号位有进位B符号位进位和最高数位进位异或结果为0C符号位为1 D符号位进位和最高数位进位异或结果为1已知字符“0”的 ASCII码 为 30H,字 符 9 的 ASCH码前加上一个奇校验位后的数据信 息 为()A.B9H B.39H C.89H D.09H假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是_ _ _ _ _ _ oA 11001011 B 11010110 C 11000001 D 1100100

11、1假定下列字符码中有奇偶校验位,且没有数据错误,采用偶校验的字符码是_ _ _ _ _ _。A.11001011 B.11010110 C.11000001 D.11001001假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校校验的字符码是 oA 11001111 B 11010110 C 11000101 D 11001001算 术/逻辑运算单元74181ALU可完成 oA.16种算术运算功能和16种逻辑运算功能B.16种逻辑运算功能C.16种算术运算功能D.4 位乘法运算和除法运算功能算 术/逻辑运算单元74181ALU可完成。A.16种算术运算功能B.16种逻辑运算功能C.16种算

12、术运算功能和16种逻辑运算功能D .4 位乘法运算和除法运算功能算 术/逻辑运算单元74181ALU可完成。A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4 位乘法运算和除法运算功能4算术/逻辑运算单元74181ALU可 完 成()。A、16种算术运算功能B、16种逻辑运算功能C、16种算术运算功能和16种逻辑运算 功 能 D、4 位乘法运算和除法运算功能74181ALU是 一 个()位的算术/逻辑运算芯片。A、4 B、8 C、16 D、3274181ALU可以实现_种算、逻运算操作A 16 B 32 C 8 D 4算 术/逻辑运算单元74181AL

13、U可完成。A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4 位乘法运算和除法运算功能浮点数运算时,结 果 的 一 部分发生溢;II,表示浮点数发生了溢出。A 尾 数 B 阶 码 C 阶码与尾数D 浮点数运算不可能发生溢出浮点数运算时,结果的一部分发生溢出,表示浮点数发生了溢出.A 阶 码 B 尾 数 C 浮点数运算不可能发生溢出D 阶码与尾数若浮点数格式中的基值(阶码的底)已定,且尾数采用规格化表示法,则浮点数的表示精度取决于()部分的位数。A、阶 码 B、尾 数 C、阶码与尾数D、以上答案均不对若浮点数格式中的基值(阶码的底)已定,且尾数采用规格化

14、表示法,则浮点数的表示范围取决于()部分的位数。A、阶 码 B、尾 数 C、阶码与尾数D、以上答案均不对浮点数运算过程中,如 果()发生了溢出,则视为浮点数发生溢出。A、阶 码 B、尾 数 C、阶码与尾数D、浮点数运算不会产生溢出浮点数的运算精度取决于A.尾数的位数B.阶码的位数C.尾 数 D.阶码浮点数的大小取决于A.尾数的位数B.阶码的位数C.尾 数 D.阶码浮点数的大小取决于A.尾数的位数B.阶码的位数C.尾 数 D.阶码第三章主存储器主要用来:A.存放数据和程序B.存放程序C.存 放 数 据 D.存放微程序5主存储器主要用来:A.存 放 数 据 B.存 放 程 序 C.存放数据和程序D

15、.存放微程序1 K字节的连续存储空间,起始地址是:4 0 0 0 1 1,则末地址是一。A.4 0 F F H B.4 7 F F HC.4 3 F F H D.4 4 00H2 K字节的连续存储空间,起始地址是:8 000H,则末地址是一。A.8 0F F H B.8 7 F F H C.8 3 F F H D.8 8 00H8 K 字节的连续存储空间,起始地址为2 000H,其末地址为。A 2 3 F F H B 2 7 F F H C 2 F F F H D 3 7 F F H某存储空间起始地址为1 000H,终止地址为1 3 F F H,那么它共占一字节的存储空间.A IK B 2 K

16、 C 3 K D 4 K某机器字长3 2 位,存储器1 M X 8 位,若 按 字 编 址,它 的 寻 址 范 围 是:A IM B 51 2 K C 2 56K D 1 2 8 K评价存储器的主要性能指标之一是T A,而 T A 的意义是A.存储器的存储容量B.存储器的存取时间C.存储器的读写周期D.存储器的存储周期计算机的存储体系是指A.R A M 和 S A M B.C a c h e 和 R O M C.C a c h e、主存储器和外存储器D.寄存器和主存储器需要有刷新周期的存储器称为A光 存 储 器 B,高速缓冲存储器C.静态存储器D.动态存储器微程序存储于A.R A M B.硬

17、盘 C.控制存储器D.高速缓冲存储器某一 RAM芯片,其容量是5 12X8位,除电源端和接地端外,该芯片引出线的最小数目应 为()。A、22 B、21 C、20 D、19动 态 RAM和静态RAM相比,其主要优点是()A 速 度 快 B 数据下易丢失C 存储密度高D 控制简单存储周期是指。A 存储器的读出时间B.存储器的写人时间C、存储器进行连续写操作所允许的最短时间间隔6D 存储器进行连续读或写操作所允许的最短时间间隔存 储 单 元 是 指。A 存放一个二进制信息位的存贮元B 存放个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;在 ROM存储器中必须

18、有()电路。A.数 据 写 入 B.再 生 C.地 址 译 码 D.刷新计算机系统中的存贮器系统是指 oA RAM存 贮 器 B ROM存 贮 器 C 主存贮器D 主存贮器和外存贮器在多级存储体系中,cache主存”结构的作用是解决()的问题。A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配微机中,通常内存数据的存取是按照进行寻址的。A 地址指定方式B 堆栈存取方式C 内容指定方式D 计数器方式电 子 盘(U 盘)采用的存储材料是OA ELASH ROM B DRAM C ROM D PROM半导体SRAM是靠.存储信息。A 触 发 器 B 电 荷

19、C 磁 性 材 料 D 以上答案均不对计 算 机 系 统 中 的 存 贮 器 系 统 是 指。A RAM存 贮 器 B ROM存 贮 器 C 主存贮器D 主存贮器和外存贮器评价存储器的主要性能指标之一是T M,而 T M 的意义是A.存储器的存储容量B.存储器的存取时间C.存储器的读写时间D.存储器的存储周期作为评价存储器的主要性能指标之一,性能/价格比是A.衡量存储器的综合性指标B.每个存储单元有多少位C.存取周期除以价格D.存储容量除以价格计 算 机 中 的 存 储 单 元 是 指。A 存放个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个

20、字节的所有存贮元集合;半导体DRAM是靠 存储信息.A 触 发 器 B 电 荷 C 磁 性 材 料 D 以上答案均不对某机器字长32位,存储器4MX8位,若按字编址,它 的 寻 址 范 围 是。A.IM B.512K C.2M D.4M7EPROM的意义是A.只读存储器B.可橡可编程的随机存取存储器C.可橡可编程的只读存储器D.电子可编程的只读存储器EEPROM的含义是A.只读存储器B.可橡可编程的随机存取存储器C.可榛可编程的只读存储器D.电可橡可编程的只读存储器主存贮器和C P U 之间增加c a c h e 的目的是。A解决C P U 和主存之间的速度匹配问题B扩大主存贮器容量C扩大C

21、P U 中通用寄存器的数量D既扩大主存贮器容量,又扩大C P U 中通用寄存器的数量在 C P U 与主存之间增加C a c h e 目的是()。A、解决C P U 和主存之间速度不匹配的矛盾B、解决C P U 与外设之间速度不匹配的矛盾C、解决C P U 和辅存之间速度不匹配的矛盾D、增加存储容量主存储器和C P U 之间增加C A C H E 的目的是:A.既扩大主存储器的容量又扩大扩大通用寄存器的数量B.扩大主存储器的容量C.扩 大 C P U 中通用寄存器的数量解决主存储器和C P U 之间的速度匹配问题主存储器和C P U 之间增加C A C H E 的目的是:A.解决主存储器和C

22、P U 之间的速度匹配问题B.扩大主存储器的容量C.扩 大 C P U 中通用寄存器的数量D既扩大主存储器的容量又扩大扩大通用寄存器的数量高速缓冲存储器的存储管理主要由()来实现。A、软 件 B、硬 件 C、软件与硬件结合D、软件、硬件与人工三者相结合完成高速缓冲存储器从存储原理上看属于_ 一 oA R O M B R A M C硬 盘 D以上都不是高速缓存中的页表存储及变换等采用了一工作原理。A地址指定方式B堆栈存取方式C相联存储方式D计数器方式高速缓冲存储器从存储原理上看属于A R O M B R A M C硬 盘 D 以上都不是虚拟存储器的存储管理主要由()来实现。A、软 件 B、硬 件

23、 C、软件与硬件结合D、软件、硬件与人工三者相结合完成虚拟存储器中,地址映象及页面变换等一系列操作是由完成的.A C P U B操 作 系 统 C专用硬件电路D B+C8虚拟存储器中,地址映象及页面变换等一系列操作是由完成的。A C P U B操 作 系 统 C专用硬件电路D B+C采用虚拟存储器的目的是()。A、提高主存储器的存取速度B、扩大主存空间,并能进行自动管理和调度C、提高外存的存取速度D、扩大外存的存储空间相联存储器是按()进行寻址的存储器。A、地址指定方式B、堆栈存储方式C、内容指 定 方 式 D、队列存储方式联存贮器是按 进行寻址的存贮器。A地 址 方 式 B堆栈方式C 内容指

24、定方式D地址方式与堆栈方式相联存储器是按()进行寻址的存储器。A地址指定方式B 堆栈存储方式C.内容指定方式D 地址指定与堆栈存储方式相结合相联存贮器是按 进行寻址的存贮器。A地 址 方 式 B堆栈方式C 内容指定方式D地址方式与堆栈方式第四章堆栈寻址方式中设A为累加器,S P 为堆栈指示器,M S P 为 S P 指示的栈顶单元。如果进栈操作的动作是:(A)M S P,(S P)-1 S P,那么出栈操作的动作应为(M S P)A,(S P)+1 S P B.(S P)+1 S P ,(M S P)AC.(S P)-1 S P ,(M S P)A D.(M S P)A,(S P)-1 S P

25、堆栈寻址方式中,设 A为累加器;S P 为堆栈指示器,M s p 为 s p 指向的栈顶单元,如果入栈操作的动作是:(A)-M s p,(s p)-1 -s p,那么出栈操作的动作应为.。A、(M s p)-A,(s p)+l-s p B、(s p)+l-*s p;(M s p)-AC、(s p)T f s p,(M s p)f A D、(M s p)-A,(s p)-l-*s p立即数寻址方式中,操作数处在_。A.通用寄存器B.程序计数器C.程 序 指 令 D.堆栈立即数寻址方式中,操作数处在_。A.通用寄存器B.程序计数器C.程 序 指 令 D.堆栈寄存器间接寻址方式中,操 作 数 处 在

26、。A.通用寄存器B.主存单元C.程序计数器D.标志寄存器在下列寻址方式中,执行时间最长的是A.直 接 寻 址 B.寄存器寻址C.间接寻址D.立即寻址如果指令中的地址码是操作数地址的地址,那么这种寻址方式称为9A.立 即 地 址 B.直接寻址C.间接寻址D.变址寻址指令系统中采用不同的寻址方式的目的主要是()。A、实现存储程序和程序控制B、缩短指令长度,扩大寻址空间,提高编程灵活性C、可以直接访问外存D、提供扩展操作码的可能并降低指令译码的难度。直接寻址方式中,操作数处在()。A、通 用 寄 存 器 B、主 存 单 元 C、指 令 中 D、堆栈某指令字长1 6 位,地址码占6位,假设系统只有单地

27、址与双地址两类指令,其中双地址指令有1 4 条,如果采用扩展操作码进行编码,那么它可最多拥有的单地址指令有()条。A、1 2 8 B、6 4 C、2 2 D、1 6在下列寻址方式中,执行时间最短的是A.直接寻址B.寄存器寻址C.间接寻址D.立即寻址如果指令中的地址码是操作数的地址,那么这种寻址方式称为A.立即地址B.直 接 寻 址 C.间接寻址D.变址寻址指令寻址的基本方式有顺序寻址和跳跃寻址两种,对于顺序寻址方式,其指令地址由()给出。A、指 令 操 作 数 B、程 序 计 数 器 C、指 令 寄 存 器 D、指令操作码采用变址寻址可以扩大寻址范国,且。A.变址寄存器的内容由用户确定在程序执

28、行过程中不能改变B.变址寄存器的内容由操作系统确定,在程序执行过程申不能改变C.变址寄存器的内容由用户确定,在程序执行过程中可以改变D.变址寄存器的内容由操作系统确定,在程序执行过程中可以改变变址寻址方式中,操 作 数 的 有 效 地 址 等 于。A 基值寄存器内容加上形式地址(位移量)B 堆栈指示器内容加上形式地址(位移量)C 变址寄存器内容加上形式地址(位移量)D 程序记数器内容加上形式地址(位移量)若操作数由指令中指定的寄存器给出,则寻址方式是()。A.基址寻址方式B.寄存器间址方式C.寄存器变址方式D.寄存器直接寻址方式指令系统中采用不同寻址方式的目的主要是:A实现存储程序和程序控制B

29、缩短指令长度,扩大寻址空间,提高编程灵活性C可以直接访问外存D提供扩展操作码的可能.并降低指令译码难度10加法指令的两个操作数均在存储器中,源操作数采用寄存器间接寻址方式,目的操作数采用直接寻址方式,和放在目的操作数中。该指令取出后,执行该指令需要一次访问内存.A 1 B 2 C 3 D 4变址寻址方式中,操作数的有效地址等于一 OA 基值寄存器内容加上形式地址(位移量)B 堆栈指示器内容加上形式地址(位移量)C 变址寄存器内容加上形式地址(位移量)D 程序记数器内容加上形式地址(位移量)加法指令,其中源操作数在寄存器中,目的操作数在存储器中,目的操作数采用寄存器间接寻址方式,和放在目的操作数

30、中,该指令取出后,执行该指令需要 次访问内存.A 1 B 2 C 3 D 4单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用。A 堆栈寻址方式B 立即寻址方式C 隐含寻址方式D 间接寻址方式程 序 控 制 类 指 令 的 功 能 是。A 进行算术运算和逻辑运算B 进行主存与CPU之间的数据传送C 进行CPU和 I/0 设备之间的数据传送D 改变程序执行顺序指令系统中采用不同的寻址方式的目的主要是()。A、实现存储程序和程序控制B、缩短指令长度,扩大寻址空间,提高编程灵活性C、可以直接访问外存D、提供扩展操作码的可能并降低指令译码的难度。寄存器间接寻址方式中,操作

31、数处在()。A、通 用 寄 存 器 B、主 存 单 元 C、程 序 计 数 器 D、堆栈某指令字长16位,地址码占6 位,假设系统只有单地址与双地址两类指令,其中双地址指令有12条,如果采用扩展操作码进行编码,那么它可最多拥有的单地址指令有()条。A、16 B、22 C、64 D、256若某操作数保存在某寄存器中,这种寻址方式叫:A.直 接 寻 址 B.间接寻址C.寄存器寻址D.寄存器间接寻址第五章微程序控制器中,机 器 指 令 与 微 指 令 的 关 系 是。A.每一条机器指令由一条微指令来执行B.每一条机器指令组成的程序可由一条微指令来执行C.每一条机器指令由一段微指令编写的微程序来解释执

32、行D.一条微指令由若干条机器指令组成微程序控制器中,机 器 指 令 与 微 指 令 的 关 系 是。A.每一条 机 器 指 令 由 条微指令来执行B.每一条机器指令由一段微指令编写的微1 1程序来解释执行C.每一条机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成C P U 中决定指令执行顺序的是A标志寄存器B指令寄存器C程序计数器D数据缓冲器C P U 中的程序计数器(P C)中存放的是。A指 令 B指 令 地 址 C操 作 数 D 操作数地址用来指定下一条执行指令所在地址的单元是A I R B I D C A C D P C计算机中负责对指令译码的单元是:A A L

33、U B控 制 器 C存储器译码电路D 外设译码电路计算机的算术逻辑单元、控制单元及存储器合称为A C P U B.A L U C主 机 D微处理器微程序兹制器中,机器指令与微指令的关系是()A每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来解释执行C 一 -段机器指令组成的程序可由一个微程序来执行D 每一条微指令由一条机器指今来解释执行微程序存储于A.RAM B.硬 盘 C.控制存储器D.高速缓冲存储器微程序存储于A.RAM B.硬 盘 C.控制存储器D.高速缓冲存储器CPU与内存、外部设备之间传送信息的中转站是A.数据缓冲寄存器B.程序计数器C.通用寄存器D.累

34、加器在下列组成运算器的逻辑部件中,程序不可访问的是A.累 加 器 B.状态条件寄存器C.通用寄存器D.暂存寄存器微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题,通常,用的一种方法是断定方式,其 基 本 思 想 是。A、用程序计设加pc来产生后很微指令地址;B、用微程序计数加Mpc来产生后很微指令地址;C、通过微指令顺序控制字段由设计者指定或者由设计者指定的判断别字,段控制产生后很微指令地址;D、通过指令中指定一个专门字段来控制产生后继微指令地址。12微 程 序 控 制 器 中 的 控 制 存 储 器 用 来 存 放。机器指令和数据微程序和数据机器指令和微程序微程序组合逻辑控制

35、器和微程序控制器的主要区别在于:A ALU结构不同B 数据通路不同C CPU寄存器组织不同D.微操作信号发生器的构成方法不同条件转移指令执行时所依据的条件来自()A 指令寄存器B.标志寄存器C 程序计数器D地址寄存器以下叙述中正确描述的句子是:_ _ _ _ _ _。A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作在 CPU中跟踪指令后继地址的寄存器是()。A、主存地址寄存器B、程 序 计 数 器 C、指 令

36、 寄 存 器 D、状态条件寄存器与垂直型微指令相比,以 下()不是水平型微指令的优点。A、并行操作能力强B、执行一条指令的时间短C、可用较少的微指令数实现一条指令 的 功 能 D、微指令中由微操作码规定微指令的功能与垂直型微指令相比,以 下()不是水平型微指令的优点。A、并行操作能力强B、执行一条指令的时间短C、可用较少的微指令数实现一条指令 的 功 能 D、微指令中由微操作码规定微指令的功能在 CPU中跟踪指令后继地址的寄存器是:A.主存地址寄存器B.程序计数器C.指令寄存器D.标志寄存器不面向计算机硬件,编程最方便的只有:A.符 号 语 言 B.机器 语 言 C.汇 编 语 言 D.高级语

37、言第六章系统总线中地址线的功能是用于选择。A主存单元地址B 10端口地址C外 存 地 址D主存单元地址或I/O端口地址13总线结构的主要优点是便干实现系统的模块化,其 缺 点 是()A传输的地址和拄制信息不能同时出现B传输的地址和数据信息不能同时出现C不能同时具有两个总线主设备D不能同时使用多于两个总线设备在三种集中式总线控制中,方式响应时间最快,方式对电路故障最敏感。A、链 式 查 询B、计数器定时查询C、独立请求计算机使用总线结构的主要优点是便于实现积木化,同时 oA减少了信息传输量B提高了信息传输的速度C减少了信息传输线的条数D加重了 CPU的工作量在统一编址方式下,说法正确的是()A

38、一个具体地址只能对应输入输出设备B 一个具体地址只能对应内存单元C 一个具体地址既可对应输入输出设备也可对应内存单元D只对应I/O设备或者只对应内存单元按接口与设备之间的数据传输宽度,并行接口指的是()。A.逐位串行传送并成一个字B.逐位串行传送并成一个字节C.每次同时传送个字或一个字节D.逐个字节传送并成一个字采用异步方式进行串行通信时,信道上若没有信号传送,那么信道状态应保持为电平。A低 B高 C任 意 D由用户决定计算机使用总线结构的主要优点是便于实现积木化,同时。A减少了信息传输量B提高了信息传输的速度C减少了信息传输线的条数D加重了 C P U 的工作量系 统 总 线 中 控 制 线

39、 的 功 能 是.A提供主存、I /。接口设备的控制信号响应信号B提供数据信息C提供时序信号D提供主存、I/0接口设备的响应信号在集中式总线仲裁中,()响应最快。A、菊 花 链 式 B、独立请求方式C、计数器定时查询方式D、无法确定前三者的响应速度某总线在一个总线周期中,并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为8 M H z,那么该总线带宽为()。A、4 B/s B、8 M B/s C、3 2 M B/s D、以上答案都不对1 4以下总线仲裁方式中,如果硬件电路不改变,()方式中各设备的优先级是固定的。A、菊 花 链 B、独 立 请 求 C、计数器定时查询D

40、、无法确定前三者的响应速度第七章带有处理器的设备一般称为 设备。A智 能 化 B交 互 式 C远 程 通 信 D过程控制第八章在计算机中,C P U 与 外 设 传 输 数 据 效 率 最 高 的 是。A.程 序 查 询 B.程 序 中 断 C.D M A D.通道方式多中断源系统中,中断优先级是由_ _ _ _ 决定的:A.CPU B.操作系统C.外 设 D.硬件电路为了便于实现多级中断,保存现场信息最有效的办法是采用一 oA.通用寄存器B.外 存 C.CACHE D.堆栈在计算机中,CPU与 外 设 传 输 数 据 效 率 最 低 的 是。A.程 序 查 询 B.程 序 中 断 C.DMA

41、 D.通道方式多中断源系统中,中断优先级是由_ _ _ _ _ 决定的:A.CPU B.外 设 C.操 作 系 统 D.硬件电路为了便于实现多级中断,保存现场信息最有效的办法是采用_ _ _ _ _ _。A.通用寄存器B.堆 栈 C.存 储 器 D.外存中断向量表用于保存。A 被中断程序的返回地址B.中断服务子程序入口地址C 中断优先级D 中断源编码中断向量地址是。A、子程序入口地址:B、中断服务例行程序入口地址;C、中断服务例行程序入口地址的地址;D、例行程序入口地址DMA传送控制的周期挪用法一般适用于()的情况。A.I/O设备读写周期大于内存存储周期B.CPU工作周期比内存周期长很多C.I

42、/O设备读写周期小于内存存储周期D.CPU工作周期比内存存储周期小很多中断向量地址是表示()。15A.子程序入口地址B.中断服务程序入口地址C.中断服务程序入口地址指示器D.例行程序入口地址不需要C P U执 行 I/O 指令来与外设交换信息的工作方式是()。A、程序查询方式B、中 断 方 式 C、DM A 方 式 D、无条件方式在程序中断处理过程中,最后一步必须执行A.恢 复 断 点 B.恢 复 现 场 C.开 中 断 D.关中断主机和输入输出设备之间需要通过I/O 接口进行协调,其原因之一是两者的工作一般处A.同步状态B.串行方式C.忙 状 态 D.异步状态根据中断源在系统中的位置分类,运

43、算器溢出错的中断是属于A.内部中断B.外部中断C.简 单 中 断 D.不可屏蔽中断在程序中断处理过程中,最后一步必须执行A.恢 复 断 点 B.恢 复 现 场 C.关 中 断 D.开中断主机和输入输出设备之间需要通过I/O 接口进行协调,其原因之一是两者的工作一般处A.同步状态B.异步状态C.忙 状 态 D.串行方式为实现多重中断#保护断点和现场使用A R A MB中断向量表C设备内的寄存器D 堆栈C P U与外设并行工作的是()。A、程序查询方式B、中 断 方 式 C、DM A 方 式 D、B+C填 空 题(每 空 1 分,1 0 个空)第一章存储 并按顺序执行,这是冯 诺依曼型计算机的工作

44、原理。存储 并按地址顺序执行,这是型计算机的工作原理。存储程序并按顺序执行,这是型计算机的工作原理。16第二章设机器字长32位,定点表示,尾 数 31位,数 符 1位,定点原码整数表示时,最大正数是,最小负数是多少。整数定点机中,寄存器的内容为8 0 H,当它代表补码数时,表示的十进制数是o浮点运算器由阶码运算器与尾数运算器组成,其中只要求具有加法和减法运算功能。原码除法是指两个数的绝对值相除,商 的 符 号。设字长为16 b it,-1 的补码用十六进制数表示为。计算机中数值数据表示长采用的格式有和两种。已知十进制数,则 X 补=.在计算机中将-1 定 义 成 整 型 数 时 将 占 用 个

45、字节,以十六进制表示其存储形式为_ O在计算机中将-2 定义成整型数时将占用一个字节,.以十六进制表示其存储形式为整数定点机中,寄存器的内容为8 0 H,当它代表反码数时,表示的十进制数是。浮点运算器由阶码运算器与尾数运算器组成,它们都是运算器。完成浮点数加减运算的操作过程可分为四步,分别是0 操作数检查,对阶,和对结果进行规格化处理。设字长为16 b it,T 2 8 的补码用十六进制数表示为。原码乘法是指两个数的绝对值相乘,乘积的符号。第三章广泛使用的和都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者I W J o静 态 R AM依靠来存储信息。动 态 R AM依靠来存储信息

46、。1 7动态MO S 的存储器采用“读 出”方式进行刷新,常用的刷新方式有三种:种是集中式,另一种是式,第三种是 式。某 CP U 具有2 0 根地址线,8根数据线,它能宜接寻址的最大存储空间是 字节。若使用S R AM6 2 6 4 (8 K B*8)芯片组成该存储空间,共需要 片 6 2 6 4。某 1 M*1 (5 1 2*5 1 2*4 结 构)位 的 DR AM芯片,刷新周期定为4 m s,采用异步刷新方式,那么每隔 应该刷新一行。某 CP U 具有2 2 根地址线,8根数据线,它能直接寻址的最大存储空间是_ 字节。若使 用 S R AM6 2 8 1 2 8 (1 2 8 K B*

47、8)芯片组成该存储空间,共需要 片 6 2 8 1 2 8。某 1 M*1 (5 1 2*5 1 2*4 结 构)位 的 DR AM芯片,刷新周期定为8 m s,采用异步刷新方式,那么每隔_应该刷新一行。第四章不同机器指令系统各不相同。一个较完善的指系统,应当包括:、等类型指令。进行堆栈操作,遵循的是先进的规则。某一计算机指令中D 为形式地址,P C 为程序计数器,R为变址寄存器,R 1 为基址寄存器,下列有效地址E 所表示的寻址方式依次为:,E=(D)E=(P C)+DE=(R)+DE=D寻址方式按操作数的物理位置不同,多 使 用 和 型,前者比后者执行速度快。操作数在指令中的寻址方式是。操

48、作数在指令中的寻址方式是。进行堆栈操作,遵 循 的 是、后出的规则。某一计算机指令中D 为形式地址,P C 为程序计数器,R为基址寄存器,R I 为变址寄存器,下列有效地址E 所表示的寻址方式依次为:,E=DE=(R)+DE=(R I)+DE=(D)称为操作数的寻址方式。1 8不同机器指令系统各不相同。一个较完善的指系统,应当包括:、等类型指令。单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个常采用一寻址方式。根据操作数所在的位置,指出其寻址方式.(1)操作数在指令中,为 寻址方式。(2)操作数的地址在寄存器中,为 寻址方式。(3)操作数在寄存器中,为 寻址方式。(4)

49、操作数的地址,为某一寄存器与位移量之和,可能的寻址方式为_ 寻址方式。(5)操作数地址在指令中,为 寻址方式。根据操作数所在的位置,指出其寻址方式。(1)操作数在寄存器中,为 寻址方式。(2)操作数的地址在寄存器中,为 寻址方式。(3)操作数在指令中,为_ _ _ _ 寻址方式。(4)操作数地址在指令中,为 寻址方式。(5)操作数的地址,为某一寄存器与位移量之和,可 能 的 寻 址 方 式 为。称为操作数的寻址方式。计算机指令一般由两部分组成,其中部分指定了指令所执行的操作性质。操作数地址在指令中的寻址方式是。第五章保存当前正在执行的指令的寄存器是。保存当前正在执行的指令的寄存器是。微指令中的

50、微操作控制字段的编码,通常采用的表示方法有、编码表示法和混合表示法。微命令编码,就是对微指令中的操作控制字段采用的表示方法。通常有以下三种方法:(1)编码表示法;(2);(3)o一条机器指令的处理过程,宏 观 上 可 分作和过程。指令周期是指的时间。1 9微指令指的是。CP U有四个主要功能,分别是指令控制、时间控制、和数据加工。保存当前正在执行的指令的寄存器是。微指令中的微操作控制字段的编码,通常采用的表示方法有直接表示法、和混合表示法。第六章计算机内三总线是:,和.计算机内三总线是:,和.衡量总线性能的重要指标是,它定义为总线本身所能达到的最高。采用总线结构的优点是。根据传输信息不同,计算

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁