电子技术试题及答案题库.pdf

上传人:文*** 文档编号:88920140 上传时间:2023-05-04 格式:PDF 页数:17 大小:2.19MB
返回 下载 相关 举报
电子技术试题及答案题库.pdf_第1页
第1页 / 共17页
电子技术试题及答案题库.pdf_第2页
第2页 / 共17页
点击查看更多>>
资源描述

《电子技术试题及答案题库.pdf》由会员分享,可在线阅读,更多相关《电子技术试题及答案题库.pdf(17页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、第一章 共发射极放大电路一、判断题1.单管电压放大电路中,输入电压波形如图(a)所示,那么输出波形应该如图(B)所示。(X)Ui八 一,(a)“o.(b)2.偏置电阻是影响放大器静态工作点的重要因素,但不是惟一因素。(4)3.画晶体管放大电路的交流通道时,电容可看作开路,直流电源可认为短路。(X)4.放大器的微变等效电路,是在晶体管的等效电路基础上,加上相应的电路所组成,所以n和 孙 是同一含义。(X)5.用微变等效电路可以分析放大器的输入电阻和输出电阻,因此也可以用来计算放大器的放大倍数。(Y )6.利用微变等效电路,可以很方便地分析计算小信号输入时的静态工作点。(X)7.放大器的电压放大倍

2、数随负载而变化,负载电阻值越小,电压放大倍数越小。(X)8.放大器的输入电阻等于晶体管的输入电阻。(X)9.利用小信号(微变)等效电路,可以分析功率放大器的工作情况。(X)10.微变等效电路法中,直流电源U C C可视为短路,所以U C C的大小对放大电路的交流质量指标无影响。()11.输入电阻的本质反映了放大电路对信号源或前级放大电路的影响程度。因此在信号源为电压源时,输入电阻应愈大愈好。(4)12.放大倍数也可定义为输出量的瞬时值与输入量瞬时值之比。(Y )二、选择题1.在单级共射放大电路中,若输入电压为正弦波形,则输出与输入电压的相位(B)A同相 B反相 C相 差90度2.在单级共射放大

3、电路中,若输入电压为正弦波形,而输出波形则出现了底部被削平的现象,这种失真是(A)失真A.饱和 B截止 C饱和和截止3.引起上题放大电路输出波形失真的主要原因是(C)A输入电阻太小 B静态工作点偏低 C静态工作点偏高4.利用微变等效电路可以计算晶体管放大电路的(C)A输出功率 B静态工作点 C交流参数5.既能放大电压,也能放大电流的是(A)放大电路。A共射极 B共集电极 C共基极6.引起放大电路静态工作不稳定的主要因素是(C)A晶体管的电流放大系数太大 B电源电压太高 C晶体管参数随环境温度的变化而变化7 .在放大电路中,直流负反馈可以(C )A提高晶体管电流放大倍数的稳定性 B提高放大电路的

4、放大倍数 C稳定电路的静态工作点8 .可以放大电压,但不能放大电流的是(C )放大电路。A共射极 B共集电极 C 共基极9 .射极输出器无放大(A )的能力。A电压 B 电流 C 功率1 0 .在共射、共集和共基三种基本放大电路中,输出电阻最小的是(B )放大电路。A共射极 B共集电极 C 共基极1 1 .与空载相比,接上负载后,放大电路的动态范围一定(C )A不变 B变大 C 变小1 2 .某放大电路在负载开路时的输出电压为4 V,接入3 k Q 的负载后输出电压降为3 V,则此电路的输出电阻为(B )A 0.5 k W B I k W C 2 k W1 3 .由于放大电路对非正弦输入信号中

5、不同频率分量有不同的放大能力和相移,因此会引起放大电路的输出信号产生失真。这种失真称为(C )失真。A饱和 B截止 C 频率1 4 .放大电路的两种失真分别为(B )失真。A线性和非线性 B饱和和截止 C 幅度和相位1 5 .放大电路的三种组态(C ).A 都有电压放大作用 B 都有电流放大作用C 都有功率放大作用 D 只有共射极电路有功率放大作用第二章 差分放大电路一、判断题1 .直流放大器只能放大直流信号,不能放大交流信号。(X )2 .理想的差分放大电路,只能放大差模信号、不能放大共模信号。(Y )3 .共模信号都是直流信号,差模信号都是交流信号。(X )4 .集成运放是利用集成电路工艺

6、制成的高放大倍数的直接耦合放大器。()5 .交流放大器中没有零点漂移现象,只有直流放大器中才存在零点漂移现象。(X )6 .环境温度变化引起参数变化是放大电路产生零点漂移的主要原因。(4)7 .注意选择元件,使电路尽可能对称,可以减小差分式直流放大器的零点漂移。(4 )8 .在多级直流放大器中,减少每一级的零点漂移都具有同等的意义。(X )9.差分放大电路用恒流源代替R E,是为了提高共模电压放大倍数。(X )1 0 .差分式直流放大器的差分放大倍数愈大,共模抑制比愈小,则其性能愈好。(Y )H.共模抑制比值越大表示运放对共模信号的抑制能力越强。(Y )1 2.优质的差分式直流放大器对共模信号

7、的放大能力极强。(4)1 3.差分式直流放大器有四种接法,放大倍数取决于输出端的接法,而与输入端的接法无关。(4 )1 4.典型的差分式直流放大器中的发射极电阻R E,对差模信号和共模信号都有负反馈作用,牺牲了差模放大倍数,但提高了共模抑制比。(Y )二、选择题L 直接耦合放大器级间耦合方式采用(C )。A.阻容耦合 B.变压器耦合 C.直接(或通过电阻)耦合2.直接耦合多级放大电路(C )oA.只能放大直流信号 B.只能放大交流信号 C.既能放大直流信号,又能放大交流信号3.差分式直流放大器与直接耦合式直流放大相比,其主要优点在于(A )。A.有效地抑制零点漂移 B.放大倍数增加C.输入阻抗

8、增加 D.输出阻抗减小4 .差分式直流放大器抑制零点漂移的效果取决于(C )。A.两个晶体三极管的放大倍数B.两个晶体三极管的对称程度C.各个晶体三极管的零点漂移D.各个晶体三极管的质量好坏5 .差模信号是差分放大电路两个输入端对地的信号之(B )。A.和 B.差 C.比 D.平均值6 .共模信号指的是差分放大电路两个输入端信号(C )。A.之和的2 倍 B.之差的2 倍C.之和的1 /2 D.之差的1 /27 .若差分电路两输入端电压分别为u i l =1 0 m V,u i 2=6 m V,则 u i l 与u i 2的值为(B )A.U i i=4 m V,u i 2=8 m V B.U

9、 i i=2m V,U i 2=8 m VC.U i i=4 m V,U i 2=2m V D.U i i =2m V,U i 2=4 m V8 .共模抑制比的定义是(C )oA.差模信号与共模信号之比的绝对值B.共模放大倍数与差模放大倍数之比的绝对值C.差模放大倍数与共模放大倍数之比的绝对值9.衡量一个差分放大电路抑制零漂能力的最有效的指标是(C )。A.差模电压放大倍数1 0.差分放大电路是(AA.利用参数的对称C.引入共模负反馈1 1 .在典型的差分放大器中,A.便于集成化C.增加电压放大倍数B.共模电压放大倍数 C.共模抑制比)来抑制、克服零漂的。B.利用参数的对称及引入共模负反馈D.

10、增大负电源电动势用恒流源代替R E 的优点是(C )oB.避免辅助电源-UEE腿的电压数值太高D.提高输出电阻12.双端输入、双端输出差分放大电路中,已知静态时Uc产Uc2=10V,Uo=Uci-Uc2=0。设A 41(X),Ac=O,u“=10mV,ui2=5mV,则输出电压为(D)。A.125mV B.200mV C.250mV D.500mV13.差分式直流放大器与直接耦合放大器相比,以多用一个晶体管为代价,换取(B)。A.高的电压放大倍数 B.抑制零点漂移能力C.电路形成对称 D.放大倍数的稳定14.甲、乙两个直流放大器,输出端的零点漂移电压一样,甲的放大倍数是乙的1()倍,即甲的放大

11、器的漂移现象比乙放大器的漂移现象(B)。A.一样 B.轻一些 C.重一些 D.无法比较15.对运算放大器进行调零,是由于(A)。A.存在输入失调电压。B.存在输入失调电流。C.存在输入偏置电流。D.放大倍数不稳定。16.直接耦合放大电路的放大倍数愈大,在输出端出现的零点漂移现象就愈(A)。A.严重 B.轻微 C.和放大倍数无关17.在相同的条件下,阻容耦合放大电路的零点漂移(B)。A.比直接耦合电路大 B.比直接耦合电路小 C.与直接耦合电路基本相同18.放大电路产生零点漂移的主要原因是(A)。A.环境温度变化引起参数变化B.放大倍数太大C.外界存在干扰源 D.电源电压太低19.差分放大电路是

12、为了(C)而设置的。A.稳定电压放大倍数 B.提高输入电阻 C.克服温漂 D.扩展频带20.差分放大电路用恒流源代替RE。是为了(C)。A.提高差模电压放大倍数 B.提高共模电压放大倍数C.提高共模抑制比 D.减小共模抑制比第 三 章 反 馈 放 大 电 路一、判断题1.负反馈使放大电路的放大倍数降低,因此一般放大电路都不会引入负反馈。(X)2.放大器中常采用正反馈来提高放大倍数。(X)3.负反馈是指反馈信号和放大器原来的输入信号相位相反,会削弱原来的输入信号,在实际中应用较少。(X)4.图示电路的反馈组态是电压并联负反馈。(4)5.图示电路的反馈组态是电压并联负反馈。(X )6.图示电路是用

13、理想运放组成的反馈放大电路,电路中的反馈属于正反馈。(X )7 .图示电路是用理想运放组成的反馈放大电路,电路中的反馈属于电压并联负反馈。(X )8 .反馈放大电路的含义是电路中存在反向传输的信号通路。(4 )9 .构成反馈通路的元器件只能是电阻、电容或电感等无源元件。(X )io .放大电路中的直流负反馈能稳定电路的静态工作点。(Y )H.在放大电路中,引入交流负反馈能提高电路放大倍数的稳定性。(4 )1 2 .为了得到一个输入电阻大、输出电阻小的阻抗变换电路,应选具有电压串联负反馈组态的电路形式。(X )1 3 .反相运算放大器属于电压并联负反馈放大器。(4 )1 4 .同相运算放大器属于

14、电压串联负反馈放大器。(4 )1 5 .在集成运放的信号运算应用电路中,运放一般工作在非线性工作区。(X )1 6 .在集成运放的信号运算应用电路中,运放一般工作在线性工作区。(V )1 7 .处于线性工作状态下的集成运放,反相输入端可按“虚地”来处理。(X )1 8 .反相比例运算电路的输入电流基本上等于流过反饿电阻上的电流。(4 )1 9 .同相比例运算电路的输入电流几乎等于零。(Y )2 0 .反相比例运算电路的输入电阻较高。(X )2 1 .同相比例运算电路的输入电阻较高。()2 2 .放大电路中引入负反馈后,电路的放大倍数会下降。(Y )2 3 .由理想运算放大器组成的比例运算电路,

15、输出电压与输人电压成正比,其比例系数的大小与运算放大器的开环电压放大倍数无关。(Y )25.在负反馈放大电路中,当其他条件定时,放大器的放大倍数越大,闭环放大倍数就越稳定。(T )26.在负反馈放大电路中,在反馈系数较大的情况下,只有尽可能地增大开环放大倍数,才能有效地提高闭环放大倍数。(X)27.在深度负反馈的条件下,闭环放大倍数A.F=1/F,它与反馈系数有关,而与放大器开环放大倍数A.无关,因此可以省去放大通路,仅留下反馈网络,来获得稳定的闭环放大倍数。(X)28.在放大电路中引人负反馈后,能使电路的通频带得到展宽。(Y )29 .负反馈只能改善反馈环路内的放大性能,对反馈环路之外无效。

16、(X)30.电压负反馈可以稳定输出电压,流过负载的电流也就必然稳定,因此电压负反馈和电流负反馈都可以稳定输出电流。(X)31.负反馈能减小放大电路的噪声,因此无论噪声是输入信号中混合的还是反馈环路内部产生的,都能使输出端的噪声得到有效抑制。(X)32.直流负反馈是指只在放大直流信号时才有的反馈。(X)33.直流负反馈是指直流通路中的负反馈。(4)34.交流负反馈是指只存在于阻容耦合电路中而直接耦合电路中没有的反馈。(X)35.交流负反馈是指只在放大正弦信号时才有的反馈。(X)36.若放大电路的放大倍数A 0,则接入的反馈一定是正反馈。(X)38.若放大电路中接入了负反馈,则其放大倍数A一定是负

17、值。(X)39 .若接入反馈后与未接反馈时相比输出量变小,则引入的反馈为负反馈。(Y )40.对于负反馈电路,由于负反馈的作用使输出量变小,则导致输入量变小,又使输出量变小,最后就使输出为零,无法放大。(X)二、选择题1.反馈放大电路的含义是(B)。A.输出与输入之间有信号通路 B.电路中存在反向传输的信号通路C.除放大电路以外还有信号通路 D.放大倍数一定会减小的电路2.构成反馈通路的元器件(C)。A.只能是电阻、电容或电感等无源元件 B.只能是晶体管、集成运放等有源器件C.可以是无源器件,也可以是有源器件3.反馈量是指(B)。A.反馈网络从放大电路输出回路中取出的信号 B.反馈到输入回路的

18、信号C.反馈到输入回路的信号与反饿网络从放大电路输出回路中取出的信号之比D.放大电路输入端得到的净输入信号量4.直流负反馈是指(B)。A.只存在于直接耦合电路中的负反馈 B.直流通路中的负反馈 C.放大直流信号时才有的负反馈5交流负反馈是指(B)。A.只存在于阻容耦合及变压器耦合电路中的负反馈 B.交流通路中的负反馈C.放大正弦波信号时才有的负反馈6.在放大电路中,为了稳定静态工作点,可以引入(A)。A.直流负反饿B.交流负反饿 C.交流正反馈D.直流负反馈和交流负反馈7.在放大电路中,若要稳定放大倍数,应引入(B).A.直流负反馈B.交流负反馈 C.交流正反馈8.在放大电路中,希望展宽频带,

19、可以引入(B)。A.直流负反馈 B.交流负反馈C.交流正反馈D.直流负反馈和交流负反馈D.直流负反馈和交流负反馈9 .在放大电路中,如要改变输入或输出电阻,可以引入(B)。A.直流负反馈B.交流负反馈C.交流正反馈D.直流负反馈和交流负反馈10.在放大电路中,为了抑制温漂,可以引入(A)。A.直流负反馈B.交流负反馈C.交流正反馈D.直流负反馈和交流负反馈11.某仪表放大电路,要求输入电阻r i大,输出电流稳定,应选(C)的负反馈形式。A.电压串联 B.电压并联C.电流串联 D.电流并联12.某传感器产生的是电压信号(儿乎不能提供电流),经放大后,希望输出电压与信号成正比,那么该放大电路应选(

20、A)的负反馈形式。A.电压串联 B.电压并联1 3.需要一个阻抗变换电路”大、A.电压串联 B.电压并联C.电流串联r.小,应选(AC.电流串联D.D.电流并联)的负反馈形式。电流并联14.要得到个由电流控制的电流源,应选(D)的负反馈形式。A.电压串联 B.电压并联 C.电流串联 D.电流并联15.要得到一个由电压控制的电流源,应选(C)的负反馈形式。A.电压串联 B.电压并联 C.电流串联D.电流并联16.需要一个阻抗变换电路,r j小、r.大,应选(D)的负反馈形式。A.电压串联 B.电压并联 C.电流串联D.电流并联17.在如图这个直接耦合的反馈电路中,(C)。A,只有直流反馈而无交流

21、反馈 B.只有交流反馈而无直流反馈C.既有直流反馈又有交流反馈 D.不存在实际的反馈作用-EE18.对于并联负反馈放大电路,为使反馈作用强,应使信号源内阻(B)。A.尽可能小 B.尽可能大 C.与输入电阻接近19 .由图RF支路引起的反馈是(A)。A.电压串联负反馈 B.电压并联负反馈 C.电压串联正反馈D.电压并联正反馈20.图示电路中由RL支路引起的反馈是(B)。A.电压串联负反馈 B.电压串联正反馈21.图示电路中的反馈类型是(C)C.电流并联负反饿 D.电流串联正反馈A.电压串联负反馈 B.电压并联负反馈22.由图中R支路引起的反馈是(D)。C.电流串联正反馈 D.电流并联负反馈A.电

22、压串联负反馈 B.电压并联负反馈 C.电流串联负反馈 D.电流并联负反馈23.在放大器中加入负反馈后,放大器放大倍数将(C)A.增大 B.不变 C.减小 D.无法预测24.在放大器中加入负反馈的主要目的是(C)。A.提高放大器的放大倍数 B.提高放大器的输出功率 C.稳定放大器放大倍数第四章 逻辑代数基础一、判断题1、二进制数1001和二进制代码1001都表示十进制数9。(X)2、用二进制代码表示某一信息称为编码。反之把二进制代码所表示的信息翻译出来称为译码。(J)3、8421码和8421BCD码都是四位二进制代码。(J)4、逻辑变量的取值,1比0大。(X)5,异或函数与同或函数在逻辑上互为反

23、函数。(V6、若两个函数具有相同的真值表,则两个逻辑函数必然相等。(J)。7、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(J).8,若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(X)。9、逻辑函数F=AB+A已是最简与或表达式。(X10、编码与译码是互逆的过程。(V11、二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(J)。12、逻辑代数又称为布尔代数(J)。13、最基本的逻辑关系有与非、或非、与或非三种(X14、逻辑函数的常用表示方法有逻辑表达式、真值表、状态转换图(X)。15、摩根定律又称为反演定律。(V)16、逻辑代数的三个重要规则是代入规则、对偶

24、规则、反演规则。(J17、处理时间上和幅值上连续变化的电路是数字电路。(X18、最常用的BCD码是8421码。(V)。19、人们习惯的数制是二进制,在数字电路中常用的数制是十进制。(X20、二进制的计数规则为逢二进一。(,)。21、逻辑代数中,与、与非、或非等是复合逻辑运算。(X)。22、5 的 8421 码是 1001。(X).23、用卡诺图化简逻辑函数,化简结果一般是最简与一或式。(J24、数字电路中,三极管工作在放大区。(X25、74LS138译码器有8个输入端和3个输出端。(X)。二、判断题1、在尸=4.8+(?。的真值表中,F=1的状态有(D)。A.2个 B.4个 C.3个 D.7个

25、2、某与非门有A.、B、C三个输入变量,当B=1时,其输出为(C)。A.0 B.1 C.A C 口.A.C3、在数字电路中,晶体管的工作状态为(D)。A.饱和 B.放大 C.饱和或放大 D.饱和或截止4、逻辑电路如图所示,其逻辑函数式为(C)。A.AB+AB B.AB+AB c AB+AB D AB+AAB5、已知F=AB+C D,选出下列可以肯定使F=0的情况(D)。A.A=0,BC=1 B.B=C=1 C.C=L D=0 D.A.B=0,CD=06、逻辑图和输入A.,B的波形如图所示,分析当输出F为“I”的时刻应是(A.)A.t B.t2 c.na_ r n_m_j _L5-L-TFt i

26、 h t i7、图示逻辑电路的逻辑式为(B )。A F=A+BAB B-F=AB7B C,F=(A+B)AB8、逻辑电路如图所示,其功能相当于一个(c)0A.I J B.与非门 C.异或门9、图示逻辑电路的逻辑式为(C )。A.F=A +jB B.F=A&t-/C.F=AB+4 8尸1 0、逻辑图如图(a)所示,输入A、B的波形如图(b),试分析在tl 瞬间输出F为(B )。A.l B.0 C.不定/i-r&i a r n _ i _LI_L-L rF L O_t(a)(b)1 1、逻辑图和输入A.的波形如图所示,输出F的波形为(B )oA-1 1|一L_rn_(a)/H T _ T L _

27、T(b)1 2、逻辑门电路的逻辑符号如图所示,能实现F=A.B 逻辑功能的是(A.)o(a)(b)(c)1 3、逻辑图和输入A,B的波形如图所示,分析当输出F为。的时刻应是(C )。A.,t i B.t 2 C.t 3L-J t ti 力1 4、图示逻辑电路的逻辑式为(A.)oA.F =A B+C B.F=(A+B)C力一|一I._B&1 o-Fc-r-L Jc.F=AB-C1 5、逻辑图和输入A,B的波形如图所示,分析当输出F为“0”的时刻应是(C )。A.t B.t 2 C.办.-r.-MTL_rri_r-LB-T)JrF eLUt tl ti1 6、逻辑图和输入A.,B的波形如图所示,分

28、析当输出F为“0”的时刻应是(B )oA.n B.t l C.t 3中 SJJTLTLJ-Lt i h h1 7、逻辑图和输入A,8的波形如图所示,分析当输出E 为“1”的时刻应是(C )。A.t B.f2 C./31 8、;二4-TTLrrur_L rn r it l tl ti“异或”门的逻辑式为(C)oA.F=AB+A.BB.F=7 JB+ABC A B+A B1 9、图示逻辑电路的逻辑式为(A.)oA F =A(B-C)B-/=人(3+。)C.F=A.+B C20、如图所示逻辑电路其逻辑表达式为(D )oA.Y=A+B B.Y=(A B)(A+B)C.Y=A.B D./=(A B)-(

29、A +5)AB21、组合逻辑电路任何时刻的输出信号与该时刻的输入信号(),与电路原来所处的状态(C)。A.无关,无关 B.无关,有关 C.有关,无关 D.有关,有关22、半加器的本位和输出端的逻辑关系是(D)。A.与非 B.或非 C.与或非 D.异或23、已知尸=F B C +8选出下列可以肯定使F=0的情况是(D).A.A=O,3C=1 B.8 =1,C=1 c.C=1,O=()D.A B C=,D =25、如果对键盘上108个符号进行二进制编码,则至少要(C)位二进制数码。A、5 B、6 C、726、下列数字是8421BCD码的是(B)。A、1010 B、0101 C、1100 D、110

30、127、和逻辑式A +A B C相等的是(c ).A、A.BC B、1+BC C、A.D、A+BC28、若在编码器中有5 0个编码对象,则要求输出二进制代码位数为(B)位。A.5 B.6 C.10 D.5029、若所设计的编码器是将3 1个一般信号转换成二进制代码,则输出应是一组N=(C)位的二进制代码。A.3 B.4 C.5 D.630、逻辑表达式A+BC=(C)。A.A+B B.A+C C.(A+B)(A+C)D.B+C第五章 组合逻辑电路一、判断题1、全加器的输出不仅取决于输入,同时还取决于相邻低位的进位,因此说全加器属于时序逻辑电路。(X)3、数据选择器和数据分配器的功能正好相反,互为

31、逆过程。(V)。4、在组合逻辑电路中任一时刻的输出只与当时的输入有关。()。5、在组合逻辑电路中任一时刻的输出不仅与当时的输入有关,还与电路原来的状态有关。(X)。6、译码器是一种常见的组合逻辑器件。(J)o7、计数器和数据选择器都是组合逻辑器件。(X8、74LS138译码器有8个输入端和3个输出端。(X)。9、译码器是一种常见的组合逻辑器件。(V).10、当T T L与非门的输入端悬空时相当于输入为逻辑1。(V).11、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件“(V)。12、CMOS或非门与T T L或非门的逻辑功能完全相同。(V)。13、三态门的三种状态分别为:高电平、

32、低电平、不高不低的电压。(X14、编码器,译码器,数据选择器都属于组合逻辑电路。(J)15、全加器的输出不仅取决于输入,同时还取决于相邻低位的进位,因此说全加器属于时序逻辑电路。(X)二、选择题1、图示为一简单的编码器,其中E、F、G是一般信号,A.、8是输出量,为二进制代码变量。今令48=10,则输C.G2、半加器逻辑符号如图所示,当4=0,3=0”时,。和S分别为(C)。A、C=0、S=1 8、C=l、S=0 c、C=0、S=()3、半加器的逻辑图如下,指出它的逻辑式为(A.)。A.C=A3 B.S=AB+A B C =AB c.S=A3、C=而4、全加器逻辑符号如图所示,当A.尸 I”,

33、4=1,a尸“1”时,G和分别为(C)B.Ci=0 Si=1C.Ci=1 x Si=15、半加器逻辑符号如图所示,当4=1,B=l”时,C和S分别为(C)。A.C=0、S=0B.C=0 S=1C.C=K S=06、图示逻辑电路的逻辑式为(C)oA.F=A+B+CB.F=A +B +CF A B CAH7,逻辑电路如图所示,其逻辑功能相当于一个(C)。A.“与”非门 民“异或”门C.“与或非”门&H i=SJ=Q 0-Eb8、编码器的逻辑功能是(B)。A.、把某种二进制代码转换成某种输出状态 B、将某种状态转换成相应的二进制代码C、把二进制数转换成十进制数9、译码器的逻辑功能是(A)。A、把某种

34、二进制代码转换成某种输出状态 B、把某种状态转换成相应的二进制代码C、把十进制数转换成二进制数10、组合电路设计的结果一般是要得到(A)。A.逻辑电路图 B.电路的逻辑功能 C.电路的真值表 D.逻辑函数式第 六 章 时 序 逻 辑 电 路一、判断题1.D触发器的特性方程为Q i=D,与Q 无关,所以它没有记忆功能。(x).2.R S触发器的约束条件RS=0表示不允许出现R=S=1的输入。川)。3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。N4.主从J K触发器、边沿J K触发器和同步J K触发器的逻辑功能完全相同。3)。5.对边沿J K触发器,在C P为高电平期间,当J=K

35、=1时,状态会翻转一次。(x)。6.同步时序电路由组合电路和存储器两部分组成。7.组合电路是不含有记忆功能的器件。(T8.时序电路是不含有记忆功能的器件。(x)o9 .同步时序电路具有统一的时钟C P控制。(410.异步时序电路的各级触发器类型不同。(x).11.计数器的模是指构成计数器的触发器的个数。(x).12.计数器的模是指对输入的计数脉冲的个数。(x)。13.D触发器的特征方程Q i=D,而与Q 无关,所以,D触发器不是时序电路。(x14.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。(X15.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二

36、进制计数器。(x16.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态S N只是短暂的过渡状态,不能稳定而是立刻变为o状态。(Y )。17.触发器有2个稳态。(4)。18.存储8位二进制信息要4个触发器。(X)19 .一个基本R S触发器在正常工作时,它的约束条件是(J20.触发器的状态指的是Q端的状态。()。21.在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻。(V22.触发器是具有记忆功能的器件。(V)o23.一个触发器可以寄存一位二进制信息。(J)。24.触发器的逻辑功能是指触发器输出的次态与输出的现态及输入信号之间的逻辑 关 系(J)o25.特性方程是描

37、述触发器逻辑功能的一种方法。(J26.状态转换图是描述触发器逻辑功能的一种方法。(V)。27.真值表是描述触发器逻辑功能的一种方法。(X)。28.同一种逻辑功能的触发器不可以用不同的电路结构来实现(X29 .同一种电路结构可以做成不同逻辑功能的触发器。(V)。30.数字电路按照是否有记忆功能通常可分为三类组合逻辑电路、触发器、时序逻辑电路。(X)。31.由四位移位寄存器构成的顺序脉冲发生器可产生8个顺序脉冲。(X32.时序逻辑电路按照其触发器是否有统一的输入分为同步时序电路和异步时序电路。(X)。33.时序逻辑电路由触发器和组合逻辑电路组成。J34.时序逻辑电路中触发器可有可无。(X35.时序

38、逻辑电路的输出不仅和输入有关,而且还与电路原来的状态有关。(V)。36.计数器、寄存器和译码器都是常见的时序逻辑电路。(X)037.计数器按计数进制可分为同步计数器和异步计数器两种。(X38.计数器按计数增减可分为加法计数器、减法计数器和加一减计数器三种。(J)o二、选择题1.对于JK触发器,输入J=0,K=l,C LK脉冲作用后,触发器的次态应为(A)。A、0 B、1 C、Q D、不确定2.一个同步时序逻辑电路可用(C)三组函数表达式描述A、最小项之和、最大项之积和最简与或式 B、逻辑图、真值表和逻辑式C、输出方程、驱动方程和状态方程 D、输出方程、特性方程和状态方程3.下列说法不正确的是(

39、B)A、同步时序电路中,所有触发器状态的变化都是同时发生的B、异步时序电路的响应速度与同步时序电路的响应速度完全相同C、异步时序电路的响应速度比同步时序电路的响应速度慢D、异步时序电路中,触发器状态的变化不是同时发生的4.触发器的状态转换图如下,则它是:(D)A=1A.、T触发器 B、SR触发器 C、JK触发器 D、D触发器5.下列说法不正确的是(D)A、时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同B、时序电路任意时刻的状态和输出均可表示为输入变量和电路原来状态的逻辑函数C、用包含输出与输入逻辑关系的函数式不可以完整地描述时序电路的逻辑功能D、用包含输出与输入逻辑关系的函数

40、式可以完整地描述时序电路的逻辑功能6.下图电路中,74LS161构成了(D)MIA、十二进制计数器 B、七进制计数器 C、十六进制计数器 D、十三进制计数器7.下列说法正确的是(D)A、加法器不可以设计成减法器 B、用加法器可以设计任何组合逻辑电路C、用加法器不可以设计组合逻辑电路 D、用加法器可以设计组合逻辑电路,但逻辑函数必须能化成两个数相加的形式8.若J二X,则完成(C)触发器的逻辑功能。A.、SR触发器 B、T触发器 C、D触发器 D、T触发器9 .8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。(D)A.、1 B、2 C、4 D、810.下图电路中,两片74LS1

41、60构成了(A.)A、八十三进制计数器 B、八十二进制计数器 C、八十六进制计数器 D、八十四进制计数器11.分析图中所示输入、输出Q的波形。则该触发器为(B)(5分)A、上升沿触发的T触发器 B、上升沿触发的D触发器 C、下降沿触发的T触发器 D、下降沿触发的D触发器12.在下列逻辑电路中,不是组合逻辑电路的有(D)A.、译码器 B、编码器 C、全加器 D、寄存器13.下列说法不正确的是(B)A、同步时序电路中,所有触发器状态的变化都是同时发生的B、异步时序电路的响应速度与同步时序电路的响应速度完全相同C、异步时序电路的响应速度比同步时序电路的响应速度慢D、异步时序电路中,触发器状态的变化不

42、是同时发生的14.不可以作为同步时序逻辑电路存储元件的触发器是(A)A、SR锁存器 B、JK触发器 C、D触发器 D、T触发器15.构成一个五进制的计数器至少需要(C)个触发器A.、5 4 C、3 D、216.在下图所示电路中,能完成Q i=O逻辑功能的电路有()o17.把一个五进制计数器与一个四进制计数器串联可得到(D)进制计数器。A.4 B.5 C.9 D.2018.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。A.N B.2N C.N2 D.2N19 .N个触发器可以构成能寄存(B)位二进制数码的寄存器。A.N-1 B.N C.N+1 D.2N20.五个D触发器构成环形计数器

43、,其计数长度为(A.)oA.5 B.10 C.25 D.3221.同步时序电路和异步时序电路比较,其差异在于后者(B)。A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关22.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用(B)级触发器。A.2 B.3 C.4 D.823.用二进制异步计数器从0做加法,计到十进制数1 7 8,则最少需要(D)个触发器。A.2 B.6 C.7 D.8 E.1024.同步计数器和异步计数器比较,同步计数器的显著优点是(A.)A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。25.把个五进制计数器与一个四进制计数器串联可得到(D)进制计数器。A.4 B.5 C.9 D.2026.下列逻辑电路中为时序逻辑电路的是(C),A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器27.单稳态触发器的输出状态有(C)A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态28.一位8421BCD码计数器至少需要(B)个触发器。A.3 B.4 C.5 D.10

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁