《数字电子技术试题及答案题库.docx》由会员分享,可在线阅读,更多相关《数字电子技术试题及答案题库.docx(27页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、数字电子技术根底试题一 一, 填空题 : 每空1分,共10分 1 (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为: , 和 。 4 . 主从型JK触发器的特性方程 = 。 5 . 用4个触发器可以存储 位二进制数。 6 . 存储容量为4K8位的RAM存储器,其地址线为 条, 数据线为 条。 二, 选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中全部触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是: 图。 图 1 2.以下几种TTL
2、电路中,输出端可实现线及功能的电路是 。 A, 或非门 B, 及非门 C, 异或门 D, OC门 3.对CMOS及非门电路,其多余输入端正确的处理方法是 。 A, 通过大电阻接地1.5K B, 悬空 C, 通过小电阻接地1K D, 通过电阻接V CC 4.图2所示电路为由555定时器构成的 。 A, 施密特触发器 B, 多谐振荡器 C, 单稳态触发器 D, T触发器 5.请推断以下哪个电路不是时序逻辑电路 。图2A, 计数器 B, 存放器C, 译码器 D, 触发器 6以下几种A/D转换器中,转换速度最快的是 。 图2 A, 并行A/D转换器 B, 计数型A/D转换器 C, 逐次渐进型A/D转换
3、器 D, 双积分A/D转换器 7某电路的输入波形 u I 和输出波形 u O 如图 3所示,那么该电路为 。 图3 A, 施密特触发器 B, 反相器 C, 单稳态触发器 D, JK触发器 8要将方波脉冲的周期扩展10倍,可采纳 。 A, 10级施密特触发器 B, 10位二进制计数器 C, 十进制计数器 D, 10位D/A转换器 9, 逻辑函数 及其相等的函数为 。 A, B, C, D, 10, 一个数据选择器的地址输入端有3个时,最多可以有 个数据信号输出。 A, 4 B, 6 C, 8 D, 16 三, 逻辑函数化简 每题5分,共10分 1, 用代数法化简为最简及或式 Y= A + 2,
4、用卡诺图法化简为最简或及式 Y= + C +A D,约束条件:A C + A CD+AB=0 四, 分析以下电路。 每题6分,共12分 1, 写出如图4所示电路的真值表及最简逻辑表达式。 图 4 2, 写出如图5所示电路的最简逻辑表达式。 图 5 五, 推断如图 6所示电路的逻辑功能。假设 u B =-20V,设二极管为志向二极管,试依据 u A 输入波形,画出 u 0 的输出波形 8分 t 图 6 六, 用如图 7所示的8选1数据选择器CT74LS151实现以下函数。8分 YA,B,C,D=m(1,5,6,7,9,11,12,13,14) 图 7 七, 用 4位二进制计数集成芯片CT74LS
5、161采纳两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端。10分 图 8 八, 电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1 , Z 2 , Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 , Q 1 , Z 1 , Z 2 , Z 3 的输出波形。 设 Q 0 , Q 1 的初态为0。 12分 数字电子技术根底试题一参考答案 一, 填空题 : 1 (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1。 3 . 高电平, 低电平和高阻态
6、。 4 . 。 5 . 四。 6 . 12, 8 二, 选择题: 1.C 2.D 3.D 4.A 5.C 6.A 7.C 8.C 9.D 10.C 三, 逻辑函数化简 1, Y=A+B 2, 用卡诺图圈0的方法可得:Y= +DA+ + 四, 1, 该电路为三变量判一样电路,当三个变量都一样时输出为1,否那么输出为0。 2, B =1, Y = A , B =0 Y 呈高阻态。 五, u 0 = u A u B ,输出波形 u 0 如图 10所示: 图 10 六, 如图 11所示: D 图11 七, 接线如图 12所示: 图 12 全状态转换图如图 13 所示: a b 图 13 八, , ,
7、波形如图 14所示: 数字电子技术根底试题二 一, 填空题 : (每空1分,共10分) 1八进制数 (34.2 ) 8 的等值二进制数为 2 ; 十进制数 98 的 8421BCD 码为 8421BCD 。 2 . TTL 及非门的多余输入端悬空时,相当于输入 电平。 3 .图15所示电路 中 的最简逻辑表达式为 。 图 15 4. 一个 JK 触发器有 个稳态,它可存储 位二进制数。 5. 假设将一个正弦波电压信号转换成同一频率的矩形波,应采纳 电路。 6. 常用逻辑门电路的真值表如表1所示,那么 F 1 , F 2 , F 3 分别属于何种常用逻辑门。 表 1 A B F 1 F 2 F
8、3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F 1 ;F 2 ;F 3 。 二, 选择题: (选择一个正确答案填入括号内,每题3分,共30分 ) 1, 在四变量卡诺图中,逻辑上不相邻的一组最小项为: A, m 1 及m 3 B, m 4 及m 6 C, m 5 及m 13 D, m 2 及m 8 2, L=AB+C 的对偶式为: A , A+BC ; B , A+B C ; C , A+B+C ; D , ABC ; 3, 半加器和的输出端及输入端的逻辑关系是 A, 及非 B, 或非 C, 及或非 D, 异或 4, TTL 集成电路 74LS138 是
9、/ 线译码器,译码器为输出低电平有效,假设输入为 A 2 A 1 A 0 =101 时,输出: 为 。 A . 00100000 B. 11011111 C.11110111 D. 00000100 5, 属于组合逻辑电路的部件是 。 A, 编码器 B, 存放器 C, 触发器 D, 计数器 6存储容量为8K8位的ROM存储器,其地址线为 条。 A, 8 B, 12 C, 13 D, 14 7, 一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为 V。 A, 1.28 B, 1.54 C, 1.45 D, 1.56 8, T触发器中,当T=1时,触发器实现
10、 功能。 A, 置1 B, 置0 C, 计数 D, 保持 9, 指出以下电路中能够把串行数据变成并行数据的电路应当是 。 A, JK触发器 B, 3/8线译码器 C, 移位存放器 D, 十进制计数器 10, 只能按地址读出信息,而不能写入信息的存储器为 。 A, RAM B, ROM C, PROM D, EPROM 三, 将以下函数化简为最简及或表达式此题 10分 1. 代数法 2, F 2 A,B,C,D=m (0,1,2,4,5,9)+d (7,8,10,11,12,13)卡诺图法 四, 分析如图 16所示电路,写出其真值表和最简表达式。10分 五, 试设计一个码检验电路,当输入的四位二
11、进制数 A, B, C, D为8421BCD码时,输出Y为1,否那么Y为0。要求写出设计步骤并画电路图 10分 六、 分析如图17所示电路的功能,写出驱动方程, 状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路? 10分 图17七, 试说明如图 18所示的用555 定时器构成的电路功能,求出U T+ , U T- 和U T ,并画出其输出波形。 10分 图 18 八, 如图19所示的十进制集成计数器; 的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。 10分 图 19 数字电子技术根底试题二参考答案 一, 填空题 : 11100
12、.01 , 10011000 高 AB 两 , 一 多谐振荡器 同或 , 及非门 , 或门 二, 选择题: 1 D 2. B 3. D 4. B 5. A 6. C 7. C 8. C 9. C 10. B 三, 1. 2. 四, 1. 2. , , , 五, 六, 同步六进制计数器,状态转换图见图 20。 图 20 七, , , ,波形如图 21 所示 图 21 八, 八进制计数器电路如图 22所示。数字电子技术试题三及答案.一选择题18分1以下式子中不正确的选项是 a1AA bAA=A c d1A12以下结果中正确的选项是 aYA bYB cYAB d3TTL反相器输入为低电平常其静态输入
13、电流为 a3mA b5mA c1mA d7mA4以下说法不正确的选项是 a集电极开路的门称为OC门 b三态门输出端有可能出现三种状态高阻态, 高电平, 低电平 cOC门输出端干脆连接可以实现正逻辑的线或运算 d利用三态门电路可实现双向传输5以下错误的选项是 a数字比拟器可以比拟数字大小 b实现两个一位二进制数相加的电路叫全加器 c实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d编码器可分为一般全加器和优先编码器6以下描述不正确的选项是 a触发器具有两种状态,当Q=1时触发器处于1态b时序电路必定存在状态循环c异步时序电路的响应速度要比同步时序电路的响应速度慢 d边沿触发器具有前沿触发
14、和后沿触发两种方式,能有效克制同步触发器的空翻现象7电路如以下图图中为下降沿Jk触发器,触发器当前状态Q3 Q2 Q1为“011,请问时钟作用下,触发器下一状态为 a“110 b“100 c“010 d“0008, 以下描述不正确的选项是 a时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。b存放器只能存储小量数据,存储器可存储大量数据。c主从JK触发器主触发器具有一次翻转性d上面描述至少有一个不正确9以下描述不正确的选项是 aEEPROM具有数据长期保存的功能且比EPROM运用便利b集成二十进制计数器和集成二进制计数器均可便利扩展。c将移位存放器首尾相连可构成环形计数器d上面描
15、述至少有一个不正确二推断题10分1TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下 2三态门输出为高阻时,其输出线上电压为高电平 3超前进位加法器比串行进位加法器速度慢 4译码器哪个输出信号有效取决于译码器的地址输入信号 5五进制计数器的有效状态为五个 6 施密特触发器的特点是电路具有两个稳态且每个稳态须要相应的输入条件维持。 7 当时序逻辑电路存在无效循环时该电路不能自启动8 RS触发器, JK触发器均具有状态翻转功能 9 D/A的含义是模数转换 10构成一个7进制计数器须要3个触发器 三计算题5分如下图电路在Vii5V时输出电压V0分别为多少,三极
16、管分别工作于什么区放大区, 截止区, 饱和区。四分析题24分1分析如下图电路的逻辑功能,写出Y1, Y2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。 2分析下面的电路并答复以下问题(1) 写出电路激励方程, 状态方程, 输出方程(2) 画出电路的有效状态图(3) 当X=1时,该电路具有什么逻辑功能五应用题43分 1用卡诺图化简以下逻辑函数 ,给定约束条件为ABCD02有一水箱,由大, 小两台水泵ML和MS供水,如下图。水箱中设置了3个水位检测元件A, B, C。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停顿工作;水位低于
17、C点而高于B点时MS单独工作;水位低于B点而高于A点时ML单独工作;水位低于A点时ML和MS同时工作。试用74LS138加上适当的逻辑门电路限制两台水泵的运行。74LS138的逻辑功能表输 入输 出S1A2 A1 A0 0XX X X1 1 1 1 1 1 1 1 X1X X X1 1 1 1 1 1 1 1100 0 00 1 1 1 1 1 1 1100 0 11 0 1 1 1 1 1 1100 1 01 1 0 1 1 1 1 1100 1 11 1 1 0 1 1 1 1101 0 01 1 1 1 0 1 1 1101 0 11 1 1 1 1 0 1 1101 1 01 1 1
18、1 1 1 0 1101 1 11 1 1 1 1 1 1 0 3 74LS161逻辑符号及功能表如下 CTP CTT CP D0 D1 D2 D3Q0 Q1 Q2 Q30 1 0 d0d1 d2 d31 1 1 1 1 1 0 1 1 0 1 0 0 0 0d0 d1 d2 d3正常计数保持但C=0保持 1假定161当前状态Q3 Q2 Q1Q0为“0101“D0 D1 D2 D3为“全1,=0,请画出在两个CP作用下的状态转换关系?2请用复位法设计一个六进制记数器可附加必要的门电路4分析右面的电路并答复以下问题1该电路为单稳态触发器还是无稳态触发器?2当R=1k, C=20uF时,请计算电路
19、的相关参数对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期。A卷答案一选择题18分 1 c 2 c 3 c 4 c 5b 6 A 7 B 8 A 9 B 二推断题10分1 2 3 4 5 6 7 8 9 10 三计算题解:1时,三极管截止,工作在截止区,; 2时,三极管导通,工作在饱和区, 四, 分析题12, 1Qn+11=XQ2 Q n+12= Y=XQ123当X=1时,该电路为三进制计数器五:应用题1 解:1由图可以写出表达式: 2真值表如下:ABCABACBCY2Y10000000000010001010100001010110010101000000011010101101101
20、00110111111011(3)推断逻辑功能:Y2Y1表示输入1的个数。2 解:1输入A, B, C按题中设定,并设输出ML1时,开小水泵ML0时,关小水泵MS1时,开大水泵MS1时,关大水泵;2依据题意列出真值表:ABCMLMS000000010101001110100101110111113由真值表化简整理得到:4令A=A,B=B,C=C,画出电路图:1“0101 “1111 “11112“0110时复位4, 1单稳态 220mS数字电子技术根底试题四一, 选择题每题2分,共26分1将代码(10000011)8421转换为二进制数 。A, 010000112 B, 010100112 C
21、, 100000112 D, 0001001100012 2函数的对偶式为 。A, EMBED Equation.3 B, ;C, EMBED Equation.3 D, 3有符号位二进制数的原码为11101,那么对应的十进制为 。A, -29 B, +29 C, -13 D, +134逻辑函数的最简的及或式 。 A, AC+BD; B, C, AC+B D, A+BD5逻辑函数的F=的标准及或式为 。A, B, C, D, 6逻辑函数YA,B,C=的最简及或非式为 。A, B, C, D, 7逻辑函数YA,B,C,D=其约束条件为AB+AC=0那么最简及或式为 。A, B, ;C, D, 8
22、以下图为TTL逻辑门,其输出Y为 。A, 0 B, 1 C, D, 9以下图为OD门组成的线及电路其输出Y为 。A, 1 B, 0 C, D, 10以下图中触发器的次态方程Qn+1为 。A, A B, 0 C, Qn D, n11RS触发器要求状态由0 1其输入信号为 。A, RS=01 B, RS=1 C, RS=0 D, RS=1012电源电压为+12V的555定时器, 组成施密特触发器,限制端开路,那么该触发器的回差电压VT为 。A, 4V B, 6V C, 8V D, 12V13为了将三角波换为同频率的矩形波,应选用 。A, 施密特触发器 B, 单稳态触发器 C, 多谐振器 D, 计数
23、器二, 推断题每题1分,共10分 1OC门的输出端可并联运用。 2当TTL门输出电流IOH=0.4mA, IOL=16mA,IIH=40A,IIL=1mA时N=16。 3N进制计数器可以实现N分频。 4组合逻辑电路在随意时刻的输出不仅及该时刻的输入有关,还及电路原来的状态有关。 5单稳态触发器暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度。 6在逻辑电路中三极管即可工作在放大,饱和, 截止状态。 7逻辑函数Y=满意肯定条件时存在两处竞争冒险。 8存放器, 编码器, 译存器, 加法器都是组合电路逻辑部件。 9二进制数101110B转换成8421BCD码为0100 01108421。 10逻辑
24、函数YABC=时即:YABC=。三, 分析题共20分1试分析同步时序逻辑电路,要求写出各触发器的驱动方程, 状态方程,画出完整的状态转换图按Q3Q2Q1排列。6分 2分析以下图由74160构成的计数器为几进制计数器,画出有效状态转换图。4分 Q0 Q3 Q2 Q1 D0 D3 D2 D1 CP C ET EP 74160 1 1 RDLDCP 13分析逻辑电路,要求写出输出逻辑式, 列出真值表, 说明其逻辑功能。6分4分析如下74LS153数据选择器构成电路的输出逻辑函数式。4分FABYD0 D1 D2 D 3 A1A0四, 设计题共26分1用74LS160及少量的及非门组成能显示0048的计
25、数器运用 完成。8分D0 D1 D2 D3 Q0 Q1 Q2 Q3 EP ET CP C 74160 D0 D1 D2 D3 Q0 Q1 Q2 Q3 EP ET CP C 74160 2试用图示3线8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:1写出表达式的转换过程6分;2在给定的逻辑符号图上完成最终电路图。6分3运用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为00010111时间依次自左向右。6分五, 画图题共18分1用555定时器及电阻R1, R2和电容C构成一个多谐振荡器电路。画出电路,并写出脉冲周期T的计算公式。8分VCC DISC
26、VCO GND 555 VO TH 2图a中CP的波形如图b所示。要求:1写出触发器次态Qn+1的最简函数表达式和Y1, Y2的输出方程。4分2在图b中画出Q, Y1和Y2的波形设Q n=06分图b图a数字电子技术根底试题答案A卷 一, 选择题26分每题2分 1, B 2, A 3, C 4, B 5, A 6, A 7, A 8, A 9, A 10, A 11, A12, A 13, B二, 推断题10分每题1分 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 三, 分析题22分1 8分驱动方程3分 状态方程3分状态转换图2分 2, (4分) 为五进制计数器2分 状态转换图2分 3, 6分逻辑式:2分真值表:2分逻辑功能:2分数值比拟器4, 4分四, 设计题24分1, 6分2, 12分转换过程6分 连接图6分3, 6分五, 画图题18分1, 8分2分6分图2, 10分次态, Y1 , Y2方程4分波形6分