《实验:基本门电路及触发器.ppt》由会员分享,可在线阅读,更多相关《实验:基本门电路及触发器.ppt(9页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、一、实验目的.了解TTL电路的原理、性能和使用方法,验证基本门电路逻辑功能,利用基本门设计逻辑电路;.验证D触发器、J-K触发器的逻辑功能;熟悉触发器的使用方法。二、实验内容(一)验证门电路的逻辑功能.验证与非门(74LS00)逻辑功能;.验证异或门(74LS86)逻辑功能;3.验证异或门74LS86和74LS00实现的全加器逻辑功 能 4.验证异或门(74LS86)和与门(74LS08)实现的半加 器的逻辑功能(选做);(二)验证触发器的逻辑功能.J-K触发器74LS112逻辑功能.D触发器74LS74逻辑功能实验三:基本门电路及触发器实验74LSXX管脚排列1 2 3 4 5 6 GNDV
2、cc 13 12 11 10 9 8四2输入与非门74LS00F=AB12345761A1B1Y2A2BGND2YVcc4A4B4Y3A3Y3B14131211108912345761A1B1Y2A2BGND2YVcc4B4A4Y3B3Y3A141312111089四2输入与门74LS08F=AB12345761A1B1Y2A2BGND2YVcc4A4B4Y3A3Y3B141312111089四2输入异或门74LS86F=A B双D触发器74LS7412345761Rd1D1CP1Sd1QGND1QVcc2Rd2D2CP2Sd2Q2Q14131211108912345761A1B2A2B2CG
3、ND2YVcc1C1Y3C3B3Y3A141312111089三3输入与非门74LS10F=A B C双JK触发器74LS11212345761CP2Rd1Sd1JVcc2CP1K1Q1QGND2K2Q2Q81615141312101192Sd2J1Rd图3-1 与非门电路FAB&图3-2 异或门电路 A B图3-3 半加器(选做)&CnSnAnBn=1图3-4 全加器An&=1BnCn-1=1CnSn74LS0074LS8674LS86F=1三.实验原理图74LS08验证触发器逻辑关系验证触发器逻辑关系1、J-K触发器:触发器:74LS112 图图3-5 J-K3-5 J-K触发器触发器 图
4、图3-6 D3-6 D触发器触发器 输 入与非门输出异或门输出半加器输出A B 0 0A B 0 1A B 1 0A B 1 1314219513245Sn,Cn,2、D触发器触发器74LS7420 Vcc8 GNDD D、JK JK 触发器功能测试触发器功能测试 CPD0 0 11 0 1CP J K 0 0 0 1 0 1 0 1 1 0 0 1 1 1 0 11.利用与非门实现下列逻辑表达式利用与非门实现下列逻辑表达式 74LS00 74LS10 74LS00 74LS10 F=A+B+C F=A+B+C2.2.由下图写出真值表由下图写出真值表及逻辑表达式及逻辑表达式(三)设计&ABCF
5、四.实验报告要求1.1.画出实验线路图画出实验线路图,并标出芯片引脚;并标出芯片引脚;2.2.写出实验要求中逻辑表达式及真值表。写出实验要求中逻辑表达式及真值表。3.3.画出与画出与CPCP脉冲相应的各触发器输出端波形脉冲相应的各触发器输出端波形,并说明其触发方式并说明其触发方式.五.思考题1.实验用的与非门中不用的输入端如何处理?2.如果与非门的一个输入端接时钟,其余输入端应是什么状态时才允许脉冲通过?3.J-K触发器 Qn=0 时,如果时钟脉冲CP到来后,触发器处于“1”态,J-K两端应预先分别是什么状态?4.J-K触发器与D触发器的触发边沿有何不同?74LS0074LS7474LS8674LS11274LS08实验用芯片所在位置