组成原理复习题-(4).pdf

上传人:ylj18****41534 文档编号:80867300 上传时间:2023-03-23 格式:PDF 页数:7 大小:931.85KB
返回 下载 相关 举报
组成原理复习题-(4).pdf_第1页
第1页 / 共7页
组成原理复习题-(4).pdf_第2页
第2页 / 共7页
点击查看更多>>
资源描述

《组成原理复习题-(4).pdf》由会员分享,可在线阅读,更多相关《组成原理复习题-(4).pdf(7页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、精品文档 1欢迎。下载 山东理工组成原理试题四 选择题(每小题 1 分,共 20 分)1.1946 年研制成功的第一台电子数字计算机称为 _,1949 年研制成功的第一台程 序内存的计算机称为 _ A EDVAC,MARKI B.ENIAC,EDSAC C.ENIAC,MARKI D.ENIAC,UNIVACI 2.至今为止,计算机中的所有信息仍以二进制方式表示的理由是 _。A 节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便 3.(2000)10 化成十六进制数是 _。A(7CD)16 B(7D0)16 C(7E0)16 D(7F0)16 4.下列数中最大的数是 _。A(10

2、010101)2 B(227)8 C 5.运算器虽有许多部件组成,但核心部分是 A 数据总线 B 算术逻辑运算单元 9.某一 SRAM 芯片,其容量为 512X 8 位,考虑电源端和接地端,该芯片引出线的最小 数目应为 _。A.23 B.25 C.50 D.19 10.寄存器间接寻址方式中,操作数处在 _。A.通用寄存器 B.程序计数器 C.堆栈 D.主存单元 11.描述汇编语言特性的概念中,有错误的句子是 _。A.对程序员的训练要求来说,需要硬件知识 B.汇编语言对机器的依赖性高 C.用汇编语言编制程序的难度比高级语言小 D.汇编语言编写的程序执行速度比高级语言快 12.在 CPU 中跟踪指

3、令后继地址的寄存器是 _。A主存地址寄存器 B.程序计数器 C.指令寄存器 D.状态条件寄存器 13.下面描述 RISC 机器基本概念中,正确的表述是 _ A.RISC 机器不一定是流水 CPU B.RISC 机器一定是流水 CPU C.RISC 机器有复杂的指令系统 D.其 CPU 配备很少的通用寄存器 14.多总线结构的计算机系统,采用 _ 方法,对提高系统的吞吐率最有效。A.多端口存储器 B.提高主存速度 C.交叉编址多模块存储器 D.cache 15.以下四种类型指令中,执行时间最长的是 _。A.RR 型指令 B.RS 型指令 C.SS 型指令 D.程序控制指令 16.信息只用一条传输

4、线,且采用脉冲传送的方式称为 _ 。A.串行传送 B.并行传送 C.并串型传送 D.分时传送 17.描述 PCI 总线中基本概念不正确的是 _。(96)16 D(143)5 _ 。C 多路开关 D 累加寄存器 6.根据标准规定,每个汉字在计算机内占用 A 一个字节 B.二个字节 C 7.存储单元是指 _。A 存放一个机器字的所有存储元 C 存放一个字节的所有存储元的集合 8.机器字长 32 位,其存储容量为 4MB,A 1M B 1MB C 4M D _ 存储。三个字节 D 四个字节 B 存放一个二进制信息位的存储元 D 存放两个字节的所有存储元的集合 若按字编址,它的寻址范围是 _。4MB

5、精品文档 2欢迎。下载 A.PCI 总线是一个与处理器无关的高速外围总线 B.PCI 总线的基本传输机制是猝发式传输 C.PCI 设备不一 定是 主设备 D.系统中只允许有一条 PCI 总线 18.带有处理器的设备一般称为 _ 设备。A.智能化 B.交互式 C.远程通信 D.过程控制 19.发生中断请求的可能条件是 _ 。A.一条指令执行结束 B.一次 I/O 操作开始 C.机器内部发生故障 D.一次 DMA 操作开始 20.采用 DMA 方式传送数据时,每传送一个数据就要用一个 _ 时间。A.指令周期 B.机器周期 C.存储周期 D.总线周期 二.填空题(每空 1 分,共 20 分)1.目前

6、的 CPU 包括 A._、B._ 和 cache.2.汉字的 A._ 、B._ 、C._ 是计算机用于汉字输入、内部处理、输出三 种不同用途的编码。3.存储器的技术指标有存储容量、存取时间、A._ 和 B._ 。4.双端口存储器和多模块交叉存储器属于 A._ 存储器结构。前者采用 B._ 技术,后者采用 C._ 技术。5.堆栈是一种特殊的数据寻址方式,它采用 A._ 原理。按结构不同,分为 B._ 堆栈和 C._ 堆栈。6.多媒体 CPU 是带有 A._ 技术的处理器。它是一种 B._技术,特别适合于图 像数据处理。7.按照总线仲裁电路的位置不同,可分为 A._ 仲裁和 B._ 仲裁。8.DM

7、A 控制器访采用以下三种方法:A._、B._、C._。三.简答题(每小题 5 分,共 20 分)1.简述 CPU 的主要功能。2.集中式仲裁有几种方式?3.什么是存储保护?通常采用什么方法?4.什么是 RISC?RISC 指令系统的特点是什么?四.应用题(每小题 5 分,共 40 分)1.若浮点数 X 的二进制存储格式为(41360000)16,求其 32 位浮点数的十进制值。2.已知 X=-0.01111,Y=+0.11001,求X补,-X补,Y补,-Y补,X+Y=?,X-Y=?3.设有一个具有 20 位地址和 32 位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器

8、由 512k X 8 位的 SRAM 芯片组成,需多少片?(3)需多少位地址作芯片选择?精品文档 3欢迎下载 4.指令格式如下所是,其中 0P 为操作码字段,试分析指令格式特点。15 10 7 4 3 0 OP -源寄存器 基址存储器 位移量(16 位)5.用时空图法证明流水 CPU 比非流水 CPU 具有更高的吞吐率。6.画出单机系统中采用的三种总线结构。7.某双面磁盘每面有 220 道,内层磁道周长 70cm,位密度 400 位/cm,转速 3000 转/分,问:(1)磁盘存储容量是多少?(2)数据传输率是多少?8.某刷新存储器所需的带宽为 160MB/S 实际工作时,显示适配器的几个功能

9、部分要 争用刷存的带宽。假定总带宽的 50%用于刷新屏幕,保留 50%带宽用于其他非刷新 功能。问刷存总带宽应为多少?为达到这样的刷存带宽,应采取何种技术措施?答案 一.选择题(每小题 1 分,计 20 分)15.C 16.A 17.D 18.A 19.B 二.填空题(每空 1 分,计 20 分)1.A.控制器 B.运算器 2.A.输入编码 B.内码 C.字模码 3.A.存储周期 B.存储器带宽 4.A.并行 B.空间并行 C.时间并行 5.A.先进后出 B.寄存器 C.存储器 6.A.MMX B.多媒体扩展结构 7.A.集中式 B.分布式 8.A.停止 CPU 访问 B.周期挪用 C.DMA

10、 和 CPU 交替访内 三.简答题(每题 5 分,计 20 分)1.CPU 主要有以下四方面的功能:(1)指令控制:程序的顺序控制,称为指令控制。(2)操作控制:CPU 管理并产生由内存取出的每条指令的操作信号,把各种操作信号 送往相应部件,从而控制这些部件按指令的要求进行动作。(3)时间控制:对各种操作实施时间上的控制,称为时间控制。(4)数据加工:对数据进行算术运算和逻辑运算处理,完成数据的加工处理。2.三种方式:链式查询方式,计数器定时查询方式,独立请求方式。3.当多个用户共享主存时,为使系统能正常工作,应防止由于一个用户程序出错而破坏其 1.B 2.C 3.B 4.B 5.B 6.B

11、7.A 8.A 9.D 10.D 11.C 12.B 13.B 14.A、C D 20.C 精品文档 4欢迎下载 5.解:入一 它用户的程序和系统软件,还要防止一个用户程序不合法的访问不是分给它的主存区域。为 此,系统提供存储保护。通常采用的方法是:存储区域保护和访问方式保护。4.RISC 是精简指令系统计算机,它有以下特点:(1)选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。(2)指令长度固定,指令格式种类少,寻址方式种类少。(3)只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行。(4)大部分指令在一个机器周期内完成。(5)CPU 中通用寄存器数量相当多。(6)以硬

12、布线控制为主,不用或少用微指令码控制。(7)一般用高级语言编程,特别重视编译优化工作,以减少程序执行时间。四.应用题(每题 5 分,计 40 分)1.解:将 16 进制数展开后,可得二进制格式为 0 1000 0010 0110 1100 0000 0000 0000 000 S 阶码 8 位 尾数 23 位 指数 e=阶码-127=10000010-01111111=00000011=(3)10 包括隐藏位 1 的尾数 1.M=1.011 0110 0000 0000 0000 0000=1.011011 S e 3 于是有 X=(-1)X 1.MX 2=+(1.011011)X 2=+10

13、11.011=(11.375)10 故需 1 位地址线作芯片片选选择(CS),用选第 1 个模块,用 A9 选第 2 个模 块。4.解:(1)双字长二地址指令,用于访问存储器(2)操作码字段 OP 为六位,可以指定 64 种操作(3)一个操作数在源寄存器(共 16 个),另一个操作数在存储器中(由基址寄存器 和位移量决定),所以是 RS 型指令。2.解:凶补=1.10001-X 凶 补=11.10001+Y 补=00.11001 00.01010 补=0.01111 丫 补=0.11001-Y 补=11.10001 补=11.00111 补=1.00111 3.X+Y=+0.01010 解:(

14、1)应为 32 位字长为 4M 字节的信息(2)SRAM 芯片容量为 所需芯片数目为:X+-Y 10.11000 X-Y 结果发生溢出 20 4B,2=1M=1024K,存储器容量为 20 2 X 4B=4MB,可存储 512KX 8 位=512KB=0.5MB 4MB-0.5MB=8 片 即芯片片内地址线 19 位,存储器容量为 1M,地址线为 20 位,S 1 S2 S3 S4(a)指令周期流程 精品文档 5欢迎下载 (C标量流水蛛时空圏 图 C4.1 时空图法:假设指令周期包含四个子过程:取指令(IF)、指令译码(ID)、执行运算(EX)、结果写回(WB,每个子过程称为过程段(S),这样

15、,一个流水线由一系列串连的 过程段组成。在统一时钟信号控制下,数据从一个过程段流向相邻的过程段。图 C4.1(b)表示非流水 CPU 的时空图。由于上一条指令的四个子过程全部执行完毕后 才能开始下一条指令,因此每隔 4 个单位时间才有一个输出结果,即一条指令执行结束。图 C4.1(c)表示流水 CPU 的时空图。由于上一条指令与下一条指令的四个过程在时间 上可以重叠执行,因此,当流水线满载时,每一个单位时间就可以输出一个结果,即执行一 条指令。比较后发现:流水 CPU 在八个单位时间中执行了 5 条指令,而非流水 CPU 仅执行 2 条 指令,因此流水 CPU 具有更强大的数据吞吐能力。6.单

16、总线结构:系统总线 精品文档 6欢迎下载 7.解:(1 每道信息量=400 位/cm X 70cm=28000 位=3500B 每面信息量=3500B X 220=770000B 磁盘总容量=770000B X 2=1540000B(2)磁盘数据传输率(磁盘带宽)Dr=r X N N 为每条磁道容量 N=3500B r 为磁盘转速 r=3000 转/60s=50 转/s 所以 Dr=50/s X 3500B=175000B/S 8.解:刷存总带宽 160MB/S X 100/50=320MB/S 可采用如下技术措施:(1)使用高速的 DRAM 芯片组成刷存(2)刷存采用多体交叉结构(3)加大刷存至显示控制器的内部总线宽度(4)刷存采用双端口存储器结构,将刷新端口与更新端口分开系统总线 CPU 内存总线 内存 【/O 接1 g 接【1 系统总线 图 C4.3 三总线结构:精品文档 7欢迎下载 欢迎您的下载,资料仅供参考!致力为企业和个人提供合同协议,策划案计划书,学习资料等等 打造全网一站式需求

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 解决方案

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁