组成原理复习题.doc

上传人:豆**** 文档编号:24050478 上传时间:2022-07-03 格式:DOC 页数:3 大小:293.50KB
返回 下载 相关 举报
组成原理复习题.doc_第1页
第1页 / 共3页
组成原理复习题.doc_第2页
第2页 / 共3页
点击查看更多>>
资源描述

《组成原理复习题.doc》由会员分享,可在线阅读,更多相关《组成原理复习题.doc(3页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流组成原理复习题.精品文档.组成原理复习题一、 填空题1SRAM存储信息的原理是 ,DRAM存储信息的原理是 。 2中断的两个重要特征是随机性和 。多中断源系统中一个完整的中断执行步骤包括中断请求、 、 、 和 等5个阶段。 3按照指令操作码的格式,指令系统可分为定长操作码指令系统和 。目前典型的计算机指令系统主要有 和 两种。 4在微程序控制器中,微指令寄存器的内容通常分为微命令字段、 两部分。若微命令字段采用字段直接编码方式,则分段原则是:把 的微命令编在同一字段,而把 的微命令编在不同字段。若某个微命令字段包含8个有效的微命令,则该字段的

2、宽度至少应为 。 5组合逻辑控制器中常采用的三级时序指的是 、 和 。 6根据DMAC和CPU使用总线的方式,DMA传输方式分为 _、_ _、 。二、 选择题1真值“0”的表示形式具有唯一性的编码是( )。A 原码和反码 B反码 C补码和移码 D补码2高速缓冲存储体系要解决的主要问题是( )。ACPU访问主存储器的空间问题 BCPU访问辅助存储器的空间问题CCPU访问主存储器的速度问题 DCPU访问辅助存储器的速度问题3下列各类存储器中,需要进行定期刷新的是( )。ASRAM BDRAM CE2PROM DFlash ROM4关于浮点数的以下叙述中,不正确的是( )。A尾数部分决定表数的精度,

3、阶码部分决定表数的范围B浮点数规格化的主要目的是使得浮点数的表示形式唯一化C不管尾数采用补码还是原码,规格化浮点数的表数范围相同D浮点数的左规指的是尾数左移,阶码相应地做减法运算5用原码加减交替法实现定点小数的除法运算时,叙述正确的是( )。A被除数除数时也能进行除法运算 B若余数0,商为1,否则商为0C若余数0,商为1,否则商为0 6以下关于微处理器的叙述中,不正确的是( )。A微处理器是计算机系统中负责指令译码和数据处理的功能部件B控制器产生控制信号的依据主要是指令、程序状态字和时序信号C若采用微程序控制器生成控制信号,微处理器中应设置控制存储器D内部运算器采用单总线结构比采用多总线结构的

4、执行效率高7下面关于系统总线及相关技术的叙述中,错误的是( )。A系统总线用来连接计算机系统中CPU、主存和I/O设备等各大功能部件B不同的系统总线结构在一定程序上将会影响计算机系统的数据吞吐量C系统总线仲裁机构用来解决总线主控设备争用总线的问题D系统总线就是一组用于传输信号的传输线8以下主机与外设间传送数据的方式中,属于在内存与外设间传送数据的是( )。A 程序查询方式 B 程序中断方式 C DMA方式 D以上都不是9CPU响应可屏蔽中断请求的时间发生在( )。 A一条指令执行完毕之后 B一个CPU周期结束之后C任意时钟周期结束之后 D检测到可屏蔽中断请求后立即响应10以下所列操作数寻址方式

5、中,操作数来自CPU内部寄存器的是( )。A 直接寻址 B 立即寻址 C 寄存器寻址 D寄存器间接寻址三、 简答题1. 画出微程序控制器的原理框图,并介绍各组成部件的主要功能。2. 什么是寻址方式?列举4种寻址方式并说明其含义。3. 某高速缓冲存储系统中,主存和CACHE的容量分别是16MB和256KB,分块大小为4KB。地址映像和转换方式采用全相联方式,请回答以下几个问题:a) 解释高速缓冲存储系统中“地址映像”和“地址变换”的含义;b) 画出主存和Cache的地址格式,并标明每部分的名称和宽度;c) 所用标志存储器的存储单元数目和存储单元长度各是多少?四、 计算题1采用补码一位乘法规则(B

6、ooth算法)列表计算XY补,并写明每一步所做的操作。X= -0.11011 Y= +0.010102已知规格化二进制浮点数的格式为:尾数采用8位补码(1位数符、7位数值位)表示,阶码采用4位移码(1位阶符、3位数值位)表示。回答以下问题:(1)试确定该格式的规划化浮点数所能表示的最大负数和最大整数;(2)真值X=+0.312522、Y= -0.7522,按照规定的浮点数格式写出计算X、Y的机器数;(3)写出计算X Y的过程和结果。五、 设计题1使用4K16的静态SRAM芯片构成16K16的存储器子系统。请画出该存储器子系统的组成逻辑框图。2参考教材第五章JU-C1模型计算机的数据通路图和第四章JU-C1模型计算机的指令系统,回答以下问题:(1)写出指令“ADD (R0),R1”各个阶段的微命令序列;(2)若已知(R0)=2009H,(R1)=502AH,部分内存单元的内容如下表所示,则以上指令执行后R1的内容是什么?地址内容0100H0102H0102H0104H0104H2009H2009H00FEH502AH1234H

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 小学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁