《电子技术课程设计(14.01.07)..ppt》由会员分享,可在线阅读,更多相关《电子技术课程设计(14.01.07)..ppt(61页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、电子技术综合实验王赟2014.01.071、1月9日-1月11日根据选定的题目设计实验方案,1月13日-1月16日9:0016:00在教四楼10#机房上机调试,有笔记本的同学可携带笔记本自己完成。2、1月13日-1月17日9:0016:00到在教四楼10#机房现场答辩,并提交打印装订好的综合实验报告。(提前完成的同学可以自己约时间:135210690931、每份实验报告包括六个部分:、每份实验报告包括六个部分:封面、目录、实验任务书、封面、目录、实验任务书、正文、附录和参考文献正文、附录和参考文献。2、实验报告必须按统一格式书写,采用、实验报告必须按统一格式书写,采用word文档,要求图文档,
2、要求图文并茂。文并茂。3、用、用“班级班级-学号学号-姓名姓名-题目题目”命名,在命名,在1月月3日下午日下午1:00前前发送至发送至。附件包含:实验报告、仿附件包含:实验报告、仿真电路。真电路。设计报告要求设计报告要求1 13 3 1 14 4 一一电子技术综合实验电子技术综合实验 智力竞赛抢答器智力竞赛抢答器电气与电子工程学院电气与电子工程学院电气电气11*11*12345678901234567890张三张三王赟王赟1 1周周2012014 4 1 1 1717 目目 录录设计任务书设计任务书一、综合实验的目的与要求一、综合实验的目的与要求二、设计框图及电路系统概述二、设计框图及电路系统
3、概述三、各单元电路的设计方案及原三、各单元电路的设计方案及原 理说明、参数计算理说明、参数计算四、调试过程及结果分析四、调试过程及结果分析五、设计及调试中的体会五、设计及调试中的体会六、参考文献六、参考文献设计报告要求设计报告要求设计报告要求设计报告要求一、综合实验的目的与要求1.正文为宋体,五号字 行间距为21 1.1-二、设计框图及电路系统概述1.正文为宋体,五号字 行间距为21 1.1-三、各单元电路的设计方案及原理说明、参数计算1.正文为宋体,五号字 行间距为21 1.1-四、调试过程及结果分析1.正文为宋体,五号字 行间距为21 1.1-五、设计、安装及调试中的体会1.正文为宋体,五
4、号字 行间距为21 1.1-设计报告要求设计报告要求附录(宋体,五号字 行间距为21)附录1:设计流程图或系统框图附录2:系统电子图附录3:数据表格或真值表等附录4:测试数据等参考文献 1 作者1,作者2 书名.出版单位,版本.出版日期 2 作者1,作者2 书名.出版单位,版本.出版日期设计报告要求设计报告要求一、绘制电路原理图要规范,一、绘制电路原理图要规范,不能乱飞线,不能画不能乱飞线,不能画斜线斜线,根据整体规划后的结果合理地预分配不同,根据整体规划后的结果合理地预分配不同器件在原理图编辑区中的位置。这样,即保证电器件在原理图编辑区中的位置。这样,即保证电路的整齐,更方便最后的调试。路的
5、整齐,更方便最后的调试。二、尽可能的二、尽可能的分模块或者分步骤调试分模块或者分步骤调试,这样可以节,这样可以节省大量的重复工作量。省大量的重复工作量。三、善于通过现象判断出错位置,并借助仪器观察三、善于通过现象判断出错位置,并借助仪器观察出错位置以及相关位置的输出变化,进而找出错出错位置以及相关位置的输出变化,进而找出错误。误。1 1、设计方案的正确性与合理性;、设计方案的正确性与合理性;2 2、实验动手能力、实验动手能力(电路图实际水平、调试中分析解决电路图实际水平、调试中分析解决 问题的能力以及创新精神等问题的能力以及创新精神等);3 3、设计过程中的学习态度、工作作风和科学精神;、设计
6、过程中的学习态度、工作作风和科学精神;4 4、答辩情况、答辩情况(课题的论述和回答问题的情况课题的论述和回答问题的情况);5 5、总结报告的规范性、逻辑性和合理性。、总结报告的规范性、逻辑性和合理性。综合评定总成绩:优、良、中、及格和不及格。综合评定总成绩:优、良、中、及格和不及格。课题一课题一 移位寄存器型彩灯控制器移位寄存器型彩灯控制器课题二课题二 智力竞赛抢答器智力竞赛抢答器课题三课题三 电子拔河游戏机电子拔河游戏机课题四课题四 交通信号灯控制器交通信号灯控制器课题五课题五 电子秒表电子秒表课题六课题六 电子密码锁电子密码锁课题七课题七 数字电子钟数字电子钟一、数字系统的基本概念数字系统
7、的基本概念 数字电子技术基础中介绍的编码器、译码器、数据选择数字电子技术基础中介绍的编码器、译码器、数据选择器、加法器、计数器、寄存器等电路,都只能实现某种单器、加法器、计数器、寄存器等电路,都只能实现某种单一的特定的功能,因此称为一的特定的功能,因此称为功能部件级电路功能部件级电路。由若干这样由若干这样的数字电路和逻辑部件构成的的数字电路和逻辑部件构成的,按一定顺序处理和传输数按一定顺序处理和传输数字信号的设备字信号的设备,称为称为数字系统数字系统。数字系统从结构上可以划分为数据处理单元和控制单元数字系统从结构上可以划分为数据处理单元和控制单元两部分两部分,如图所示如图所示。1、整体规划:从
8、要求出发,将整体设计分解为多个小模块或者多个从要求出发,将整体设计分解为多个小模块或者多个步骤。步骤。2、具体设计:根据不同小模块或不同步骤的功能查找可用器件,并根据不同小模块或不同步骤的功能查找可用器件,并辅以外围电路将功能实现。辅以外围电路将功能实现。3、调试整合:将小模块进行组合或者将不同步骤按顺序依次实现。将小模块进行组合或者将不同步骤按顺序依次实现。4、撰写报告:设计报告是学生对课程设计全过程的系统总结。设计报告是学生对课程设计全过程的系统总结。二、数字系统设计的一般步骤二、数字系统设计的一般步骤三、数字系统设计的一般方法三、数字系统设计的一般方法 数字系统的设计方法有两种,即自上而
9、下的设计方法和数字系统的设计方法有两种,即自上而下的设计方法和自下而上的设计方法。现代数字系统的设计常采用自上而自下而上的设计方法。现代数字系统的设计常采用自上而下的设计方法。下的设计方法。自上而下的设计方法是针对数字系统层次化结自上而下的设计方法是针对数字系统层次化结构构的特点的特点,将系统的设计分层次、分模块进行。通常将整个系统从逻将系统的设计分层次、分模块进行。通常将整个系统从逻辑上划分成控制单元和辑上划分成控制单元和数据数据处理单元两大部分。如果控制处理单元两大部分。如果控制单元和处理单元仍比较复杂单元和处理单元仍比较复杂,可以在控制单元和处理单元可以在控制单元和处理单元内部多重地进行
10、逻辑划分内部多重地进行逻辑划分,分解成几个子模块进行逻辑设分解成几个子模块进行逻辑设计计,最后得到所要求的数字系统。最后得到所要求的数字系统。系统系统子系统子系统功能模块功能模块单元电路单元电路元器件元器件印制版图印制版图三、数字系统设计的一般方法三、数字系统设计的一般方法 自上而下的设计方法一般要遵循下列几个步骤自上而下的设计方法一般要遵循下列几个步骤:1.1.明确所要设计系统的明确所要设计系统的功能,功能,进行逻辑抽象。进行逻辑抽象。设计题目通常是比较简单的文字叙述设计题目通常是比较简单的文字叙述,没有细节说明没有细节说明,设计者必须设计者必须对题目消化、理解对题目消化、理解,逐步明确并抽
11、象出系统要完成的逻辑功能逐步明确并抽象出系统要完成的逻辑功能。2.2.确定实现系统功能的确定实现系统功能的总体方案,总体方案,画出系统方框图画出系统方框图。将系统要实现的复杂功能进行分解将系统要实现的复杂功能进行分解,分成若干子功能模块分成若干子功能模块,并确定并确定各功能模块的操作顺序和相互联系各功能模块的操作顺序和相互联系,画出系统的方框图。画出系统的方框图。3.3.设计数据处理单元。设计数据处理单元。明确数据处理单元的基本运算和操作明确数据处理单元的基本运算和操作,它们可以是算术和逻辑运算它们可以是算术和逻辑运算、数据的存储、变换和传送等。选用通用集成电路芯片实现其功能数据的存储、变换和
12、传送等。选用通用集成电路芯片实现其功能。4.4.设计控制单元。设计控制单元。根据数据处理单元进行的操作及操作顺序根据数据处理单元进行的操作及操作顺序,确定控制单元的逻辑功确定控制单元的逻辑功能能。在绝大多数数字系统中在绝大多数数字系统中,控制单元是同步时序电路控制单元是同步时序电路。一、设计任务与要求1 1、要求采用移位寄存器设计一个彩灯控制器。、要求采用移位寄存器设计一个彩灯控制器。2 2、要求实现三种变换花型、要求实现三种变换花型 以某种节拍按一定规律改变彩灯的输入电平值,控制彩以某种节拍按一定规律改变彩灯的输入电平值,控制彩灯的亮与灭,按预定规律显示一定的花型。灯的亮与灭,按预定规律显示
13、一定的花型。花型花型1 1:8 8路彩灯从左至右顺次渐亮,全亮后,逆序渐灭;路彩灯从左至右顺次渐亮,全亮后,逆序渐灭;循环两次。循环两次。花型花型2 2:8 8路彩灯从中间到两边对称地逐次渐亮,全亮后路彩灯从中间到两边对称地逐次渐亮,全亮后仍由中间到两边逐次渐灭;循环两次。仍由中间到两边逐次渐灭;循环两次。花型花型3 3:8 8路彩灯分两半,从左至右顺次渐亮,全亮后则路彩灯分两半,从左至右顺次渐亮,全亮后则灭,循环三次。灭,循环三次。3 3、三种花型先以慢节拍显示一遍,再以快节拍显示一遍,构、三种花型先以慢节拍显示一遍,再以快节拍显示一遍,构成一次大循环,然后重复。当然也可以相反。成一次大循环
14、,然后重复。当然也可以相反。1 1花型真值表花型真值表1 1二、总体方案设计 彩灯控制器:以某种节拍按一定规律改变彩灯的输入电平彩灯控制器:以某种节拍按一定规律改变彩灯的输入电平值,控制彩灯的亮与灭,按预定规律显示一定的花型。因此值,控制彩灯的亮与灭,按预定规律显示一定的花型。因此彩灯控制器需要一个能够按一定规律输出不同高低电平编码彩灯控制器需要一个能够按一定规律输出不同高低电平编码信号的编码发生器,同时还需要编码发生器所要求的时序信信号的编码发生器,同时还需要编码发生器所要求的时序信号和控制信号。由于实际应用场合所用彩灯可能是功率较大号和控制信号。由于实际应用场合所用彩灯可能是功率较大的白炽
15、灯或其它,因此还需要一定的驱动电路,实验中因采的白炽灯或其它,因此还需要一定的驱动电路,实验中因采用发光二极管或指示灯,故可省略驱动电路。彩灯控制器的用发光二极管或指示灯,故可省略驱动电路。彩灯控制器的原理框图如图所示。原理框图如图所示。1 1、原理框图、原理框图1 1二、总体方案设计2 2、设计思路、设计思路(1 1)节拍控制电路)节拍控制电路 三种花型循环一次需要三种花型循环一次需要16*2+8*2+5*3=6316*2+8*2+5*3=63个节拍,再加上清个节拍,再加上清“0 0”一拍,共一拍,共6464拍。三种花型若先以慢节拍显示一遍,再以快拍。三种花型若先以慢节拍显示一遍,再以快节拍
16、显示一遍,这样构成一次大循环共需节拍显示一遍,这样构成一次大循环共需128128节拍。节拍。1 1二、总体方案设计2 2、设计思路、设计思路(1 1)节拍控制电路)节拍控制电路 1 1 :移位脉冲移位脉冲CP的表达式为:的表达式为:二、总体方案设计2 2、设计思路、设计思路(2 2)通用移位寄存器)通用移位寄存器74LS194 74LS194 74LS19474LS194的功能表如下的功能表如下 要实现上述花型显示,关键是移位寄存器的功能控制端要实现上述花型显示,关键是移位寄存器的功能控制端S0S0、S1S1和左移和左移SLSL、右移、右移SRSR的信号电平如何组织。的信号电平如何组织。1 1
17、二、总体方案设计2 2、设计思路、设计思路(2 2)通用移位寄存器)通用移位寄存器74LS194 74LS194 1 1二、总体方案设计2 2、设计思路、设计思路(2 2)通用移位寄存器)通用移位寄存器74LS194 74LS194 1 1二、总体方案设计2 2、设计思路、设计思路(3 3)复位电路)复位电路 复位电路的功能如下:复位电路的功能如下:a)a)系统总复位,用启动开系统总复位,用启动开关关S S控制。控制。b)b)花型花型3 3每每5 5拍清零一次,拍清零一次,。c)c)三种花型运行一遍即第三种花型运行一遍即第6464拍总清零一次,可用拍总清零一次,可用对周期为对周期为6464拍的
18、拍的CP6微微分得到的负脉冲实现。分得到的负脉冲实现。1 12 2一、设计任务与要求 1 1、设计制作一个可容纳六组参赛队的智力竞赛抢答器,每、设计制作一个可容纳六组参赛队的智力竞赛抢答器,每组设置一个抢答按钮供抢答者使用。设置一个组设置一个抢答按钮供抢答者使用。设置一个“系统复位系统复位”按按钮和一个钮和一个“抢答开始命令抢答开始命令”按钮供主持人使用。按钮供主持人使用。2 2、电路具有第一抢答信号的鉴别和锁存功能。在主持人将、电路具有第一抢答信号的鉴别和锁存功能。在主持人将系统复位并发出系统复位并发出“抢答开始命令抢答开始命令”后,若参赛者按下抢答按钮,后,若参赛者按下抢答按钮,就显示最先
19、抢答者的组号,指示抢答有效,并以声音警示。若系就显示最先抢答者的组号,指示抢答有效,并以声音警示。若系统复位但未发统复位但未发“抢答开始命令抢答开始命令”,参赛者就按下抢答按钮,也显,参赛者就按下抢答按钮,也显示抢答者的组号,但指示抢答无效,并以声音警示。要求确定第示抢答者的组号,但指示抢答无效,并以声音警示。要求确定第一个输入的抢答信号,并保持该信号不变,同时使后输入的信号一个输入的抢答信号,并保持该信号不变,同时使后输入的信号无效。无效。3 3、在发出、在发出“抢答开始命令抢答开始命令”后开始计时,经过规定的抢答后开始计时,经过规定的抢答时间后若没有人抢答,就发出时间后若没有人抢答,就发出
20、“抢答时间到抢答时间到”信号,以声光警示,信号,以声光警示,并锁定输入电路使各路抢答信号无法再输入。并锁定输入电路使各路抢答信号无法再输入。4 4、设置计分电路,开始时每组预置为、设置计分电路,开始时每组预置为100100分或其它,答对一分或其它,答对一次加次加1010分,答错减分,答错减1010分。分。二、总体设计思路1 1、本题的根本任务是准确判断出第一抢答者的信号并将其锁、本题的根本任务是准确判断出第一抢答者的信号并将其锁存。实现这一功能可用触发器或锁存器等。在得到第一抢答存。实现这一功能可用触发器或锁存器等。在得到第一抢答信号之后应立即将电路的输入封锁,使其他组的抢答信号无信号之后应立
21、即将电路的输入封锁,使其他组的抢答信号无效。同时还必须注意,第一抢答信号应该在主持人发出效。同时还必须注意,第一抢答信号应该在主持人发出“抢抢答开始命令答开始命令”后才有效,否则无效。后才有效,否则无效。2 2二、总体设计思路2 2、当电路形成第一抢答信号之后,用编码、译码及数码显示、当电路形成第一抢答信号之后,用编码、译码及数码显示电路显示出抢答者的组号。还可用鉴别出的第一抢答信号控电路显示出抢答者的组号。还可用鉴别出的第一抢答信号控制音频振荡器工作,给以警示。制音频振荡器工作,给以警示。3 3、计分电路可采用、计分电路可采用3 3位七段数码位七段数码管显示,由于每次都是加或减管显示,由于每
22、次都是加或减1010分,故个位总保持为分,故个位总保持为0 0,只要十位,只要十位和百位作加减计数即可,可采用和百位作加减计数即可,可采用两级十进制加两级十进制加 /减计数器完成。减计数器完成。2 2 电子拔河游戏机是一种能容纳甲乙双方参赛或甲乙双方加裁判电子拔河游戏机是一种能容纳甲乙双方参赛或甲乙双方加裁判的三人游戏电路。由一排的三人游戏电路。由一排LEDLED发光二极管表示拔河的发光二极管表示拔河的“电子绳电子绳”。由。由甲、乙二人通过按钮开关使发光的甲、乙二人通过按钮开关使发光的LEDLED管向自己一方的终点移动,当管向自己一方的终点移动,当亮点移到任何一方的终点时,则该方获胜,连续比赛
23、多局以定胜负。亮点移到任何一方的终点时,则该方获胜,连续比赛多局以定胜负。一、设计任务与要求一、设计任务与要求1 1、由裁判下达比赛开始命令后,甲乙双方才能输入信号,否则,由、由裁判下达比赛开始命令后,甲乙双方才能输入信号,否则,由于电路具有自锁功能,使输入信号无效。于电路具有自锁功能,使输入信号无效。2 2、“电子绳电子绳”至少由至少由1717个个LEDLED管构成,裁判下达管构成,裁判下达“比赛开始比赛开始”命令命令后,位于后,位于“电子绳电子绳”中点的中点的LEDLED管发亮。甲、乙二人通过按钮开关使管发亮。甲、乙二人通过按钮开关使发光的发光的LEDLED管向自己一方的终点移动,并阻止其
24、向对方延伸。当点亮管向自己一方的终点移动,并阻止其向对方延伸。当点亮的的LEDLED管到达某一方的终点时,该方获胜。此时通过自锁功能锁定电管到达某一方的终点时,该方获胜。此时通过自锁功能锁定电路,使输入不再有效,必须由裁判再次发出路,使输入不再有效,必须由裁判再次发出“比赛开始比赛开始”命令时方命令时方能开始下一次比赛。能开始下一次比赛。3 3、某方赢一次,由计分电路自动给该方加分一次,通过多次比赛以、某方赢一次,由计分电路自动给该方加分一次,通过多次比赛以定胜负。定胜负。3 3二、总体方案设计电子拔河游戏机原理框图电子拔河游戏机原理框图 3 3二、总体方案设计1 1、信号输入电路与控制电路的
25、设计、信号输入电路与控制电路的设计 要求甲乙的输入互相控制,即在有效时间里若甲先输入则要求甲乙的输入互相控制,即在有效时间里若甲先输入则甲有效,乙先输入则乙有效。由两端输出,无效端保持不变,甲有效,乙先输入则乙有效。由两端输出,无效端保持不变,有效端输出一脉冲进入计数器的加有效端输出一脉冲进入计数器的加/减脉冲输入端,其进入方减脉冲输入端,其进入方向则由参赛双方输入的按键信号决定。向则由参赛双方输入的按键信号决定。2 2、计数电路、计数电路 由加减计数器构成,加减由加减计数器构成,加减两端分别接控制门的两个输出两端分别接控制门的两个输出端,若当甲有效时,就进行加端,若当甲有效时,就进行加计数,
26、乙有效时则减计数。计数,乙有效时则减计数。3 3二、总体方案设计3 3、输出电路、输出电路(1 1)译码器的输入接计数器的输出,输出接电子绳,根据加、)译码器的输入接计数器的输出,输出接电子绳,根据加、减计数情况决定电子绳的亮灯向上移动还是向下移动。减计数情况决定电子绳的亮灯向上移动还是向下移动。(2 2)计分器的设计,当最左面)计分器的设计,当最左面的灯亮的时候,给甲加一分,的灯亮的时候,给甲加一分,最右面的灯亮的时候,给乙加最右面的灯亮的时候,给乙加一分。并能对多次比赛计分,一分。并能对多次比赛计分,最后计算总成绩。当最左或最最后计算总成绩。当最左或最右的灯亮的时候,电路被锁定,右的灯亮的
27、时候,电路被锁定,使输入不再有效,当裁判清零使输入不再有效,当裁判清零以后方能进行下一次比赛。以后方能进行下一次比赛。3 34 4一、设计任务与要求 在一个具有主、支干道的十字路口,设计一个交通灯自动控制在一个具有主、支干道的十字路口,设计一个交通灯自动控制装置。红灯装置。红灯(R)亮表示该条道路禁止通行,黄灯亮表示该条道路禁止通行,黄灯(Y)亮作为过渡,以亮作为过渡,以使行驶中的车辆有时间停到禁止线以外,绿灯使行驶中的车辆有时间停到禁止线以外,绿灯(G)亮表示该条道路亮表示该条道路允许通行。具体要求如下:允许通行。具体要求如下:1、主干道经常通行(即主支道均无车时,主道绿灯,支道红灯)。、主
28、干道经常通行(即主支道均无车时,主道绿灯,支道红灯)。2、支干道有车才通行。、支干道有车才通行。3、主、支干道均有车时,两者交替通行,并要求主干道每次最多放、主、支干道均有车时,两者交替通行,并要求主干道每次最多放行行30秒,支干道每次最多放行秒,支干道每次最多放行20秒;采用传感器分别监测主、支干秒;采用传感器分别监测主、支干道是否有车,有车时向主控制器发出信号,实验中用逻辑开关代替。道是否有车,有车时向主控制器发出信号,实验中用逻辑开关代替。4、每次绿灯变红灯时,要求黄灯先亮、每次绿灯变红灯时,要求黄灯先亮5秒,此时原红灯不变;秒,此时原红灯不变;5、设计、设计5秒、秒、20秒、秒、30秒
29、计时的译码显示电路,每秒改变一次显示数秒计时的译码显示电路,每秒改变一次显示数字,可以采用正计时,也可倒计时。字,可以采用正计时,也可倒计时。6、当任意一条路上出现特殊情况,如消防车、救护车或其它需要优、当任意一条路上出现特殊情况,如消防车、救护车或其它需要优先放行的车辆时,各方向上均为红灯,计时停止。当特殊运行状态先放行的车辆时,各方向上均为红灯,计时停止。当特殊运行状态结束后,控制器恢复原来状态,继续正常运行。用逻辑开关模拟有结束后,控制器恢复原来状态,继续正常运行。用逻辑开关模拟有无特殊情况。无特殊情况。4 4二、总体方案设计1、采用传感器分别监测主、支干道是否有车,有车时向主控、采用传
30、感器分别监测主、支干道是否有车,有车时向主控制器发出信号,实验中用逻辑开关代替。制器发出信号,实验中用逻辑开关代替。2、计时器在完成计时任务时,计时部分的控制电路要向主控、计时器在完成计时任务时,计时部分的控制电路要向主控制器发出相应的计时结束信号以使电路根据设计进入到下制器发出相应的计时结束信号以使电路根据设计进入到下一个状态。一个状态。3、按照主控制器所处的状态进行译码,再驱动相应的信号灯。、按照主控制器所处的状态进行译码,再驱动相应的信号灯。系统原理框图 4 4二、总体方案设计4、交通灯控制的状态设计。、交通灯控制的状态设计。状状态态转转换换图图 4 4 状态转换表状态转换表 注意:注意
31、:用二进制定义不同状态用二进制定义不同状态时,相邻状态之间的改变尽时,相邻状态之间的改变尽量避免两位二进制同时变化量避免两位二进制同时变化(如(如10变为变为01),因为这样),因为这样可能带来竞争冒险,使电路可能带来竞争冒险,使电路出现不可预知的错误。出现不可预知的错误。计时显示电路示例计时显示电路示例4 4一、设计任务与要求1 1、利用、利用555555定时器制作一个时钟发定时器制作一个时钟发生装置。生装置。2 2、通过二五十进制计数器制作时、通过二五十进制计数器制作时钟分频电路,输出计数脉冲,钟分频电路,输出计数脉冲,使电子秒表能够在使电子秒表能够在0.10.1秒到秒到9.99.9秒之间
32、计时并显示出来。秒之间计时并显示出来。3 3、使用基本、使用基本RSRS触发器制作电子秒触发器制作电子秒表的控制开关,实现开始计数,表的控制开关,实现开始计数,停止并保持计数和清零重新开停止并保持计数和清零重新开始计数的功能。始计数的功能。5 5二、总体方案设计1 1、整体设计布局如图、整体设计布局如图 5 5二、总体方案设计2、模块设计、模块设计(1)555时钟发生模块时钟发生模块 利用利用555定时器实现的多谐振荡电路能够完成时钟信号发生定时器实现的多谐振荡电路能够完成时钟信号发生器的功能,通过调节电路中的可变电阻使多谐振荡器的输出器的功能,通过调节电路中的可变电阻使多谐振荡器的输出信号频
33、率为信号频率为50HZ。(2)5分频电路模块分频电路模块 利用利用74LS290中五进制计数的功能,将输入为中五进制计数的功能,将输入为50HZ频率的频率的时钟脉冲进行分频变为时钟脉冲进行分频变为10HZ的信号输出,即周期为的信号输出,即周期为0.1秒。秒。(3)输出及显示模块)输出及显示模块 两个两个290分别连接成十进制计数器,一个输出十分之一秒,分别连接成十进制计数器,一个输出十分之一秒,一个输出整秒,并分别通过一个输出整秒,并分别通过248芯片驱动相应的数码显示器,芯片驱动相应的数码显示器,以显示以显示0.19.9秒的秒表数值。秒的秒表数值。5 5二、总体方案设计2、模块设计、模块设计
34、(4)控制电路)控制电路 利用基本利用基本RS触发器生成控制电路:分别在触发器生成控制电路:分别在R端和端和S端设置端设置开关。开关。开关开关S有效,则有效,则Q端输出高电平,将控制时钟信号输出到分端输出高电平,将控制时钟信号输出到分频电路,实现频电路,实现“开始计数开始计数”;同时;同时Q非端输出的低电平使非端输出的低电平使“清零并准备重新开始计数清零并准备重新开始计数”无效。无效。开关开关R有效,则时钟信号被屏蔽,电子秒表保持当前数值有效,则时钟信号被屏蔽,电子秒表保持当前数值不变,同时允许不变,同时允许“清零并准备重新开始计数清零并准备重新开始计数”信号输入。信号输入。为了避免基本为了避
35、免基本RS触发器出现不定态,需将构成触发器的两触发器出现不定态,需将构成触发器的两个与非门的一端经电阻接个与非门的一端经电阻接+5V电源,同时两个开关不能同时电源,同时两个开关不能同时闭合。闭合。5 5 锁是人们生活中的常用物品。本题要求用电子器锁是人们生活中的常用物品。本题要求用电子器件设计制作一个密码锁,使之在输入正确的代码时,件设计制作一个密码锁,使之在输入正确的代码时,输出开锁信号以推动执行机构动作,并用红灯亮、绿输出开锁信号以推动执行机构动作,并用红灯亮、绿灯灭表示关锁,而绿灯亮、红灯灭表示开锁。灯灭表示关锁,而绿灯亮、红灯灭表示开锁。6 6一、设计任务和要求1 1、在锁的控制电路中
36、储存一个可修改的、在锁的控制电路中储存一个可修改的4 4位二进制代位二进制代码作为密码,当输入代码和锁的密码相等时,进入码作为密码,当输入代码和锁的密码相等时,进入开锁状态使锁打开。开锁状态使锁打开。2 2、从第一个按钮触动之后的、从第一个按钮触动之后的5 5秒内若未将锁打开,则秒内若未将锁打开,则电路进入自锁状态,使之无法再打开,并由扬声器电路进入自锁状态,使之无法再打开,并由扬声器发出持续发出持续2020秒的报警信号秒的报警信号。6 6二、总体方案设计1 1、电子密码锁的原理框图、电子密码锁的原理框图 6 6二、总体方案设计2、设计思路、设计思路(1)该题的主要任务是产生一个开锁信号,而开
37、锁信号的形)该题的主要任务是产生一个开锁信号,而开锁信号的形成条件是输入代码和已设置的密码相同。实现这种功能的电成条件是输入代码和已设置的密码相同。实现这种功能的电路构思有多种。比如:用路构思有多种。比如:用2片片8位数据锁存器或位数据锁存器或2片片4位寄存器,位寄存器,一片存入开锁的代码,另一片存入密码,通过比较的方法判一片存入开锁的代码,另一片存入密码,通过比较的方法判断,若二者相等,则形成开锁信号。断,若二者相等,则形成开锁信号。(2)在产生开锁信号后,要求输出声、光信号。其中音响的)在产生开锁信号后,要求输出声、光信号。其中音响的产生可以由开锁信号去触发一个音响电路。其中的光信号可产生
38、可以由开锁信号去触发一个音响电路。其中的光信号可以用开锁信号点亮以用开锁信号点亮LED指示灯。指示灯。(3)用按钮开关的第一个动作信号触发一个用按钮开关的第一个动作信号触发一个5S的定时器的定时器,若,若在在5S内未将锁打开,则电路进入自锁状态,使之无法再打开,内未将锁打开,则电路进入自锁状态,使之无法再打开,并由扬声器发出持续并由扬声器发出持续20秒的报警信号。秒的报警信号。6 6二、总体方案设计3 3、部分电路示例(密码预置和修改电路)、部分电路示例(密码预置和修改电路)6 6一、设计任务与要求1 1、设计一个能直接显示时、分、秒并可以进行校、设计一个能直接显示时、分、秒并可以进行校“时时
39、”、校、校“分分”的数字电子钟。小时采用二十四进制。的数字电子钟。小时采用二十四进制。2 2、(、(1 1)设计)设计2424小时整点报时控制电路,要求每整点发出一声音响小时整点报时控制电路,要求每整点发出一声音响报时。(报时。(2 2)要求只在)要求只在6-226-22点之间每整点报时一次,点之间每整点报时一次,23-523-5点之间点之间整点不报时。整点不报时。3 3、设计任意几点几分均可响铃的闹钟控制电路。响铃、设计任意几点几分均可响铃的闹钟控制电路。响铃1 1分钟,可提分钟,可提前终止。前终止。4 4、根据规定的作息时间表,设计自动响铃控制电路。(选做)、根据规定的作息时间表,设计自动
40、响铃控制电路。(选做)7 7二、总体方案设计 数字式电子钟的基本功能是能够实现时、分、秒的正确数字式电子钟的基本功能是能够实现时、分、秒的正确计时,计时单位为计时,计时单位为1 1秒。因此,一个简单的数字式电子钟应由秒。因此,一个简单的数字式电子钟应由三大部分组成:即计时显示电路、秒脉冲产生电路和控制电三大部分组成:即计时显示电路、秒脉冲产生电路和控制电路。路。7 7一、设计任务与要求一、设计任务与要求1、设计一个能直接显示时、分、秒的数字电、设计一个能直接显示时、分、秒的数字电 子钟。小时采用二十四进制。子钟。小时采用二十四进制。2、设计校、设计校“时时”、校、校“分分”控制电路。控制电路。
41、3、设计、设计24小时整点报时控制电路,要求从小时整点报时控制电路,要求从59 分分50秒开始,每秒开始,每2秒钟响一声,共响秒钟响一声,共响 5次;次;每响一次声音持续每响一次声音持续0.5秒。秒。二、总体方案设计二、总体方案设计 数字式电子钟的基本功能是能够实现时、分、秒数字式电子钟的基本功能是能够实现时、分、秒的正确计时,计时单位为的正确计时,计时单位为1 1秒。因此,首先必须有秒。因此,首先必须有计计时显示电路和秒脉冲产生电路时显示电路和秒脉冲产生电路。其次,接通电源或时。其次,接通电源或时钟走时出现误差时,需要进行时间校准,因此应有钟走时出现误差时,需要进行时间校准,因此应有校校时控
42、制电路时控制电路。另外,要求数字钟能够自动整点报时,。另外,要求数字钟能够自动整点报时,还应有还应有整点报时控制电路整点报时控制电路。若还需要其它功能,相应。若还需要其它功能,相应的还要有一些控制电路。综上所述,数字式电子钟应的还要有一些控制电路。综上所述,数字式电子钟应由三大部分组成:由三大部分组成:计时显示电路计时显示电路 秒脉冲产生电路秒脉冲产生电路 控制电路控制电路 其结构框图如图所示:其结构框图如图所示:1、秒脉冲发生器 (1)振荡器:用来产生时间标准信号的电路。)振荡器:用来产生时间标准信号的电路。由于数字钟的精度主要取决于时间标准信号的频率及由于数字钟的精度主要取决于时间标准信号
43、的频率及其稳定性,所以一般采用石英晶体振荡器。振荡频率其稳定性,所以一般采用石英晶体振荡器。振荡频率高,精度高;但频率高,分频级数增多,所以要综合高,精度高;但频率高,分频级数增多,所以要综合考虑。采用考虑。采用f=100KHz的晶振。二、总体方案设计二、总体方案设计1 1、秒脉冲发生器 (2)分频器:石英晶体振荡器产生)分频器:石英晶体振荡器产生f=100KHz的的频率,不能用于计时,需要将其分频为频率,不能用于计时,需要将其分频为1Hz的信号,的信号,若采用十进制计数器对其分频,需要五级。若采用十进制计数器对其分频,需要五级。二、总体方案设计二、总体方案设计2、计数器的组成 每天每天24小
44、时、每小时小时、每小时60分、每分钟分、每分钟60秒,因此设秒,因此设定定“时时”“分分”“秒秒”计数器。分、秒计数器为计数器。分、秒计数器为60进进制,制,“逢逢60进进1”;时计数器为;时计数器为24进制,进制,“逢逢24进进1”,如果仍采用如果仍采用74LS160,每个计数器都需要两片。,每个计数器都需要两片。二、总体方案设计二、总体方案设计3、显示器及显示译码器(1)显示器)显示器 共阳极数码管共阳极数码管 共阴极数码管共阴极数码管(2)显示译码器)显示译码器 共阳极译码器共阳极译码器74LS247 共阴极译码器共阴极译码器74LS248 74LS247是集电极开路输是集电极开路输出结
45、构,输出必须接电阻;出结构,输出必须接电阻;74LS248内部有上拉电阻,内部有上拉电阻,输出不用接电阻。输出不用接电阻。(3)带译码驱动的显示器)带译码驱动的显示器二、总体方案设计二、总体方案设计4、整点报时电路 要求从要求从59分分50秒开始,每秒开始,每2秒钟响一声,共响秒钟响一声,共响5次;次;每每响一次声音持续响一次声音持续0.5秒。由此可知,报时电路由两部分组秒。由此可知,报时电路由两部分组成:成:振荡电路振荡电路+蜂鸣器蜂鸣器 控制电路控制电路(1)振荡电路)振荡电路 人类耳朵所能听到的声音频率为人类耳朵所能听到的声音频率为2000Hz以下,因此以下,因此选用几百选用几百Hz的信
46、号作报时信号。用的信号作报时信号。用555定时器来实现,通定时器来实现,通过调节接在过调节接在5脚上的电位器,改变脚上的电位器,改变555定时器的输出频率。定时器的输出频率。二、总体方案设计二、总体方案设计4、整点报时电路(2)控制电路+蜂鸣器 当分为当分为59时,计数代码为时,计数代码为01011001;秒十位为;秒十位为5时时代码为代码为0101,控制电路工作。,控制电路工作。G1=0,G2=1,秒脉冲通,秒脉冲通过过G3,作为,作为D触发器的触发器的CP,D触发器接成触发器接成T触发器,对触发器,对秒脉冲进行二分频,秒脉冲进行二分频,Q的输出波形为:的输出波形为:二、总体方案设计二、总体
47、方案设计5、校时电路的设计 校时是人为干预时钟的工作。校时电路可以对时、校时是人为干预时钟的工作。校时电路可以对时、分进行校时。分进行校时。拨动开关,把对时秒脉冲直接送到拨动开关,把对时秒脉冲直接送到“分分”“时时”计数器中,分时就自动按秒的频率计数,可以快速调计数器中,分时就自动按秒的频率计数,可以快速调准。在校准。在校“分分”时,当计满时,当计满60时会自动向时进位。时会自动向时进位。二、总体方案设计二、总体方案设计 各模块各模块电路设计完成后,按照先模块后整体的顺序在电路设计完成后,按照先模块后整体的顺序在Multisim仿真软件上构建电路,并进行测试,在测试过程中,仿真软件上构建电路,
48、并进行测试,在测试过程中,注意各时序模块的时序关系,弄清哪些是上升沿触发,哪些是注意各时序模块的时序关系,弄清哪些是上升沿触发,哪些是下降沿触发,同时要注意时序电路的初始状态和自启动特性,下降沿触发,同时要注意时序电路的初始状态和自启动特性,并采用适当的虚拟仪器进行观察。并采用适当的虚拟仪器进行观察。三、构建电路并测试三、构建电路并测试1 1、秒脉冲发生器、秒脉冲发生器时钟脉冲源时钟脉冲源函数信号发生器函数信号发生器三、构建电路并测试三、构建电路并测试三、构建电路并测试三、构建电路并测试2 2、计数器的组成和显示、计数器的组成和显示2424小小时时电电路路3 3、整点报时电路、整点报时电路三、构建电路并测试三、构建电路并测试4 4、校时电路的调试、校时电路的调试5 5、整体电路的级联调试、整体电路的级联调试四、撰写报告四、撰写报告 电路调试成功后,按照设计报告的格式撰电路调试成功后,按照设计报告的格式撰写实验报告,要求图文并茂,并用写实验报告,要求图文并茂,并用A4纸打印。纸打印。祝同学们设计顺利!提前祝同学们寒假愉快!