存储器的分类和主要性能指标(微机原理).ppt

上传人:赵** 文档编号:65768579 上传时间:2022-12-08 格式:PPT 页数:76 大小:1.86MB
返回 下载 相关 举报
存储器的分类和主要性能指标(微机原理).ppt_第1页
第1页 / 共76页
存储器的分类和主要性能指标(微机原理).ppt_第2页
第2页 / 共76页
点击查看更多>>
资源描述

《存储器的分类和主要性能指标(微机原理).ppt》由会员分享,可在线阅读,更多相关《存储器的分类和主要性能指标(微机原理).ppt(76页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院1 6.1 存储器的分类和主要性能指标存储器的分类和主要性能指标 存储器是计算机系统的记忆设备。它用来存放存储器是计算机系统的记忆设备。它用来存放计算机的程序指令、要处理的数据、运算结果以计算机的程序指令、要处理的数据、运算结果以及各种需要计算机保存的信息,是计算机中不可及各种需要计算机保存的信息,是计算机中不可缺少的一个重要组成部分。缺少的一个重要组成部分。1、存储器的分类、存储器的分类(1 1)按存储器与中央处理器的关系分按存储器与中央处理器的关系分l内部存储器内部存储器l外部存储器外部存储器第第6 6章章 半导体

2、存储器及接口半导体存储器及接口西南大学电子信息工程学院2 作用作用:保存正在执行的程序和数据保存正在执行的程序和数据;掩膜型掩膜型ROM 主存储器主存储器 可一次编程可一次编程PROM (内存内存)ROM 紫外线擦除的紫外线擦除的 EPROM 电可擦除的电可擦除的EEPROM微型计算机微型计算机 元件元件:快擦型快擦型Flash MEM的存储器由的存储器由 静态静态RAM RAM 动态动态RAM 作用:保存主存的副本或暂时不执行的作用:保存主存的副本或暂时不执行的 辅助存储器辅助存储器 程序和数据;程序和数据;(外存)外存)软软/硬磁盘硬磁盘 介质:介质:光盘光盘 磁带等磁带等第第6 6章章

3、半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院3(2 2)按存储介质划分)按存储介质划分 l磁芯存储器磁芯存储器l半导体存储器半导体存储器l磁泡存储器磁泡存储器l磁表面存储器磁表面存储器l激光存储器等激光存储器等本章主要讲授本章主要讲授半导体存储器半导体存储器。在微型计算机中,半导体存储器主要作为在微型计算机中,半导体存储器主要作为内存储器使用。内存储器使用。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院4半导体存储器的分类:半导体存储器的分类:按工作方式分按工作方式分 按制造工艺分按制造工艺分 按存储机理分按存储机理分 双极型双极型RAMRAM 随

4、机存取存储器随机存取存储器 静态读写存储器静态读写存储器(SRAM)(SRAM)(RAMRAM)金属氧化物型金属氧化物型 (MOSMOS)RAMRAM 动态读写存储器(动态读写存储器(DRAMDRAM)ROMROM PROM PROM 只读存储器只读存储器 EPROMEPROM (R0MR0M)E E2 2PROMPROM 闪速闪速E E2 2PROMPROM(FLASHFLASH)第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院52 2 2 2、内存储器的主要性能指标、内存储器的主要性能指标、内存储器的主要性能指标、内存储器的主要性能指标内存储容量内存储容量内存储

5、容量内存储容量 表示一个计算机系统内存储器存储数据多少的指标。表示一个计算机系统内存储器存储数据多少的指标。存储容量存储容量=字数字数字长字长注意:注意:以字节为单位。以字节为单位。内存容量内存容量与与内存空间内存空间的区别的区别内存容量内存容量:若某微机配置:若某微机配置2 2条条128MB128MB的的SDRAMSDRAM内存条,内存条,则其内存容量为则其内存容量为256MB256MB。内存空间内存空间:又称为存储空间、寻址范围,是指微机的寻址:又称为存储空间、寻址范围,是指微机的寻址 能力,与能力,与CPUCPU被使用的地址总线宽度有关被使用的地址总线宽度有关 。第第6 6章章 半导体存

6、储器及接口半导体存储器及接口西南大学电子信息工程学院6芯片容量芯片容量 是指一片存储器芯片所具有的存储容量。是指一片存储器芯片所具有的存储容量。例如:例如:SRAM SRAM芯片芯片62646264的容量为的容量为8K8K8bit8bit,即它有,即它有8K8K个个单元,每个单元存储单元,每个单元存储8 8位(一个字节)二进制数据。位(一个字节)二进制数据。DRAM DRAM芯片芯片NMC4l256NMC4l256的容量为的容量为256K256Klbitlbit,即它,即它有有256K256K个单元,每个单元存储个单元,每个单元存储1 1位二进制数据。位二进制数据。最大存取时间最大存取时间 内

7、存储器从接收寻找存储单元的地址码开始,内存储器从接收寻找存储单元的地址码开始,到它取出或存入数码为止所需要的最长时间。到它取出或存入数码为止所需要的最长时间。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院7功耗功耗 包括包括“维持功耗维持功耗”和和“操作功耗操作功耗”两种。两种。可靠性可靠性 一般指存储器对电磁场及温度等变化的抗干一般指存储器对电磁场及温度等变化的抗干扰能力。通常用扰能力。通常用“平均无故障时间平均无故障时间”来表示。来表示。目前所用的半导体存储器芯片的平均故障间目前所用的半导体存储器芯片的平均故障间隔时间(隔时间(MTBF)约为)约为5l06l1

8、08小时左右。小时左右。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院8集成度集成度 每片存储器芯片上集成的基本存储单元的个数。每片存储器芯片上集成的基本存储单元的个数。常用存储器芯片有:常用存储器芯片有:1K位位/片,片,如:如:Intel2115A(1K1);16K位位/片,如:片,如:MCM2167H35L(16K1);64K位位/片,如:片,如:MCM62L67-35L(64K1);256K位位/片,如:片,如:MCM6205NJ17(32K8);第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院96.2 半导体存储器件半导体存储

9、器件只读存储器(只读存储器(ROM)ROM具有掉电后信息不会丢失的特点,一般用于存放具有掉电后信息不会丢失的特点,一般用于存放固定的程序和数据等。如监控程序、固定的程序和数据等。如监控程序、BIOS程序、字库等。程序、字库等。ROM的结构和特点的结构和特点 第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院10 薄栅氧化层的薄栅氧化层的管子为正常开启管子为正常开启 厚栅氧化层的厚栅氧化层的管子为高开启管子为高开启 ROM ROM的分类的分类按生产工艺和工作特性分为:按生产工艺和工作特性分为:掩膜编程的掩膜编程的ROMROM(Mask Programmed ROMMas

10、k Programmed ROM)例如:采用例如:采用“并联单元阵列并联单元阵列”的掩膜的掩膜ROMROM第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院11可编程只读存储器(可编程只读存储器(Programmable ROMProgrammable ROM)有有“熔断丝型熔断丝型”和和“PNPN结击穿型结击穿型”两种。用户可以对其一次两种。用户可以对其一次性编程,重复读出。性编程,重复读出。熔断丝型熔断丝型PROMPROM是以是以熔丝的接通或断开来熔丝的接通或断开来表示存储信息是表示存储信息是“1/01/0”。例如:例如:熔断丝型熔断丝型8 84ROM4ROM第第

11、6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院12可擦可编程只读存储器(可擦可编程只读存储器(EPROM)EPROM 2732 4K8EPROM 27C020 256K8第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院13可电擦除只读存储器(可电擦除只读存储器(E2PROM)E2PROM 有多种电路有多种电路结构。右图为结构。右图为Flotox结结构的构的E2PROM结构剖面结构剖面图。图。厚度厚度200埃,在场埃,在场强强107V/cm时,下漏与时,下漏与浮栅之间可以进行双向浮栅之间可以进行双向电子运动,实现对单元电子运动,实现对单元的擦

12、和写。的擦和写。例如:例如:Intel2816E2PROM容量为容量为2K8Flotox E2PROM的单元电路的单元电路第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院14快擦除读写存储器快擦除读写存储器(Flash Memory)写入速度类似于写入速度类似于RAM,掉电后内容又不丢失的一掉电后内容又不丢失的一种新型种新型EPROM。Intel 公司的公司的FlashMemory:28F001BX (1Mb);28F200BX (2Mb);28F400BX (4Mb);28F008SA (8Mb);FlashMemory的主要应用:的主要应用:l作为代码存储器;作

13、为代码存储器;l作为固态大容量存储器;作为固态大容量存储器;l用作固态盘。用作固态盘。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院15 随机存取存储器随机存取存储器RAM RAM主要用来存放当前运行的程序、各种输入主要用来存放当前运行的程序、各种输入/输出数输出数据、中间运算结果及堆栈等,其内容可随时读出、写入或修改,据、中间运算结果及堆栈等,其内容可随时读出、写入或修改,掉电后内容会全部丢失。掉电后内容会全部丢失。SRAM的基本结构的基本结构第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院16实实用静用静态态存存储储器芯片器芯片举举

14、例例 6264 6264芯片是芯片是8K8K8bit8bit的的CMOS SRAMCMOS SRAM静静态态存存储储器。器。62646264存存储储芯片的引芯片的引线线及其功能及其功能第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院17 SRAM 6264操作时序图操作时序图 写操作时序图写操作时序图 读操作时序图读操作时序图 第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院186264在在8088系统中的应用系统中的应用6264的全地址译码连接图的全地址译码连接图 用用138译码器实现全地址译码连接译码器实现全地址译码连接 第第6 6章

15、章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院196264芯片在上述系统中的地址范围:芯片在上述系统中的地址范围:A19A18A17A16A15A14A13A12A11A0 0 0 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1所以该所以该6264芯片的地址范围为芯片的地址范围为3E000H3FFFFH 第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院206.3 SRAM6.3 SRAM、ROMROM与与CPUCPU的连接方法的连接方法要解决的技术问题要解决的技术问题 SRAMSRAM、ROMROM的速度要满足的速度要满足C

16、PUCPU的读的读/写要求;写要求;SRAMSRAM、ROMROM的字数和字长要与系统要求一致;的字数和字长要与系统要求一致;所构成的系统存储器要满足所构成的系统存储器要满足CPUCPU自启动和正常运行条件。自启动和正常运行条件。存储器扩展技术存储器扩展技术 当单个存储器芯片不能满足系统字长或存储单元个数当单个存储器芯片不能满足系统字长或存储单元个数的要求时,用多个存储芯片的组合来满足系统存储的要求时,用多个存储芯片的组合来满足系统存储容量的容量的需求。需求。这种组合就称为存储器的扩展。这种组合就称为存储器的扩展。存储器存储器扩展的几种方式:扩展的几种方式:位扩展位扩展 当单个存储芯片的字长(

17、位数)不能满足要求时,就当单个存储芯片的字长(位数)不能满足要求时,就需要进行位扩展。需要进行位扩展。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院21位扩展方法:位扩展方法:将每个存储芯片的地址线、控制线将每个存储芯片的地址线、控制线“同名同名”并连并连在一起,数据线分别连接至系统数据总线的不同位上。在一起,数据线分别连接至系统数据总线的不同位上。例如:例如:用用4K4位的位的SRAM芯片构成芯片构成4K8位的存储器。位的存储器。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院22字扩展字扩展 当单片存储器的字长满足要求,而存储单元的

18、当单片存储器的字长满足要求,而存储单元的个数不能够时,就需要进行字扩展。个数不能够时,就需要进行字扩展。字扩展方法:字扩展方法:将每个芯片的地址线、数据线和读将每个芯片的地址线、数据线和读/写控制线等写控制线等按信号名称并连在一起,只将选片端分别引到地址按信号名称并连在一起,只将选片端分别引到地址译码器的不同输出端,即用片选信号来区别各个芯译码器的不同输出端,即用片选信号来区别各个芯片的地址。片的地址。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院23例如:例如:用两片用两片64K8位的位的SRAM芯片构成容量为芯片构成容量为128KB的存储器。的存储器。两片芯片

19、的地址范围:两片芯片的地址范围:20000H2FFFFH和和30000H3FFFFH。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院24字位扩展字位扩展 在构成一个实际的存储器时,往往需要同时进行位扩展在构成一个实际的存储器时,往往需要同时进行位扩展和字扩展才能满足存储容量的需求。和字扩展才能满足存储容量的需求。设系统存储器容量为:设系统存储器容量为:M MN N位位 使用的存储器芯片容量为:使用的存储器芯片容量为:L LK K位位 (L LM,KM,KN N)则需要存储器数量为:则需要存储器数量为:(M(ML)L)(N(NK)K)片片第第6 6章章 半导体存储器

20、及接口半导体存储器及接口西南大学电子信息工程学院25例如:例如:用用Intel 2164构成容量为构成容量为128KB的内存。的内存。解:解:求所需存储器芯片数量求所需存储器芯片数量 2164是是64K1位的芯片位的芯片所需的芯片数为所需的芯片数为(128/64)(8/1)=16 (片)(片)地址线的分配地址线的分配寻址(寻址(217=128K)个内存单元至少需要)个内存单元至少需要17位位地址信号线。其中,寻址地址信号线。其中,寻址2164内部(内部(216=64K)需要)需要16位地址信号(分为行和列),余下的位地址信号(分为行和列),余下的1根地址线用根地址线用于区分两个于区分两个64K

21、B的存储模块。的存储模块。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院26画出逻辑电路图画出逻辑电路图(控制线未画)(控制线未画)芯片地址范围:芯片地址范围:00000H-0FFFFH和和10000H-1FFFFH第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院27片选信号的产生方法片选信号的产生方法 产生片选信号的方法很多,归纳起来有三种:产生片选信号的方法很多,归纳起来有三种:(设该存储器工作在(设该存储器工作在8088CPU系统中)系统中)线选法线选法 用剩余的高位地址线作为片选信号。用剩余的高位地址线作为片选信号。上例中芯片使

22、用地址线上例中芯片使用地址线A0A15,则,则A16A19为剩余的为剩余的高位地址线,都可以作为片选信号。高位地址线,都可以作为片选信号。优点:线路简单,成本低;优点:线路简单,成本低;缺点:芯片组地址不连续,容易产生总线冲突。缺点:芯片组地址不连续,容易产生总线冲突。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院28全译码法全译码法 用剩余的所有高位地址线经译码器产生各存储器芯片的片选用剩余的所有高位地址线经译码器产生各存储器芯片的片选信号,使每一个存储器单元在整个内存空间中具有唯一的一个信号,使每一个存储器单元在整个内存空间中具有唯一的一个地址。地址。在上例中

23、,可用高位地址线在上例中,可用高位地址线A16A19,经译码器产生,经译码器产生24个译个译码输出,从中选择码输出,从中选择Y0-Y1作为片选信号。作为片选信号。优点:优点:每个存储单元地址是唯一的,芯片组地址连续,不会产生每个存储单元地址是唯一的,芯片组地址连续,不会产生总线冲突;总线冲突;缺点:缺点:译码电路太复杂,成本高。译码电路太复杂,成本高。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院29部分地址译码法部分地址译码法 仅用剩余高位地址线的一部分(而不是全部)译码仅用剩余高位地址线的一部分(而不是全部)译码产生片选信号。产生片选信号。在上例中,仅用在上例

24、中,仅用A16经译码器产生经译码器产生Y0-Y1作为片选信号。作为片选信号。优点:优点:译码电路简单,且可使芯片组地址连续,也不会产生译码电路简单,且可使芯片组地址连续,也不会产生总线冲突;总线冲突;缺点:缺点:每个存储单元有多个重叠地址,但不影响每个存储单元有多个重叠地址,但不影响 正常操作。正常操作。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院30应用举例应用举例 8 8位存储器接口位存储器接口 (用于(用于80888088、8018880188的的8 8位数据总线)位数据总线)例例1 1:用:用UVEPROM 2764UVEPROM 2764和和SRAM

25、6264SRAM 6264组成组成80888088的内存储器,的内存储器,要求形成要求形成16KB ROM16KB ROM和和16KB RAM16KB RAM。解:解:分析分析 UVEPROM 2764UVEPROM 2764和和SRAM 6264 SRAM 6264 都是都是8K8K8 8的存储器;的存储器;而系统存储器都是而系统存储器都是16KB=16K16KB=16K8 8。ROMROM和和RAMRAM都只需要进行字数扩展,各需要都只需要进行字数扩展,各需要 16K/8K 16K/8K8/8=2 8/8=2(片)(片)系统存储器需要地址线:系统存储器需要地址线:loglog2 232K=

26、15(32K=15(根根)存储器芯片需要地址线:存储器芯片需要地址线:loglog2 28K=13(8K=13(根根)用用15-13=215-13=2根高位地址线译码产生片选信号线。根高位地址线译码产生片选信号线。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院31地址分配地址分配 要考虑要考虑CPUCPU自启动条件,在自启动条件,在80888088系统中存储器操作时系统中存储器操作时IO/M=0IO/M=0,ROMROM要包含要包含0FFFF0H0FFFF0H单元,正常运行时要用到中断向量区单元,正常运行时要用到中断向量区0000:0000-0000:003FFH

27、0000:0000-0000:003FFH,所以,所以RAMRAM要包含这个区域。要包含这个区域。A19 A18 A17 A16 A15 A14 A13 A12 A11A19 A18 A17 A16 A15 A14 A13 A12 A11 A0 A0 芯片地址芯片地址 芯片号芯片号 0 00 0 0 0 0 0 0 00000H SRAM 1#0 00000H SRAM 1#0 00 0 1 1 1 1 1 01FFFH SRAM 1#1 01FFFH SRAM 1#0 10 1 0 0 0 0 0 02000H SRAM 2#0 02000H SRAM 2#0 10 1 1 1 1 1 1

28、03FFFH SRAM 2#1 03FFFH SRAM 2#1 01 0 0 0 0 0 0 0FC000H ROM 1#0 0FC000H ROM 1#1 01 0 1 1 1 1 1 0FDFFFH ROM 1#1 0FDFFFH ROM 1#1 11 1 0 0 0 0 0 0FE000H ROM 2#0 0FE000H ROM 2#1 11 1 1 1 1 1 1 0FFFFFH ROM 2#1 0FFFFFH ROM 2#第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院32画出逻辑电路图画出逻辑电路图第第6 6章章 半导体存储器及接口半导体存储器及接口西南

29、大学电子信息工程学院33例例2 2:分析:分析P245 P245 图图6.126.12电路,写出各存储器芯片的地址范围电路,写出各存储器芯片的地址范围第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院34按图写出译码器和各存储器芯片地址分配按图写出译码器和各存储器芯片地址分配 G2B G2A C B A G2B G2A C B A 存储芯片存储芯片A19 A18 A17A19 A18 A17 A16 A15A14A16 A15A14 A13 A12 A11 A13 A12 A11 A10A10A0A0 芯片地址芯片地址 芯片号芯片号0 0 0 0 0 0 0 0 0

30、00 0 0 0 0 0 0 0 0 0 0 00000H ROM0 0 00000H ROM00 0 0 0 0 0 0 0 0 00 0 0 0 1 0 0 0 0 1 1 007FFH ROM0 1 007FFH ROM00 0 0 0 0 0 0 0 0 00 0 0 1 0 0 0 0 1 0 0 00800H ROM1 0 00800H ROM10 0 0 0 0 0 0 0 0 00 0 0 1 1 0 0 0 1 1 1 00FFFH ROM1 1 00FFFH ROM10 0 0 0 0 0 0 0 0 00 0 1 0 0 0 0 1 0 0 0 01000H ROM2 0

31、 01000H ROM20 0 0 0 0 0 0 0 0 00 0 1 0 1 0 0 1 0 1 1 017FFH ROM2 1 017FFH ROM20 0 0 0 0 0 0 0 0 00 0 1 1 0 0 0 1 1 0 0 01800H ROM3 0 01800H ROM30 0 0 0 0 0 0 0 0 00 0 1 1 1 0 0 1 1 1 1 01FFFH ROM3 1 01FFFH ROM30 0 0 0 0 0 0 0 0 00 1 0 0 0 0 1 0 0 0 0 02000H RAM0 0 02000H RAM00 0 0 0 0 0 0 0 0 00 1 0

32、 0 1 0 1 0 0 1 1 027FFH RAM0 1 027FFH RAM00 0 0 0 0 0 0 0 0 00 1 1 1 0 0 1 1 1 0 0 03800H RAM3 0 03800H RAM30 0 0 0 0 0 0 0 0 00 1 1 1 1 0 1 1 1 1 1 03FFFH RAM3 1 03FFFH RAM3第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院35结论结论 该存储器电路不满足该存储器电路不满足8088 CPU8088 CPU自启动条件,若取消自启动条件,若取消A14-A19A14-A19的控制,还必须将的控制,还必须

33、将RAMRAM和和ROMROM的片选线对调。的片选线对调。1616位存储器接口(位存储器接口(用于用于8086,80186,80286,80386SX 168086,80186,80286,80386SX 16位总线位总线)80868086的存储器结构的存储器结构第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院36 应用举例应用举例 P247 P247 例例6.36.3 在在80868086系统中,存储器操作时系统中,存储器操作时M/IO=1M/IO=1,按要求确定各芯片,按要求确定各芯片地址:地址:片选片选 芯片芯片 片选片选 A19 A18 A17 A16 A1

34、5 A14 A19 A18 A17 A16 A15 A14 A13 A12A13 A12A9 A8A9 A8A5 A4A5 A4A1A1 A0 BHE A0 BHEF8000H 1 1 1 1 1 0 0 0 F8000H 1 1 1 1 1 0 0 0 0 0 0 0 0 00 00 0 10 0 1FBFFFH 1 1 1 1 1 0 1 1 FBFFFH 1 1 1 1 1 0 1 1 1 1 1 1 1 11 11 1 01 1 0FC000H 1 1 1 1 1 1 0 0 FC000H 1 1 1 1 1 1 0 0 0 0 0 0 0 00 00 0 10 0 1FFFFFH 1

35、 1 1 1 1 1 1 1 FFFFFH 1 1 1 1 1 1 1 1 1 1 1 1 1 11 11 1 01 1 0第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院37 教材中这里有错第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院38 3232位存储器接口位存储器接口 (用于(用于80386DX80386DX、80486 3280486 32位总线)位总线)在在80386DX80386DX和和8048680486系统中,用系统中,用BE3BE3、BE2BE2、BE1BE1和和BE0BE0选择选择4 4个存储器体。如下图所示:个存

36、储器体。如下图所示:第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院3980386DX80386DX和和8048680486系统中的存储器写信号系统中的存储器写信号第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院40P250 P250 图图6.176.17与与8048680486接口的接口的256KB SRAM256KB SRAM存储器系统存储器系统第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院41 6464位存储器接口位存储器接口 (用于(用于PentiumPentium系列系列 6464位总线)位总线)P

37、entiumPentium系列微处理器(除系列微处理器(除P24TP24T外)均采用外)均采用6464位数据总线,位数据总线,存储器分为存储器分为8 8个存储器体,用个存储器体,用BE7-BE0BE7-BE0进行选择。如下图所示:进行选择。如下图所示:第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院42Pentium系列微处理器的写选通电路系列微处理器的写选通电路第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院43P253 P253 图图6.20 646.20 64位存储器接口电路位存储器接口电路第第6 6章章 半导体存储器及接口半导体存

38、储器及接口西南大学电子信息工程学院446.4 6.4 动态随机读写存储器(动态随机读写存储器(DRAMDRAM)在在DRAMDRAM中,信息以电荷形式存储在电容器上,需要不中,信息以电荷形式存储在电容器上,需要不断断“刷新刷新”才能保持信息不丢失。才能保持信息不丢失。DRAMDRAM的集成度高、容量大、的集成度高、容量大、价格低,但速度较慢。常用作价格低,但速度较慢。常用作微机的内存储器。微机的内存储器。单管单管DRAMDRAM基本存储电路基本存储电路第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院45DRAMDRAM的工作过程的工作过程以以2164A为例,为例,2

39、164是是64K1bit的的DRAM存储器。存储器。l数据读出时序图数据读出时序图 l数据写入时序图数据写入时序图 2164A引脚图引脚图lDRAM刷新时序图刷新时序图 第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院46DRAMDRAM在系统中的连接在系统中的连接 在微型机系统中,在微型机系统中,DRAMDRAM芯片的连接既要能够正确读写,芯片的连接既要能够正确读写,又要能在规定的时间里对它进行刷新。又要能在规定的时间里对它进行刷新。因此,因此,DRAMDRAM的连接和的连接和控制电路要比控制电路要比SRAMSRAM复杂得多。复杂得多。第第6 6章章 半导体存储器

40、及接口半导体存储器及接口西南大学电子信息工程学院47PC133 SDRAMPC133 SDRAMPC150 SDRAMPC150 SDRAM7272线线EDO DRAMEDO DRAM DDR SDRAMDDR SDRAM内存条简介内存条简介 内存条的种类内存条的种类 FPM DRAM FPM DRAM(快页式(快页式DRAMDRAM)EDO DRAM EDO DRAM(扩展数据输出(扩展数据输出DRAMDRAM)SDRAM SDRAM(同步(同步DRAMDRAM)DDR SDRAM DDR SDRAM(双速同步(双速同步DRAMDRAM)RDRAM RDRAM主要技术指标主要技术指标速度速度

41、数据宽度的带宽数据宽度的带宽内存条的内存条的“线线”内存容量内存容量内存的电压内存的电压内存时钟周期内存时钟周期CASCAS等待时间等待时间第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院48例如:金帮公司例如:金帮公司PC-133PC-133内存条的技术指标内存条的技术指标存储容量:存储容量:128128MBMBCASCAS周期;周期;2 2或或3 3刷新周期:刷新周期:4 4KB/64ms,KB/64ms,自动刷新自动刷新突发长度:突发长度:1 1,2 2,4 4,8 8,全页,全页制造工艺:制造工艺:0.20.2um,6um,6层印制板层印制板 (Intel

42、JEDECIntel JEDEC标准)标准)电源电压:单电源电压:单3.33.30.30.3V V接口电平:接口电平:LVTTLLVTTL第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院49 DRAMDRAM控制器控制器 完成多路复用地址和产生控制信号。完成多路复用地址和产生控制信号。例如:例如:Intel 82C08 Intel 82C08 最多可控制最多可控制2 2个存储体;个存储体;共共256K256K1616位位 DRAMDRAM。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院50用用82C08 DRAM82C08 DRAM控制

43、器组成的控制器组成的1MB1MB存储器系统存储器系统第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院51引入引入Cache的原因的原因原来的计算机,原来的计算机,CPU直接与主存交换数据。直接与主存交换数据。主存的存取速度越来越主存的存取速度越来越跟不上跟不上CPU的处理速度。的处理速度。6.5 高速缓冲存储器高速缓冲存储器Cache程序执行的程序执行的局部性原则局部性原则:在一段很短的时间内,被执行的程序代码和使用的数据,在一段很短的时间内,被执行的程序代码和使用的数据,集中在很小的地址范围内。集中在很小的地址范围内。根据局部性原则,把正在执行或将要执行的程序代码

44、和根据局部性原则,把正在执行或将要执行的程序代码和数据提前调入数据提前调入高速缓冲存储器高速缓冲存储器中,而将暂时不执行的程序代中,而将暂时不执行的程序代码和数据保存在内存中,需要时再按相应的算法进行调度,码和数据保存在内存中,需要时再按相应的算法进行调度,以提高运行速度。以提高运行速度。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院52于是,现在的计算机,于是,现在的计算机,在在CPU和主存之间加了适量和主存之间加了适量高速缓冲存储器高速缓冲存储器(cache),它,它能高速地向能高速地向CPU提供指令和提供指令和数据,加快了程序的执行速数据,加快了程序的执行速

45、度。解决了度。解决了CPU和主存之间和主存之间速度不匹配的问题。速度不匹配的问题。CPU片内片内cacheCPU片外片外cache第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院53 CacheCache的组成和结构的组成和结构 CacheCache的组成的组成第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院54 CacheCache的结构的结构旁视旁视cachecache通视通视cacheCacheCache和主存并接在系统总线上,和主存并接在系统总线上,同时监视同时监视CPUCPU的一个总线周期。的一个总线周期。Cache Cache

46、 位于位于CPUCPU和主存之间,和主存之间,CPUCPU读主存周期受读主存周期受cachecache的监视。的监视。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院55Cache的基本原理的基本原理CPU与与Cache之间以之间以字为单位字为单位交换数据,而交换数据,而Cache与主存与主存之间以之间以块为单位块为单位交换数据。交换数据。设主存有设主存有2n个单元,分成个单元,分成M=2n/B块,每块块,每块B有有2b字节;字节;Cache有有2s个单元,分为个单元,分为C=2s/B块,每块块,每块B也为也为2b字节。字节。当当CPU读取主存中一个字时,便读取主存

47、中一个字时,便发出此字的内存地址到发出此字的内存地址到cache和主存。和主存。此时,此时,cache控制逻辑依据地址判控制逻辑依据地址判断此字当前是否在断此字当前是否在 cache中。若在,中。若在,此字立即传送给此字立即传送给CPU;否则用主存读;否则用主存读周期把此字从主存读到周期把此字从主存读到CPU,并同时,并同时把含有该字的整个数据块从主存读到把含有该字的整个数据块从主存读到cache中,以备用。中,以备用。第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院56例如例如:某计算机某计算机Cache的逻辑结构的逻辑结构页面地址页面地址 DATA1 DATA2

48、 Cache 共有共有256字,字,每字有每字有40位,存位,存一个一个“地址数据对地址数据对”64K内存分为内存分为128页,页,每页有每页有512个地址单个地址单元,每个单元存一元,每个单元存一个个16位二进制数。位二进制数。页面地址页面地址 单元地址单元地址 0 DATA2选择位选择位 1 DATA1Cache中存储的数据:中存储的数据:2256=512与内存的一页相同:与内存的一页相同:1512=512第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院57cache的命中率的命中率命中率是指命中率是指CPU要访问的信息在要访问的信息在cache中的比率。中的比

49、率。设:在一个程序执行期间,设:在一个程序执行期间,Nc表示表示cache完成存取的总次数,完成存取的总次数,Nm表示主存完成存取的总次数,则命中率定义为:表示主存完成存取的总次数,则命中率定义为:若若cache的访问时间为的访问时间为tc,主存访问时间为,主存访问时间为tm,1-h表示表示未命中率,则未命中率,则cache主存系统的平均访问时间主存系统的平均访问时间ta为:为:ta=htc+(1-h)(tc+tm)当当h=1时,时,ta等于等于cache的访问时间,的访问时间,当当h=0时,时,ta等于等于cache与主存的访问时间之和。与主存的访问时间之和。因此,增加因此,增加cache的

50、目的,是使的目的,是使cache的命中率接近于的命中率接近于1,使使cache主存系统的平均访问时间尽可能接近主存系统的平均访问时间尽可能接近cache的的访问时间。由于程序访问的局部性访问时间。由于程序访问的局部性,这是可能的。,这是可能的。Nch=Nc+Nm第第6 6章章 半导体存储器及接口半导体存储器及接口西南大学电子信息工程学院58设设r=tm/tc表示主存慢于表示主存慢于cache的倍率的倍率,e表示访问效率,表示访问效率,则有则有由上式可知,为了提高访问效率,命中率由上式可知,为了提高访问效率,命中率h应接近应接近于于1。r值以值以510为宜,不宜太大。为宜,不宜太大。命中率命中率

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁