2022年计算机组成原理专科试题答案.docx

上传人:H****o 文档编号:58173720 上传时间:2022-11-07 格式:DOCX 页数:58 大小:2.67MB
返回 下载 相关 举报
2022年计算机组成原理专科试题答案.docx_第1页
第1页 / 共58页
2022年计算机组成原理专科试题答案.docx_第2页
第2页 / 共58页
点击查看更多>>
资源描述

《2022年计算机组成原理专科试题答案.docx》由会员分享,可在线阅读,更多相关《2022年计算机组成原理专科试题答案.docx(58页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆专科生期末试卷一答案一. 挑选题1.D 2.B 3.A 4.D 5.D 6.C 7.D 8.D 9.A 10.B 11.A 12.C 13.D 14.C 15.B 16.A 17.B 18.B 19.D 20.D 二. 填空题1. A. 自动掌握 B.人工智能 C.字模码2. A. 输入编码(或输入码) B.内码(或机内码)3. A. 便携式 B.固态盘4. A. 储备容量 B.存取时间5. A. 程序掌握类 B.操作数 C.下一条指令6. A. 寄存器寄存器型 B.寄存器储备器型7. A. 算术运算 B.规律运算8.

2、 A. 集中式 B.中心仲裁器9. A. 总线 B.I/O设备(或输入输出设备)三. 简答题1. 运算机系统可分为:微程序机器级,一般机器级(或称机器语言级),操作系统级,汇编语言级,高级语言级;2. 指令周期是指取出并执行一条指令的时间,指令周期经常用如干个 CPU周期数来表示, CPU周期也称为机器周期,而一个 CPU周期又包含如干个时钟周期(也称为节拍脉冲或 T 周期);3. SRAM储备器由储备体、读写电路、地址译码电路、掌握电路组成,DRAM仍需要有动态刷新电路;4. 程序查询方式,数据在 CPU和外围设备之间的传送完全靠运算机程序掌握,优点是硬件结构比较简洁,缺点是 CPU效率低,

3、中断方式是外围设备用来“ 主动” 通知 CPU,预备输入输出的一种方法,它节约了 CPU时间,但硬件结构相对复杂一些;四. 应用题1. 二进制 1111011.011 八进制 173.3 十六进制 7B.3 2. 二进制表示为 -01111111 X原 = 11111111 X反 = 10000000 X补 = 10000001 X移 = 00000001 3. 原码: -1 ,补码: -127 , 反码: -126 ,移码: +1;4. 储备器容量为 64K 16 位,其地址线为 16 位( A15 A0),数据线也是 16 位( D15D0)SRAM芯片容量为 16K 8 位,其地址线为

4、14 位,数据线为 8 位,因此组成储备器时须字位同时扩展;字扩展采纳 2 :4 译码器,以 16K为一个模块,共 4 个模块;位扩展采纳两片串接;图 C1.15.措施有:采纳高速器件,采纳cache (高速缓冲储备器) ,采纳多体交叉储备器,采纳用双端口储备器,采纳相联储备器,加长第 1 页,共 41 页名师归纳总结 - - - - - - -精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆储备器的字长;6.操作码需用6 位,操作数地址码需用10 位;格式如下 6 10 10 10 OP D1 D2 D3OP:操作码 6 位D1 :第一操作数地址,10 位D2 :

5、其次操作数地址,10 位D3 :第三操作数地址,10 位7. 所谓储备器堆栈,是把住储备器的一部分用作堆栈区入栈操作可描述为(A) MSP,SP-1 SP 出栈操作可描述为(SP+1) SP,MSP A 8. 系统总线内存总线CPU 图 C1.2内存IOP (通道) I/O总线I/O 接口I/O 接口专科生期末试卷二答案一. 挑选题:1.C 2.C 3.B 4.A 5.D 6.C 7.B 8.B 9.B 10.A 11.A 12.B 13.C 14.B 15.A 16.A 17.B 18.C 19.C 20.D 二. 填空题:1. A. 系统软件B.应用软件C.系统软件2. A.4 B.73.

6、 A.1024 B.1024 1024(或 2 20)4.A. 精简指令系统运算机 B. 复杂指令系统运算机5.A. 存取时间 B. 储备周期 C. 储备器带宽6.A. 字向 B. 位向7.A. 次序寻址方式 B. 跳动寻址方式8.A. 地址线 B. 数据线 C. 掌握线9.A. 时序信号 B. 取指令三. 简答题:1. 时间上讲,取指令大事发生在“ 取指周期”,取数据大事发生在“ 执行周期”;从空间上讲,从内存读出的指令流流向掌握器(指令寄存器) ;从内存读出的数据流流向运算器(通用寄存器);2. 指令周期是完成一条指令所需的时间;包括取指令、分析指令和执行指令所需的全部时间;机器周期也称为

7、 CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间);时钟周期是时钟频率的倒数,也可称为节拍脉冲或 T 周期,是处理操作的最基本单位;一个指令周期由如干个机器周期组成,每个机器周期又由如干个时钟周期组成;3.1 )外设发出DMA恳求(2)CPU响应恳求, DMA掌握器从 CPU接管总线的掌握(3)由 DMA掌握器执行数据传送操作(4)向 CPU报告 DMA操作终止名师归纳总结 - - - - - - -第 2 页,共 41 页精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆(5)主要优点是数据传送速度快4.寄存器 - 寄存器型执行

8、速度最快, 储备器 - 储备器型执行速度最慢;由于前者操作数在寄存器中,后者操作数在储备器中,而拜访一次储备器所需的时间一般比拜访一次寄存器所需时间长;四. 应用题1. 原码 11110001 反码 10001110 补码 10001111 移码 00001111 2. (1)0020H ( 2)1166H (3) 1256H (4)0058H ( 5) 1257H 3. (1)(354 ) 10=( 162.A ) 16 (2)(354 ) 10=( 101100010.1010 ) 2 ( 3)( 354 ) 10=(542.5 ) 8 (4)(354 ) 10=( 00110101010

9、0.011000100101 ) BCD 4. 最小值 2-1111110.00000001 5. 2最大值 2111111 0.11111111 设地址线x 根,数据线y 根,就x y=64K 2 如 y=1 x=17 y=2 x=16 y=4 x=15 y=8 x=14 因此,当数据线为1 或 2 时,引脚之和为18 共有 2 种解答6. 每个字符格式包含十个位,因此字符传送速率 4800 波特 /10=480 字符 / 秒每个数据位时间长度 T=1/4800=0.208ms 数据位传送速率 8480=3840 位 / 秒187. 28) / (32k 8)=8,故需 8 个模块32k 8

10、)/ ( 4k 4)=16,故需 16 片芯片共需 816=128 片芯片为了挑选各模块,需使用 3:8 译码器即 3 根地址线挑选模条;8. 1 )最大储备容量单总线系统中,最大内存容量必需小于由运算机字长所打算的可能的地址总线;双总线系统中,储备容量不会受到外围设备数量的影响(2)指令系统双总线系统,必需有特地的 I/O 指令系统单总线系统,拜访内存和 I/O 使用相同指令(3)吞吐量总线数量越多,吞吐才能越大专科生期末试卷三答案一. 挑选题1.D 2.C 3.C 4.C 5.D 6.C 7.C 8.B 9.B 10.C 11.D 12.C 13.C 14.A 15.A 16.C 17.B

11、 18.A 19.C 20.B 二. 填空题第 3 页,共 41 页1. A. 程序 B.地址2. A. 软件 B.系统3. A. 符号位 B.数值域4. A.cache B.主存名师归纳总结 - - - - - - -精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆5. A. 二进制代码 B. 地址码6. A. 存取时间 B. 存取周期7. A. 流水 B.CISC 8. A. 并行 B. 串行 C. 复用9. A. 储备原理 B. 结构 C. 性能三. 简答题1. 计数器定时查询方式工作原理:总线上的任一设备要求使用总线时,通过 BR线发出总线恳求;总线掌握器接

12、到恳求信号以后,在BS 线为“0” 的情形下让计数器开头计数,计数值通过一组地址线发向各设备;每个设备接口都有一个设备地址判别电路,当地址线上的计数值与恳求总线的设备相一样时,该设备置“1” BS线,获得总线使用权,此时中止计数查询;2. 为了不断供应刷新图像的信号,必需把一帧图像信息储备在刷新储备器,也叫视频储备器;其储备容量由图像灰度级打算;辨论率越高,灰度级越多,刷新储备器容量越大;3. 外围设备的 I/O 掌握方式分类及特点:( 1)程序查询方式:CPU的操作和外围设备的操作能够同步,而且硬件结构比较简洁( 2)程序中断方式: 一般适用于随机显现的服务,且一旦提出要求应立刻进行,节约了

13、 CPU的时间, 但硬件结构相对复杂一些;( 3)直接内存拜访(DMA)方式:数据传输速度很高,传输速率仅受内存拜访时间的限制;需更多硬件,适用于内存和高速外设之间大批交换数据的场合;( 4)通道方式:可以实现对外设的统一治理和外设与内存之间的数据传送,大大提高了 CPU的工作效率;( 5)外围处理机方式:通道方式的进一步进展,基本上独立于主机工作,结果更接近一般处理机;4. 指令周期是指取出并执行一条指令的时间,指令周期经常用如干个 CPU周期数来表示, CPU周期也称为机器周期,而一个 CPU周期又包含如干个时钟周期(也称为节拍脉冲或 T 周期);四. 应用题1. 解: X 补 = 0.1

14、011 X/2 补 = 0.01011 X/4 补 = 0.001011 X补 = 1.0101 Y 补 = 1.1011 Y/2 补 = 1.11011 Y/4 补 = 1.111011 Y 补 = 0.0101 2. 原码: -1 ,补码: -127 , 反码: -126 ,移码: +1;3. 所需芯片总数( 64K 32) ( 16K 16)= 8 片 因此储备器可分为4 个模块,每个模块16K 32 位,各模块通过A15、A14进行 2:4 译码图 C3.24. 解:( 1)操作数字段 OP可以指定 64 种基本操作(2)单字长( 16 位) = 地址指令名师归纳总结 (3)源寄存器和

15、目标寄存器都是通用寄存器(各指定16 个),所以是 RR型指令,两个操作数均在通用寄存器中第 4 页,共 41 页(4)这种指令结构常用于算术/ 规律运算类运算指令,执行速度最快;- - - - - - -精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆5. 答:( 1)a 为数据缓冲寄存器DR,b 为指令寄存器IR ,c 为主存地址寄存器,;d 为程序计数器PC IR 操作掌握器(2)主存 缓冲寄存器DR 指令寄存器(3)储备器读: M DR ALU AC 储备器写: AC DR M 6. 分五个阶段:总线恳求,总线仲裁,寻址(目的地址),信息传送,状态返回(或错

16、误报告)时序图:图 C3.3 7. (1)由编码电路实现,直接产生;( 2)由硬件产生一个“ 位移量”,再加上 CPU某寄存器里存放的基地址( 3)向量地址转移法:由优先级编码电路产生对应的固定地址码,其地址中存放的是转移指令,通过转移指令可以转入设备各自的中断服务程序入口;8. 解:扇区总数 = 60 60 75 = 270000 模式 2 存放声音、图像等多媒体数据,其储备容量为270000 2336 /1024 /1024 = 601MB 专科生期末试卷四答案一挑选题(每道题 1 分,计 20 分)1. B 2. C 3. B 4. B 5. B 6. B 7. A 8. A 9. D

17、10. D 11. C 12. B 13. B 14. C 15. C 16. A 17. D 18. A 19. C 20. D 二填空题(每空 1 分,计 20 分)1. A. 掌握器 B. 运算器2. A. 输入编码(输入码) B. 内码(机内码) C. 字模码3. A. 储备周期 B. 储备器带宽4. A. 并行 B. 空间并行 C. 时间并行5. A. 先进后出 B. 寄存器 C. 储备器6. A.MMX B. 多媒体扩展结构7. A. 集中式 B. 分布式8. A. 停止 CPU拜访 B. 周期挪用 C. DMA 和 CPU交替访内三简答题(每题 5 分,计 20 分)1. CPU

18、 主要有以下四方面的功能:( 1)指令掌握 程序的次序掌握,称为指令掌握;( 2)操作掌握 CPU 治理并产生由内存取出的每条指令的操作信号,把各种操作信号送往相应部件,从而掌握这些部件按指令的要求进行动作;( 3)时间掌握对各种操作实施时间上的掌握,称为时间掌握;第 5 页,共 41 页( 4)数据加工对数据进行算术运算和规律运算处理,完成数据的加工处理;2. 三种方式:链式查询方式,计数器定时查询方式,独立恳求方式;3. 当多个用户共享主存时,为使系统能正常工作,应防止由于一个用户程序出错而破坏其它用户的程序和系统软件,仍要防止一个用名师归纳总结 - - - - - - -精选学习资料 -

19、 - - - - - - - - 学而不思就惘,思而不学就殆户程序不合法的拜访不是分给它的主存区域;为此,系统供应储备爱护;通常采纳的方法是:储备区域爱护和拜访方式爱护;4. RISC 是精简指令系统运算机,它有以下特点:( 1)选取使用频率最高的一些简洁指令,以及很有用但不复杂的指令;( 2)指令长度固定,指令格式种类少,寻址方式种类少;( 3)只有取数 / 存数指令拜访储备器,其余指令的操作都在寄存器之间进行;( 4)大部分指令在一个机器周期内完成;( 5)CPU中通用寄存器数量相当多;( 6)以硬布线掌握为主,不用或少用微指令码掌握;( 7)一般用高级语言编程,特殊重视编译优化工作,以削

20、减程序执行时间;四应用题(每题 5 分,计 40 分)1. 解:将 16 进制数绽开后,可得二进制格式为0 1000 0010 0110 1100 0000 0000 0000 000 S 阶码 8 位 尾数 23 位指数 e = 阶码 -127 = 10000010-01111111 = 00000011 = ( 3) 10 包括隐匿位 1 的尾数 1.M = 1.011 0110 0000 0000 0000 0000 = 1.011011 于是有 X = (-1 )S 1.M 2 e = + (1.011011 ) 2 3 = +1011.011 = (11.375 ) 102. 解:

21、X 补 =1.10001 -X 补 =0.01111 Y 补=0.11001 -Y 补 =1.00111 X+Y=+0.01010 X-Y 结果发生溢出3. 解:( 1)应为 32 位字长为 4B, 2 20 = 1M = 1024K, 储备器容量为 2 20 4B = 4MB,可储备 4M字节的信息(2) SRAM芯片容量为 512K 8 位 = 512KB = 0.5MB 所需芯片数目为:4MB 0.5MB = 8 片( 3)由于 2 19 = 512K ,即芯片片内地址线 19 位,储备器容量为 1M,地址线为 20 位,故需 1 位地址线作芯片片选挑选(CS),用 A19选第 1 个模

22、块,用 A19选第 2 个模块;4. 解:( 1)双字长二地址指令,用于拜访储备器(2)操作码字段 OP为六位,可以指定 64 种操作(3)一个操作数在源寄存器(共 16 个),另一个操作数在储备器中(由基址寄存器和位移量打算),所以是 RS型指令;5. 解:时空图法:假设指令周期包含四个子过程:取指令(IF )、指令译码( ID)、 执行运算( EX)、结果写回( WB),每个子过程称为过程段( Si ),这样,一个流水线由一系列串连的过程段组成;在统一时钟信号掌握下,数据从一个过程段流向相邻的过程段;S1 IF S2 ID S3 S4WB 入EX a指令周期流程名师归纳总结 - - - -

23、 - - -第 6 页,共 41 页精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆图 C4.1 图 C4.1( b)表示非流水CPU的时空图;由于上一条指令的四个子过程全部执行完毕后才能开头下一条指令,因此每隔4 个单位时间才有一个输出结果,即一条指令执行终止;图 C4.1( c)表示流水 CPU的时空图;由于上一条指令与下一条指令的四个过程在时间上可以重叠执行,因此,当流水线满载时,每一个单位时间就可以输出一个结果,即执行一条指令;比较后发觉: 流水 CPU在八个单位时间中执行了 才能;6. 单总线结构:双总线结构:三总线结构:5 条指令, 而非流水 CPU仅执

24、行 2 条指令, 因此流水 CPU具有更强大的数据吞吐图 C4.2 图 C4.3 名师归纳总结 - - - - - - -第 7 页,共 41 页精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆图 C4.4 7. 解:( 1)每道信息量 = 400位 /cm 70cm = 28000位 = 3500B 每面信息量 = 3500B 220 = 770000B 磁盘总容量 = 770000B 2 = 1540000B (2)磁盘数据传输率(磁盘带宽)Dr = r N N 为每条磁道容量 N = 3500B r 为磁盘转速 r = 3000 转/60s = 50 转 /s

25、 所以 Dr = 50/s 3500B = 175000B/s 8. 解:刷存总带宽 160MB/s 100/50 = 320MB/s 可采纳如下技术措施:(1)使用高速的 DRAM芯片组成刷存(2)刷存采纳多体交叉结构(3)加大刷存至显示掌握器的内部总线宽度(4)刷存采纳双端口储备器结构,将刷新端口与更新端口分开专科生期末试卷五答案一挑选题1. B 2. A 3. A 4. C 5. B 6. D 7. C 8. B 9. C 10. C 11. C 12. A 13. C 14. B 15. A 16. B 17. D 18. C 19. B 20. C 二填空题1. A. 符号位 B.阶

26、码 C.尾数2. A. 瞬时启动 B.固态盘3. A.RR B.RS 4. A. 数据 B. 先进后出 C. 储备器5. A.cache B. 浮点 C. 储备6. A. 主存 B.L1 级 cache 7. A. 主设备 B. 掌握权 C. 总线仲裁8. A.SCSI B.IEEE1394 三简答题1. 解:闪速储备器是高密度、非易失性的读 / 写半导体储备器;从原理上看,它属于 ROM型储备器,但是它又可随机改写信息;从功能上看,它又相当于 RAM,所以传统 ROM与 RAM的定义和划分已失去意义;因而它是一种全新的储备器技术;闪速储备器的特点: ( 1)固有的非易失性, ( 2)廉价的高

27、密度, (3)可直接执行, (4)固态性能;2. (1)最大储备容量单总线系统中,最大内存容量必需小于由运算机字长所打算的可能的地址总名师归纳总结 - - - - - - -第 8 页,共 41 页精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆线;双总线系统中,储备容量不会受到外围设备数量的影响(2)指令系统双总线系统,必需有特地的 I/O 指令系统单总线系统,拜访内存和 I/O 使用相同指令(3)吞吐量总线数量越多,吞吐才能越大3. CISC 是复杂指令系统运算机的英文缩写;其特点是:( 1)指令系统复杂巨大,指令数目一般多达 2、 3 百条;( 2)寻址方式多

28、( 3)指令格式多( 4)指令字长不固定( 5)可访存指令不加限制( 6)各种指令使用频率相差很大( 7)各种指令执行时间相差很大( 8)大多数采纳微程序掌握器4. 从时间上讲 ,取指令大事发生在“ 取指周期”,取数据大事发生在“ 执行周期”;从空间上讲,从内存读出指令流流向掌握器(指令寄存器);从内存读出数据流流向运算器(通用寄存器);四应用题1. 证明:由于 X = -X0 + Xi 2-i 10-7 s 所以 X/2 = -X0/2 + 1/2 Xi 2-I = -X0 + X0/2 + 1/2 Xi 2-i = -X0 + X- ( i+1 )i2由于 X/2= -X0 + X- (

29、i+1 )i 2依据补码与真值的关系便有:X/2 补 = X0.X 0X1X2 Xn2. 串行方式: C1 = G1 + P1C0 C2 = G 1 + P2C1 C3 = G3 + P3C2 C4 = G4 + P4C3其中 G1 = A1B1 P1 = A1B1 G2 = A2B2 P2 = A2B2 G3 = A3B3 P3 = A3B3 G4 = A4B4 P4 = A4B43. 解:连续读出 m=8 个字的信息量是:q = 64位 8 = 512位连续读出 8 个字所需的时间是:t = T + (m 1 ) = 200 + 7 50 = 5.5交叉储备器的带宽是: W = q/t =

30、 512/(5.5 10-7s) 93 107 位/s 4. ( 1)OP字段指定 16 种操作( 2)单字长二地址指令( 3)每个操作数可以指定 8 种寻址方式( 4)操作数可以是 RR型、 RS型、 SS型5. 解:时空图法:假设指令周期包含四个子过程:取指令(IF )、指令译码( ID)、 执行运算( EX)、结果写回( WB),每个子过程称为过程段( Si ),这样,一个流水线由一系列串连的过程段组成;在统一时钟信号掌握下,数据从一个过程段流向相邻的过程段;名师归纳总结 S1 IF S2 ID S3 S4WB 第 9 页,共 41 页EX - - - - - - -精选学习资料 - -

31、 - - - - - - - 学而不思就惘,思而不学就殆入a指令周期流程图 C5.1 图 C5.1( b)表示非流水CPU的时空图;由于上一条指令的四个子过程全部执行完毕后才能开头下一条指令,因此每隔4 个单位时间才有一个输出结果,即一条指令执行终止;图 C5.1(c)表示流水 CPU的时空图; 由于上一条指令与下一条指令的四个过程在时间上可以重叠执行,因此,当流水线满载时,每一个单位时间就可以输出一个结果,即执行一条指令;比较后发觉: 流水 CPU在八个单位时间中执行了 才能;5 条指令, 而非流水 CPU仅执行 2 条指令, 因此流水 CPU具有更强大的数据吞吐6. 解:设总线带宽用 Dr

32、 表示,总线时钟周期用 T=1/f 表示,一个周期传送的数据量用 D表示,依据总线带宽定义,有:Dr = D/T = D f = 4B 33 10 6/s = 132MB/s 7. 答:应当包括:内存地址计数器 字计数器 数据缓冲寄存器“ DMA恳求” 标志“ 掌握 / 状态” 规律 中断机构 等规律构件8. 解:刷存总带宽 160MB/S 100/50 = 320MB/S 可采纳如下技术措施:(1)使用高速的 DRAM芯片组成刷存(2)刷存采纳多体交叉结构(3)加大刷存至显示掌握器的内部总线宽度(4)刷存采纳双端口储备器结构,将刷新端口与更新端口分开专科生期末试卷六答案一. 挑选题1. D

33、2. A 3. A 4. D 5. B 6. B 7. D 8. B 9. A 10. B 11. C 12. B 13. B 14. A 15. C 16. B 17. D 18. B 19. B 20. D 二. 填空题1. 系统软件应用软件(注:次序可变)系统软件2. 4 7 3. 主存 - 外存主存虚拟地址第 10 页,共 41 页名师归纳总结 - - - - - - -精选学习资料 - - - - - - - - - 学而不思就惘,思而不学就殆4. 指令系统 CISC 5. 资源数据掌握(注:次序可变)6. 总线时钟固定数据块7. 辨论率颜色8. 1 (单)传输三. 简答题1. 储备

34、器的性能指标主要是储备容量 . 储备时间、储备周期和储备器带宽;在一个储备器中可以容纳的储备单元总数通常称为该储备器的储备容量;存取时间又称储备拜访时间,是指从启动一次储备器操作到完成该操作所经受的时间;储备周期是指连续两次独立的储备器操作(如连续两次读操作)所需间隔的最小时间;储备器带宽是指储备器在单位时间中的数据传输速率;2. 有三种方式:链式查询方式、计数器定时查询方式、独立恳求方式;3. 解: CPU治理外围设备有五种方式:( 1)程序查询方式( 2)程序中断方式( 3)直接内存拜访(DMA)方式( 4)通道方式( 5)外围处理机方式4. 解:( 1)SCSI接口总线有8 条数据线、

35、1 条奇偶校验线、 9 条掌握线组成;使用50 芯电缆,规定了两种电气条件:单端驱动和差分驱动;(2)总线时钟频率高;(3) SCSI 接口总线以菊花链形式最多可接 8 台设备;(4)每个 SCSI 设备有自己唯独的设备号 ID=0 7;ID=7 的设备有最高优先权, ID=0 的设备优先权最低;采纳分布式总线仲裁策略;(5) SCSI 设备是指连接在SCSI 总线上的智能设备,即除主适配器HBA外,其他 SCSI设备实际是外设的适配器或掌握器;(6) SCSI 设备是智能设备,对 SCSI 总线以至主机屏蔽了实际外设的固有物理属性,设备间可用一套标准命令进行数据传送;7 SCSI 设备间是一

36、种对等关系,而不是主从关系;四. 应用题1. (1) X 补 = 00.1001 X 补 = 00.1001 + Y 补 = 00.1100 + -Y 补 = 11.0100 X+Y 补 = 01.0101 X-Y 补 = 11.1101 由于双符号位相异,结果发生溢出; X-Y = -0.0011 ( 2) X补 = 11.1100 X补 = 11.1100 + Y补 = 00.1001 + -Y补 = 11.0111 X+Y补 = 00.0101 X-Y补 = 11.0011 所以 X+Y = +0.0101 X-Y = -0.1101 2. 由于x补+y补=x+y补CS),第 11 页,

37、共 41 页令 x = -y 代入,就有-y 补+y 补=-y+y 补 = 0 补 = 0 所以-y补=-y 补3. 解:( 1)32 位字长为 4B,220 = 1M = 1024K,储备器容量为220 4B = 4MB,可储备 4M字节的信息(2) SRAM芯片容量为512K 8 位 = 512KB = 0.5MB 所需芯片数目为:4MB 0.5MB = 8片( 3)由于 2 19 = 512K ,即芯片片内地址线19 位,储备器容量为1M,地址线为 20 位,故需1 位地址线作芯片片选挑选(名师归纳总结 - - - - - - -精选学习资料 - - - - - - - - - 学而不思

38、就惘,思而不学就殆用 A19 选第 1 个模块,用 A19 选第 2 个模块;4. 解:由于 Dr = r N r = 3000 转 / 分 = 50 转 / 秒所以 N = Dr/r = (175000B/s ) / (50/s ) = 3500B 磁盘总容量 = 3500B 220 = 1540000B 5. (1)单字长二地址指令(2)操作码字段 OP可以指定 128 条指令(3)源寄存器和目标寄存器都是通用寄存器(可分别指定(4)这种指令结构常用于算术规律运算32 个),所以是 RR型指令,两个操作数均存放在寄存器中6. (1)水平型微指令并行操作才能强、效率高、敏捷性强,垂直型微指令

39、就较差;(2)水平型微指令执行一条指令的时间短,垂直型微指令执行时间长;(3)由水平型微指令说明指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反;(4)水平型微指令用户难以把握,而垂直型微指令与指令比较相像,相对来说比较简洁把握7. 解:设总线带宽用Dr 表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,依据总线带宽定义,有:Dr = D/T = D f = 4B 33 10 6/s = 132MB/s 8. 图 C6.2专科生期末试卷七答案一. 挑选题1. C 2. D 3. B 4. C 5. D 6. C 7. C 8. A 9. C 10. D

40、 11. A 12. A 13. D 14. C 15. B 16. A 17. B 18. A 19. B 20. D 二. 填空题1. A.1 万亿 B. 神威 C. 美国、日本2. A. 程序 B. 地址3. A. 阶码 B. 指 C. 对阶4. A.SRAM B.DRAM C. 断电后不能储存信息5. A. 储备爱护 B. 储备区域 C. 拜访方式6. A. 跳动 B. 程序计数器7. A.MMX B. 图像数据8. A. 传输 B. 字节三. 简答题1. CPU 有以下寄存器:( 1)指令寄存器( IR):用来储存当前正在执行的一条指令;( 2)程序计数器( PC):用来确定下一条指令的地址;( 3)地址寄存器(

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 技术资料 > 技术总结

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁