《2022年本科生计算机组成原理题库期末试卷及答案.docx》由会员分享,可在线阅读,更多相关《2022年本科生计算机组成原理题库期末试卷及答案.docx(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、精选学习资料 - - - - - - - - - 本科生期末试卷十一一挑选题(每道题 1 分,共 10 分)1目前大多数集成电路生产中,所采纳的基本材料为 _;A. 单晶硅 B.非晶硅 C.锑化钼 D. 硫化镉2.用 16 位字长(其中一位符号位)表示定点小数时,所能表示的数值范畴是_;3._;A. 0 N 1-2- ( 16+1)B.0 N 1-2-16C.0 N 1-2- (16-1 )D.0 N 1 运算器虽有很多部件组成,但核心部件是_;4.A.数据总线 B.算术规律运算单元 C.多路开关 D.累加寄存器某运算机字长32 位,其储备容量为4MB,如按字编址,它的寻址范畴是A. 1M B
2、. 4MB C. 4M D. 1MB 5.常用的虚拟存贮系统由_两级存贮器组成,其中辅存是大容量的磁表面存贮器;A.主存 - 辅存 B. 快存 - 主存 C. 快存 - 辅存 D. 通用寄存器 - 主存6. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采纳 _;7.A.堆栈寻址方式 B.立刻寻址方式 C.隐含寻址方式 D.间接寻址方式为确定下一条微指令的地址,通常采纳肯定方式,其基本思想是_;A.用程序计数器PC来产生后继微指令地址B.用微程序计数器 PC来产生后继微指令地址C.通过微指令次序掌握字段由设计者指定或由设计者指定的判别字段掌握产生后继微指令地址
3、D.通过指令中指定一个特地字段来掌握产生后继微指令地址8.描述 PCI 总线中基本概念不正确的句子是_;A.PCI 总线是一个与处理器无关的高速外围总线B.PCI 总线的基本传输机制是猝发式传送C.PCI 设备肯定是主设备D.系统中只答应有一条 PCI 总线9. 为了使设备相对独立,磁盘掌握器的功能全部转移到设备中,主机与设备间采纳_接口;A.SCSI B. 专用 C.ESDI D.RISC 10I/O 标准接口 SCSI 中,一块主适配器可以连接 A.6 B.7-15 C.8 D.10二填空题(每道题 3 分,共 15 分)_台具有 SCSI 接口的设备;1IEEE754 标准,一个浮点数由
4、 A_、阶码 E、尾数 M 三个域组成;其中阶码 E的值等于指数的 B_加上一个固定 C_;2 相 联 存 储 器不 按 地 址而是 按 A_ 访 问 的 储备 器 , 在 cache 中 用 来存 放B_,在虚拟储备器中用来存放 C_;3 显示适配器作为 CRT和 CPU的接口由 A_储备器、 B_掌握器、 C_三部分组成;1 / 6 名师归纳总结 - - - - - - -第 1 页,共 6 页精选学习资料 - - - - - - - - - 4 依据地址格式不同,虚拟存贮器分为A_、B_和 C_三种;5CPU 从主存取出一条指令并执行该指令的时间叫做 A_ ,它常用如干个B_来表示,而后
5、者又包含有如干个 C_;三( 9 分) 证明: x+y 移=x 移+y 补 (mod 2 n+1);四( 10 分) 设有两个浮点数 x=2 Ex Sx,y=2 Ey Sy,Ex=-102,Sx=+0.1001 2,Ey=+10 2,Sy=+0.1011 2;如尾数 4 位,数符 1 位,阶码 2 位,阶符1 位,求 x+y=?并写出运算步骤及结果;五. (9 分)机字长 32 位,常规设计的储备空间32M,如将储备空间扩展到256M,请提出一种可能的方案六( 9 分)画出 PCI 总线结构框图,说明三种桥的功能;七( 9 分)1)SCSI 标准接口有什么特点?2)如设备的优先级依次为CD-R
6、OM、扫描仪、硬盘、磁带机、打印机,请用标准接口SCSI进行配置,画出配置图;八. (10 分)已知某机采纳微程序掌握方式,其掌握储备器容量为 个掌握储备器中实现转移,可掌握微程序转移条件共 微指令地址采纳肯定方式,如下列图:512 48(位),微程序可在整 4 个,微指令采纳水平型格式,后继微命令字段判别测试字段下地址字段操作掌握次序掌握1 微指令中的三个字段分别应多少位?2 画出对应这种微指令格式的微程序掌握器规律框图;九. (10 分)利用 SPARC指令系统写出下表左边部分指令的替代指令与实现方法(填入表中对应空 白部分)指令功能替代指令实现方法MOV 寄存器间传送数据INC 寄存器内
7、容加1 DEC 寄存器内容减1 NEG 取负数NOT 取反码CLR 清除寄存器十. (9 分)CPU响应中断应具备哪些条件?画出中断处理过程流程图;2 / 6 名师归纳总结 - - - - - - -第 2 页,共 6 页精选学习资料 - - - - - - - - - 本科生期末试卷十一答案一 挑选题1A 2 C 3B 4A 5 A 6C 7 C 8C、D 9A 10B 二填空题1A符号位 S B真值 e C 偏移值 2A内容 B行地址表 C段表、页表和快表 3A刷新 B显示 CROM BIOS 4A页式 B段式 C段页式 5A指令周期 B机器周期 C时钟周期三、 由移码定义有 x 移=2
8、n+ x 2 n x -2 n ,同时由补码的定义 y补=2 n+1+y x移+y补=2 n+ x+2 n+1+y =2 n+1+2 n+x+y 即 x+y移 = x移+y补 mod 2 n+1 四、解:由于 X+Y=2 Ex ( Sx+Sy) (Ex=Ey),所以求 X+Y 要经过对阶、尾数求和及规格化等步骤;(1) 对阶: J=Ex EY= ( -10 ) 2 ( +10 ) 2= ( -100 ) 2 所 以 ExE Y, 就 Sx 右 移 4 位 ,SX =0001,经过对阶、Ex+100 2=10 2=EY;SX 右移四位后 SX=0.00001001,经过舍入后 舍入后, X=2(
9、10)2 ( 0.0001 ) 2(2) 尾数求和: SX+SY 0 0001(SX)+ 0. 1011(SY) 0. 1100 SX+SY 结果为规格化数;所以: X+Y=2(10)2 ( SX+SY)=2(10)2(0.1100)2=(11.00) 2 五用多体交叉存取方案,即将主存分成 8 个相互独立、容量相同的模块 M 0,M 1,M 2 ,M 7,每个模块 32M 32 位;它们各自具备一套地址寄存器、数据缓冲器,各自以 等同的方式与 CPU 传递信息,其组成如图图 B11. 2 0 8 名师归纳总结 - - - - - - -第 3 页,共 6 页精选学习资料 - - - - -
10、- - - - 六、 解: PCI 总线结构框图如下所示:图 B11. 3PCI 总线有三种桥,即HOST / PCI 桥(简称HOST 桥), PCI / PCI 桥, PCI / LAGACY桥;在 PCI 总线体系结构中,桥起着重要作用:(1)它连接两条总线,使总线间相互通信;(2)桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上,从而使系统中任意一个总线主设备都能看到同样的一份地址表;(3)利用桥可以实现总线间的猝发式传送;七、 解: SCSI 接口的特点有以下几方面:SCSI接口总线由八条数据线、一条奇偶校验线,9 条掌握线组成;总线时钟频率为 5MHZ,其
11、中异步传输率为 2.5MB/S, 同步传输数据传输率为 5MB/S SCSI接口总线以菊花链的方式最多连接 8 台设备;每台 SCSI 设备都有自己的唯独的设备号 ID 0ID 7 ;由于 SCSI 设备是智能设备,对 SCSI 总线以至主机屏蔽了实际外设的固有物理属性,各个 SCSI设备之间可以用一套标准的命令来进行数据传送,也为设备的升级或系统的系列化供应了敏捷的处理手段;各个设备之间是对等的关系,而不是从属;2) 配置图如下 :图 B11.4 八、 解:( 1)假设判别测试字段中每一位为一个判别标志,那么由于有 4 个转移条件,故该字段为 4 位,(如采纳字段译码只需 3 位),下地址字
12、段为 9 位,由于掌握容量为4 / 6 名师归纳总结 - - - - - - -第 4 页,共 6 页精选学习资料 - - - - - - - - - 512 单元,微命令字段是( 48 4 - 9 )= 35 位;(2)对应上述微指令格式的微程序掌握器规律框图B11.5 所示:其中微地址寄存器对应下地址字段, P 字段即为判别测试字段,掌握字段即为微命令子段,后两部分组成微指令寄存器;地址转移规律的输入是指令寄存器OP 码,各状态条件以及判别测试字段所给的判别标志(某一位为 1),其输出修改微地址寄存器的适当位数,从而实现微程序的分支转移;图 B11.5 九解:指令功能替代指令实现方法MOV
13、 寄存器间传送数据ADD加法 Rs+R0RdINC 寄存器内容加1 ADD加法 立刻数 imm13=1,作为操作数DEC 寄存器内容减1 SUB减法 立刻数 imm13=-1, 作为操作数NEG 取负数SUB减法 R0-RsRdNOT 取反码XOR异或 立刻数 imm13=-1, 作为操作数CLR 清除寄存器ADD加法 R0+R0Rd十、解:条件:(1)在 CPU 中的中断屏蔽触发器 IM 必需是开放的;2)外设有中断恳求时,中断恳求触发器 IR 必需处于“1” 状态,保持中断恳求信号;(3)外设接口中中断答应触发器 EI 必需为“1” ,这样才能把外设中断恳求送至 CPU;(4)当上述三个条件具备时,CPU 在现行指令终止的最终一个机器周期响应中断;5 / 6 名师归纳总结 - - - - - - -第 5 页,共 6 页精选学习资料 - - - - - - - - - 流程图如下:6 / 6 名师归纳总结 - - - - - - -第 6 页,共 6 页