《万里学院-数字电子技术基础-第六章习题及参考复习资料.docx》由会员分享,可在线阅读,更多相关《万里学院-数字电子技术基础-第六章习题及参考复习资料.docx(4页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、第六章习题一、选择题1和的结构是 。的及阵列固定,不可编程 B. 及阵列、或阵列均不可编程及阵列、或阵列均可编程 D. 的及阵列可编程2是指 。A.可编程逻辑阵列 B.可编程阵列逻辑 C.通用阵列逻辑 D.只读存储器 3当用异步输出结构的设计逻辑电路时,它们相当于 。A. 组合逻辑电路 B.时序逻辑电路 C.存储器 D.数模转换器4器件的基本结构组成有 。A. 输出电路 B.或阵列 C. 及阵列 D. 输入缓冲电路5器件的主要优点有 。A. 集成密度高 B. 可改写C.可硬件加密 D. 便于仿真测试6的输出电路是 。 B.固定的 C.只可一次编程 D.可重复编程7开发系统需要有 。A.计算机
2、B. 操作系统 C. 编程器 D. 开发软件8只可进行一次编程的可编程器件有 。9可重复进行编程的可编程器件有 。10器件开发系统的组成有 。A.计算机 B.编程器 C.开发软件 D.编程电缆11全场可编程(及、或阵列皆可编程)的可编程逻辑器件有 。1216V8的最多输入输出端个数为 。 A.8输入8输出 B.10输入10输出 C.16输入8输出 D.16输入1输出13一个容量为1K8的存储器有 个存储单元。A.8 B. 8192 C.8000 D. 8K 14要构成容量为4K8的,需要 片容量为2564的。A. 8 B.4 C. 2 D.3215寻址容量为16K8的需要 根地址线。A. 8
3、B. 4 C.14 D.16K E. 16 16的地址码有8位,行、列地址译码器输入端都为4个,则它们的字线加位线共有 条。A.8 B.16 C.32 D.25617某存储器具有8根地址线和8根双向数据线,则该存储器的容量为 。A.83 B.8K8 C.2568 D. 25625618.采用对称双地址结构寻址的10241的存储矩阵有 。A.10行10列 B.5行5列 C.32行32列 D.1024行1024列19随机存取存储器具有 功能。A.读/写 B.无读/写 C.只读 D.只写20欲将容量为1281的扩展为10248,则需要控制各片选端的辅助译码器的输出端数为 。A.1 B.2 C.3 D
4、.821欲将容量为2561的扩展为10248,则需要控制各片选端的辅助译码器的输入端数为 。A.4 B.2 C.3 D.822只读存储器在运行时具有 功能。A.读/无写 B.无读/写 C.读/写 D.无读/无写23只读存储器中的内容,当电源断掉后又接通,存储器中的内容 。A.全部改变 B.全部为0 C.不可预料 D.保持不变24随机存取存储器中的内容,当电源断掉后又接通,存储器中的内容 。A.全部改变 B.全部为1 C.不确定 D.保持不变25一个容量为5121的静态具有 。A.地址线9根,数据线1根 B.地址线1根,数据线9根C.地址线512根,数据线9根 D.地址线9根,数据线512根26
5、用若干实现位扩展时,其方法是将 相应地并联在一起。A. 读/写线 B.数据线 C. 地址线 D. 片选信号线27的及陈列(地址译码器)是 。A.全译码可编程阵列 B. 全译码不可编程阵列 C. 非全译码不可编程阵列 D. 非全译码可编程阵列二、判断题(正确打,错误的打)1不仅可以读,也可以写(编程),则它的功能及相同。( )2的每个及项都一定是最小项。( )3和都是及阵列可编程、或阵列固定。( )4的及门阵列是可编程的,或门阵列是固定的。( )5的输出电路是固定的,不可编程,所以它的型号很多。( )6的型号虽然很少,但却能取代大多数芯片。( )7语言是一种通用的硬件描述语言(),用于的开发。(
6、 )8不需专用编程器就可以对它进行反复编程。( )9.在系统可编程逻辑器件不需编程器就可以高速而反复地编程,则它及随机存取存储器的功能相同。( )10是全场可编程(及、或阵列皆可编程)的可编程逻辑器件,功能强大,便于使用,因此被普遍使用。( )11.实际中,常以字数和位数的乘积表示存储容量。( )12由若干位存储单元组成,每个存储单元可存放一位二进制信息。( )13.动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失。( )14.用2片容量为16K8的构成容量为32K8的是位扩展。( )15.所有的半导体存储器在运行时都具有读和写的功能。( )16和中存入的信息在电源断掉后都不会丢失
7、。( )17中的信息,当电源断掉后又接通,则原存的信息不会改变。( )18.存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。( )19的或阵列(存储矩阵)是可编程阵列。( )20的每个及项(地址译码器的输出)都一定是最小项。( )21.用实现四位二进制码到码的转换时,要求的容量为4*4b。( )三、填空题1存储器的 和 是反映系统性能的两个重要指标。2.半导体存储器按功能可分为 和 两种类型,其中 在电源掉电后信息不会丢失。3.用户可编程有 、 和 三种类型,其中 的编程是一次性的。4器件的基本结构包括 和 两部分。5器件由 、 和 三个主要部分组成。6的及门阵列是 ,或门阵
8、列是 ;的及门阵列是 ,或门阵列是 ;的及门阵列是 ,或门阵列是 。四、综合题1试分析题图6-1给定的阵列图,试写出输出表达式Y的最小项表示形式。题图6-12对于题图6-2所示,试列出其输入、输出真值表 题图6-2342位容量的的点阵图如题图6-3所示.。试写出逻辑表达式,列出其真值表,并说明电路的逻辑功能。题图6-3第六章习题参考答案一、选择题1; 2; 3; 4; 5; 6;7; 8; 9; 10; 11; 12;13; 14; 15; 16; 17; 18;19; 20; 21; 22; 23; 24;25; 26; 27; 28; 29。二、判断题1.; 2.; 3.; 4.; 5.
9、;6.; 7.; 8.; 9.;10.;11.; 12.; 13.; 14. ; 15.;16.; 17.; 18.; 19.; 20.; 21. 。三、填空题1.存储容量 存取时间; 2 ;3 E2 ;4.及门阵列 或门阵列;5.及门阵列 或门阵列 输出逻辑宏单元();6.固定的 可编程的 可编程的 可编程的 可编程的 固定的四、综合题1.解:Y()m(2,12,11,3,8)2解:序号X2X1X0Y1Y00000101001002010113011004100015101116110117111013解:由的点阵图得方程:,真值表:ABSC0000011010101101所以为半加器。第 4 页