《万里学院-数字电子技术基础-第六章习题及参考答案_资格考试-会计职称考试.pdf》由会员分享,可在线阅读,更多相关《万里学院-数字电子技术基础-第六章习题及参考答案_资格考试-会计职称考试.pdf(5页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、优秀学习资料 欢迎下载 第六章习题 一、选择题 1 PROM 和 PAL的结构是。A.PROM 的与阵列固定,不可编程 B.PROM 与阵列、或阵列均不可编程 C.PAL 与阵列、或阵列均可编程 D.PAL 的与阵列可编程 2 PAL是指。A.可编程逻辑阵列 B.可编程阵列逻辑 C.通用阵列逻辑 D.只读存储器 3当用异步 I/O 输出结构的 PAL设计逻辑电路时,它们相当于。A.组合逻辑电路 B.时序逻辑电路 C.存储器 D.数模转换器 4 PLD器件的基本结构组成有。A.输出电路 B.或阵列 C.与阵列 D.输入缓冲电路 5 PLD器件的主要优点有。A.集成密度高 B.可改写 C.可硬件加
2、密 D.便于仿真测试 6 GAL 的输出电路是。A.OLMC B.固定的 C.只可一次编程 D.可重复编程 7 PLD开发系统需要有。A.计算机 B.操作系统 C.编程器 D.开发软件 8只可进行一次编程的可编程器件有。A.PAL B.GAL C.PROM D.PLD 9可重复进行编程的可编程器件有。A.PAL B.GAL C.PROM D.ISP-PLD 10 ISP-PLD器件开发系统的组成有。A.计算机 B.编程器 C.开发软件 D.编程电缆 11全场可编程(与、或阵列皆可编程)的可编程逻辑器件有。A.PAL B.GAL C.PROM D.PLA 12.GAL16V8的最多输入输出端个数
3、为。A.8 输入 8 输出 B.10 输入 10 输出 C.16 输入 8 输出 D.16 输入 1 输出 13 一个容量为 1K 8 的存储器有 个存储单元。A.8 B.8192 C.8000 D.8K 14要构成容量为 4K 8 的 RAM,需要 片容量为 256 4 的 RAM。优秀学习资料 欢迎下载 A.8 B.4 C.2 D.32 15寻址容量为 16K 8 的 RAM 需要 根地址线。A.8 B.4 C.14 D.16K E.16 16 RAM 的地址码有 8 位,行、列地址译码器输入端都为 4 个,则它们的字线加位线共有 条。A.8 B.16 C.32 D.256 17某存储器具
4、有 8 根地址线和 8 根双向数据线,则该存储器的容量为。A.8 3 B.8K 8 C.256 8 D.256 256 18.采用对称双地址结构寻址的 1024 1 的存储矩阵有。A.10 行 10 列 B.5 行 5 列 C.32 行 32 列 D.1024 行 1024 列 19随机存取存储器具有 功能。A.读/写 B.无读/写 C.只读 D.只写 20欲将容量为 128 1 的 RAM 扩展为 1024 8,则需要控制各片选端的辅助译码器的输出端数为。A.1 B.2 C.3 D.8 21欲将容量为 256 1 的 RAM 扩展为 1024 8,则需要控制各片选端的辅助译码器的输入端数为。
5、A.4 B.2 C.3 D.8 22只读存储器 ROM 在运行时具有 功能。A.读/无写 B.无读/写 C.读/写 D.无读/无写 23只读存储器 ROM 中的内容,当电源断掉后又接通,存储器中的内容。A.全部改变 B.全部为 0 C.不可预料 D.保持不变 24随机存取存储器 RAM 中的内容,当电源断掉后又接通,存储器中的内容。A.全部改变 B.全部为 1 C.不确定 D.保持不变 25一个容量为 512 1 的静态 RAM 具有。A.地址线 9 根,数据线 1 根 B.地址线 1 根,数据线 9 根 C.地址线 512 根,数据线 9 根 D.地址线 9 根,数据线 512 根 26用若
6、干 RAM 实现位扩展时,其方法是将 相应地并联在一起。A.读/写线 B.数据线 C.地址线 D.片选信号线 27 PROM 的与陈列(地址译码器)是。A.全译码可编程阵列 B.全译码不可编程阵列 优秀学习资料 欢迎下载 C.非全译码不可编程阵列 D.非全译码可编程阵列 二、判断题(正确打,错误的打)1.PROM 不仅可以读,也可以写(编程),则它的功能与 RAM 相同。()2.PAL 的每个与项都一定是最小项。()3.PAL 和 GAL 都是与阵列可编程、或阵列固定。()4.PLA 的与门阵列是可编程的,或门阵列是固定的。()5.PAL 的输出电路是固定的,不可编程,所以它的型号很多。()6
7、.GAL 的型号虽然很少,但却能取代大多数 PAL芯片。()7.ABEL语言是一种通用的硬件描述语言(HDL),用于 PLD的开发。()8.GAL 不需专用编程器就可以对它进行反复编程。()9.在系统可编程逻辑器件 ISP-PLD 不需编程器就可以高速而反复地编程,则它与 RAM 随机存取存储器的功能相同。()10.PLA 是全场可编程(与、或阵列皆可编程)的可编程逻辑器件,功能强大,便于使用,因此被普遍使用。()11.实际中,常以字数和位数的乘积表示存储容量。()12.RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息。()13.动态随机存取存储器需要不断地刷新,以防止电容上存储的
8、信息丢失。()14.用 2 片容量为 16K 8 的 RAM 构成容量为 32K 8 的 RAM 是位扩展。()15.所有的半导体存储器在运行时都具有读和写的功能。()16.ROM和 RAM 中存入的信息在电源断掉后都不会丢失。()17.RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。()18.存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。()19.PROM 的或阵列(存储矩阵)是可编程阵列。()20.ROM的每个与项(地址译码器的输出)都一定是最小项。()21.用 PROM 实现四位二进制码到 Gray 码的转换时,要求 PROM 的容量为 4*4b。()三、填
9、空题 1存储器的 和 是反映系统性能的两个重要指标。2.半导体存储器按功能可分为 和 两种类型,其中 在电源掉电后信息不会丢失。3.用户可编程 ROM 有、和 三种类型,其中 优秀学习资料 欢迎下载 的编程是一次性的。4.PLD 器件的基本结构包括 和 两部分。5.GAL 器件由、和 三个主要部分组成。6.PROM 的与门阵列是,或门阵列是;PLA 的与门阵列是,或门阵列是;PAL的与门阵列是,或门阵列是。四、综合题 1试分析题图 6-1给定的阵列图,试写出输出表达式 Y 的最小项表示形式。&1YABCD 题图 6-1 2对于题图 6-2所示 PAL,试列出其输入、输出真值表&1 Y0Y1 1
10、X0X2X1&题图 6-2 3 4 2 位容量的 ROM 的点阵图如题图 6-3 所示.。试写出逻辑表达式,列出其真值表,并说明电路的逻辑功能。11或逻辑阵列与逻辑阵列&ABSC 题图 6-3 优秀学习资料 欢迎下载 第六章习题参考答案 一、选择题 1.AD;2.B;3.A;4.ABCD;5.ABCD;6.AD;7.ABCD;8.AC;9.BD;10.ACD;11.D;12.C;13.BD;14.D;15.C;16.C;17.C;18.C;19.A;20.D;21.A;22.D;23.B;24.A;25.D;26.C;27.A;28.ACD;29.B。二、判断题 1.;2.;3.;4.;5.;
11、6.;7.;8.;9.;10.;11.;12.;13.;14.;15.;16.;17.;18.;19.;20.;21.。三、填空题 1.存储容量 存取时间;2.RAM ROM ROM;3.PROM EPROM E2PROM PROM;4.与门阵列 或门阵列;5.与门阵列 或门阵列 输出逻辑宏单元(OLMC);6.固定的 可编程的 可编程的 可编程的 可编程的 固定的 四、综合题 1.解:Y(A,B,C,D)m(2,12,11,3,8)2解:序号 X2 X1 X0 Y1 Y0 0 0 0 0 1 0 1 0 0 1 0 0 2 0 1 0 1 1 3 0 1 1 0 0 4 1 0 0 0 1 5 1 0 1 1 1 6 1 1 0 1 1 7 1 1 1 0 1 3解:由 ROM 的点阵图得方程:B A B A S,AB CO,真值表:A B S C 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 所以为半加器。