门电路及使用注意事项.ppt

上传人:wuy****n92 文档编号:54725254 上传时间:2022-10-29 格式:PPT 页数:24 大小:1.26MB
返回 下载 相关 举报
门电路及使用注意事项.ppt_第1页
第1页 / 共24页
门电路及使用注意事项.ppt_第2页
第2页 / 共24页
点击查看更多>>
资源描述

《门电路及使用注意事项.ppt》由会员分享,可在线阅读,更多相关《门电路及使用注意事项.ppt(24页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、Digital Logic Circuit第5讲 门电路及使用注意事项第 5 讲n 课时授课计划n 课 程 内 容Digital Logic Circuit第5讲 门电路及使用注意事项内容:分立元件门电路 TTL集成逻辑门电路 CMOS传输门 门电路使用注意事项目的与要求:了解分立元件与门、或门、非门及与非门、或非门的工作原理和逻辑功能。了解TTL集成逻辑门电路的结构、工作原理和外部特性。掌握OC门和TTL三态门的工作原理及有关的逻辑概念。了解CMOS门的特点。掌握集成门电路的使用方法。重点与难点:重点:TTL集成逻辑门电路的外部特性。OC门和TTL三态门的应用。难点:TTL集成逻辑门电路的结

2、构、工作原理和外部特性 OC门和TTL三态门的工作原理。Digital Logic Circuit第5讲 门电路及使用注意事项课堂讨论:高阻态的含义;OC门和TTL三态门的应用。现代教学方法与手段:投影 PowerPoint复习(提问):与、或、非及与非、或非逻辑的运算口诀、逻辑 符号。Digital Logic Circuit第5讲 门电路及使用注意事项获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。逻辑0和1:电子电路中用高、低电平来表示。逻辑门电路:用以实现基本和常用逻辑运算的电子电路。简称门电路。基本和常用门电路有与门、或门、非门(反相器)、与非门、或

3、非门、与或非门和异或门等。门电路Digital Logic Circuit第5讲 门电路及使用注意事项1 1、二极管与门二极管与门Y=ABDigital Logic Circuit第5讲 门电路及使用注意事项2 2、二极管或门二极管或门Y=A+BDigital Logic Circuit第5讲 门电路及使用注意事项3.三极管非门电路三极管非门电路4.组合门电路组合门电路Digital Logic Circuit第5讲 门电路及使用注意事项5.TTL与非门与非门 了解工作原理,掌握主要外部特性和参数。演示Digital Logic Circuit第5讲 门电路及使用注意事项1)电压传输特性工作区

4、:AB段(截止区)UI1.5V UO=UOL线性区:BCVUI1.3V UI UO转折区:CDVUI1.5V UI UO2)关门电平、开门电平和阀值电压(1)关门电平:在保证输出为标准高电平(3V)时允许输入低电平的最大值,用UOFF表示。UOFFV。当UIUON时,与非门才开通,输出低电平。(3)阀值电压:电压传输特性转折区中点对应的输入电压。又称为门槛电压。Digital Logic Circuit第5讲 门电路及使用注意事项3 3)噪声容限:)噪声容限:把不会破坏与非门的输出逻辑状态所允许的最大干扰电压值。噪声容限越大,说明抗干扰能力越强。低电平噪声容限VNL:VNL=VOFF VILm

5、ax高电平噪声容限VNH:VNH=VIHmin-VON 4)扇出系数 带同类门的个数。表示门电路的负载能力。对于典型电路,扇出系数8。5)传输延迟时间 输出电压由高电平变为低电平的传输延迟时间称为导通传输延迟时间,记做tPHL;输出电压由低电平变为高电平的传输延迟时间称为截止传输延迟时间,记做tPLH。定义与非门的传输延迟时间为tPLH 和tPHL 的算术平均值,记做tpd。tpd 的典型值一般为1020ns。Digital Logic Circuit第5讲 门电路及使用注意事项74LS00内含4个2输入与非门,74LS20内含2个4输入与非门。Digital Logic Circuit第5讲

6、 门电路及使用注意事项A=0时,T2、T5截止,T3、T4导通,Y=1。A=1时,T2、T5导通,T3、T4截止,Y=0。TTL非门Digital Logic Circuit第5讲 门电路及使用注意事项A、B中只要有一个为1,即高电平,如A1,则iB1就会经过T1集电结流入T2基极,使T2、T5饱和导通,输出为低电平,即Y0。AB0时,iB1、iB1均分别流入T1、T1发射极,使T2、T2、T5均截止,T3、T4导通,输出为高电平,即Y1。TTL或非门Digital Logic Circuit第5讲 门电路及使用注意事项A和B都为高电平(T2导通)、或C和D都为高电平(T2导通)时,T5饱和导

7、通、T4截止,输出Y=0。A和B不全为高电平、并且C和D也不全为高电平(T2和T2同时截止)时,T5截止、T4饱和导通,输出Y=1。TTL与或非门Digital Logic Circuit第5讲 门电路及使用注意事项6.集电极开路与非门(集电极开路与非门(OC门)门)问题的提出:为解决一般TTL与非门不能线与而设计的。A、B不全为1时,uB1=1V,T2、T3截止,F=1。接入外接电阻R后:A、B全为1时,uB1=2.1V,T2、T3饱和导通,F=0。外接电阻R的取值范围为:Digital Logic Circuit第5讲 门电路及使用注意事项2)OC门驱动发光二极管3)OC门实现电平变换1)

8、两个OC结构的与非门线与连接可实现与或非的逻辑功能。Digital Logic Circuit第5讲 门电路及使用注意事项7.三态门(三态门(TS门)门)当EN为高电平时,二极管D截止,电路工作在典型的与非门状态。当EN为低电平时,一方面使T2、T5截止,同时通过二极管D将T3的基极电位钳位在1V左右,从而又使T4截止。由于T4、T5同时截止,从输出端看,F端对地和对电源均相当于开路,呈现高阻状态。高阻态又叫禁止态或开路态。EN端控制着电路的输出状态,因此将其称为控制端(或称为使能端)。结论:电路的输出有高阻态、高电平和低电平3种状态。Digital Logic Circuit第5讲 门电路及

9、使用注意事项TSL门的应用作多路开关:E=0时,门G1使能,G2禁止,Y=A;E=1时,门G2使能,G1禁止,Y=B。信号双向传输:E=0时信号向右传送,B=A;E=1时信号向左传送,A=B。构成数据总线:让各门的控制端轮流处于低电平,即任何时刻只让一个TSL门处于工作状态,而其余TSL门均处于高阻状态,这样总线就会轮流接受各TSL门的输出。Digital Logic Circuit第5讲 门电路及使用注意事项Digital Logic Circuit第5讲 门电路及使用注意事项8.CMOS门电路门电路(1)CMOS电路的工作速度比TTL电路的低。(2)CMOS带负载的能力比TTL电路强。(3

10、)CMOS电路的电源电压允许范围较大,约在318V,抗干扰能力比TTL电路强。(4)CMOS电路的功耗比TTL电路小得多。门电路的功耗只有几个W,中规模集成电路的功耗也不会超过100W。(5)CMOS集成电路的集成度比TTL电路高。(6)CMOS电路适合于特殊环境下工作。(7)CMOS电路容易受静电感应而击穿,在使用和存放时应注意静电屏蔽,焊接时电烙铁应接地良好,尤其是CMOS电路多余不用的输入端不能悬空,应根据需要接地或接高电平。(8)输出范围大 VOH=VDD,VOL=0V(顶天立地)。CMOS数字电路的特点Digital Logic Circuit第5讲 门电路及使用注意事项CMOS传输

11、门 设控制信号的高、低电平分别为VDD和0V,当C=0,=1时,T1、T2均截止,输出与输入之间呈现高阻抗(109),传输门截止。当C=1,=0时,若0vIVDD-VGS(th)N,则T1导通;当|VGS(th)P|vIVDD时,T2导通。因此当vI 在0到VDD之间变化时,T1、T2总有一个导通,输出与输入之间呈现低阻抗(几百),传输门导通。Digital Logic Circuit第5讲 门电路及使用注意事项 传输门的一个重要的、独特的用途是用做作模拟开关,用来传输连传输门的一个重要的、独特的用途是用做作模拟开关,用来传输连续变化的模拟信号。续变化的模拟信号。TTL门电路使用注意事项门电路

12、使用注意事项 1)电源要求 (1)电源电压范围为5V10%,有的要求5V5%。(2)电源入口处应接2050F的滤波电容以滤除纹波电压。(3)在芯片的电源引脚处接F的滤波电容过滤高频干扰。(4)逻辑电路和其他强电回路应分别接地。Digital Logic Circuit第5讲 门电路及使用注意事项2)输入端的处理 (1)输入端不能直接高于V和低于V的低内阻电源。(2)多余输入端一般不能悬空。3)TTL门电路的输出端不允许直接接+VCC。CMOSCMOS门电路使用注意事项门电路使用注意事项 1)电源要求(1)CMOS门电路工作电压范围较宽(+3+18V)一般取:VDD降低将使门电路的工作频率下降。

13、(2)接线时电源极性必须正确,不能接反。Digital Logic Circuit第5讲 门电路及使用注意事项 2)输入端的处理 (1)输入端不允许悬空,通常在输入端和地之间接保护电阻,以防止拔下电路板后造成输入端悬空。(2)输入高电平不能大于VDD;输入低电平不得小于VSS。且输入端电流一般应限制在1mA以内。(3)CMOS电路对输入脉冲的上升沿和下降沿有要求,通常当VDD=5V时,上升沿和下降沿应小于10S;VDD=10V时,上升沿和下降沿应小于5S;VDD=15V时,上升沿和下降沿应小于1S。3)输出端的处理 (1)CMOS门电路输出端不能线与。(2)总体上讲CMOS门电路的驱动能力要比TTL门电路小得多。但CMOS驱动CMOS的能力却很强。4)防静电措施 (1)不使用时,用导电材料屏蔽保存,或将全部引脚短路。(2)焊接时断开电烙铁电源。(3)开机时先加电源后加信号,关机时先断信号后断电源。(4)不得带电插拔芯片。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 初中资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁