2022年2022年计算机组成基本知识课后知识题目解析 .pdf

上传人:C****o 文档编号:40147681 上传时间:2022-09-08 格式:PDF 页数:30 大小:2.05MB
返回 下载 相关 举报
2022年2022年计算机组成基本知识课后知识题目解析 .pdf_第1页
第1页 / 共30页
2022年2022年计算机组成基本知识课后知识题目解析 .pdf_第2页
第2页 / 共30页
点击查看更多>>
资源描述

《2022年2022年计算机组成基本知识课后知识题目解析 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机组成基本知识课后知识题目解析 .pdf(30页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、*第 1 章 习题参考答案电子数字计算机和电子模拟计算机的区别在哪里?解:电子数字计算机中处理的信息是在时间上离散的数字量,运算的过程是不连续的;电子模拟计算机中处理的信息是连续变化的物理量,运算的过程是连续的。冯诺依曼计算机的特点是什么?其中最主要的一点是什么?解:冯诺依曼计算机的特点如下:计算机(指硬件)应由运算器、存储器、控制器、输入设备和输出设备五大基本部件组成;计算机内部采用二进制来表示指令和数据;将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作。第点是最主要的一点。计算机的硬件是由哪些部件组成的?它们各有哪些功能?解:计算机的硬件应由运算器、存储器、控制器、输入设备和输

2、出设备五大基本部件组成。它们各自的功能是:输入设备:把人们编好的程序和原始数据送到计算机中去,并且将它们转换成计算机内部所能识别和接受的信息方式。输出设备:将计算机的处理结果以人或其他设备所能接受的形式送出计算机。存储器:用来存放程序和数据。运算器:对信息进行处理和运算。控制器:按照人们预先确定的操作步骤,控制整个计算机的各部件有条不紊地自动工作。名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 30 页 -*什么叫总线?简述单总线结构的特点。解:总线是一组能为多个部件服务的公共信息传送线路,它能分时地发送与接收各部件的信息。单总线结构即各大部件都连接在单一的一组总线上,这个总线被

3、称为系统总线。C P U 与主存、C P U 与外设之间可以直接进行信息交换,主存与外设、外设与外设之间也可以直接进行信息交换,而无须经过C P U 的干预。简单描述计算机的层次结构,说明各层次的主要特点。解:现代计算机系统是一个硬件与软件组成的综合体,可以把它看成是按功能划分的多级层次结构。第级为硬件组成的实体。第级是微程序级。这级的机器语言是微指令集,程序员用微指令编写的微程序一般是直接由硬件执行的。第级是传统机器级。这级的机器语言是该机的指令集,程序员用机器指令编写的程序可以由微程序进行解释。第级是操作系统级。从操作系统的基本功能来看,一方面它要直接管理传统机器中的软硬件资源,另一方面它

4、又是传统机器的延伸。第级是汇编语言级。这级的机器语言是汇编语言,完成汇编语言翻译的程序叫做汇编程序。第级是高级语言级。这级的机器语言就是各种高级语言,通常用编译程序来完成高级语言翻译的工作。第级是应用语言级。这一级是为了使计算机满足某种用途而专门设计的,因此这一级语言就是各种面向问题的应用语言。计算机系统的主要技术指标有哪些?名师资料总结-精品资料欢迎下载-名师精心整理-第 2 页,共 30 页 -*解:计算机系统的主要技术指标有:机器字长、数据通路宽度、主存容量和运算速度等。机器字长是指参与运算的数的基本位数,它是由加法器、寄存器的位数决定的。数据通路宽度是指数据总线一次所能并行传送信息的位

5、数。主存容量是指主存储器所能存储的全部信息量。运算速度与机器的主频、执行什么样的操作、主存本身的速度等许多因素有关。第 2 章 习题参考答案1已知下列数的原码表示,分别写出它们的补码表示。X原010100,X原110111 2已知下列数的补码表示,分别写出它们的真值。X补010100,X补110111 3某机字长16 位,简述下列几种情况下所能表示数值的范围。(1)无符号整数(2)用原码表示定点小数(3)用补码表示定点小数(4)用原码表示定点整数(5)用补码表示定点整数名师资料总结-精品资料欢迎下载-名师精心整理-第 3 页,共 30 页 -*4某机字长32 位,试分别写出无符号整数和带符号整

6、数(补码)的表示范围(用十进制数表示)。5某浮点数字长12 位,其中阶符1 位,阶码数值3 位,数符1 位,尾数数值7 位,阶码以 2 为底,阶码和尾数均用补码表示。它所能表示的最大正数是多少?最小规格化正数是多少?绝对值最大的负数是多少?6一浮点数,其阶码部分为p 位,尾数部分为g 位,各包含一位符号位,均用补码表示;尾数基数 r 2,该浮点数格式所能表示数的上限、下限及非零的最小正数是多少?写出表达式。7试将(-0 1101)2用 IEEE短浮点数格式表示出来。名师资料总结-精品资料欢迎下载-名师精心整理-第 4 页,共 30 页 -*8对下列ASCII 码进行译码。1001001,010

7、0001,1100001,1110111 1000101,1010000,1010111,0100100 9以下列形式表示(5382)10(1)8421码(2)余 3 码(3)2421码(4)二进制数10 求有效信息位为01101110的海明校验码。名师资料总结-精品资料欢迎下载-名师精心整理-第 5 页,共 30 页 -*第 3 章 习题参考答案 指令长度和机器字长有什么关系?半字长指令、单字长指令、双字长指令分别表示什么意思?解:指令长度与机器字长没有固定的关系,指令长度可以等于机器字长,也可以大于或小于机器字长。通常,把指令长度等于机器字长的指令称为单字长指令;指令长度等于半个机器字长的

8、指令称为半字长指令;指令长度等于两个机器字长的指令称为双字长指令。零地址指令的操作数来自哪里?一地址指令中,另一个操作数的地址通常可采用什么寻址方式获得?各举一例说明。解:双操作数的零地址指令的操作数来自堆栈的栈顶和次栈顶。双操作数的一地址指令的另一个操作数通常可采用隐含寻址方式获得,即将另一操作数预先存放在累加器中。例如,前述零地址和一地址的加法指令。3 举例说明哪几种寻址方式除去取指令以外不访问存储器?哪几种寻址方式除去取指令外只需访问一次存储器?完成什么样的指令,包括取指令在内共访问次存储器?解:除去取指令以外不访问存储器:立即寻址,寄存器寻址。除去取指令外只需访问一次存储器:直接寻址,

9、寄存器间接寻址,变址寻址,基址寻址,相对寻址,页面寻址。二级间接寻址包括取指令在内共访问次存储器。4什么叫主程序和子程序?调用子程序时还可采用哪几种方法保存返回地址?画图说明调用子程序的过程。解:主程序就是指通常的程序,而子程序是一组可以公用的指令序列,只要知道子程序的入口地址就能调用它。保存返回地址的方法有多种:()用子程序的第一个字单元存放返回地址。转子指令把返回地址存放在子程序的第一名师资料总结-精品资料欢迎下载-名师精心整理-第 6 页,共 30 页 -*个字单元中,子程序从第二个字单元开始执行。返回时将第一个字单元地址作为间接地址,采用间址方式返回主程序。()用寄存器存放返回地址。转

10、子指令先把返回地址放到某一个寄存器中,再由子程序将寄存器中的内容转移到另一个安全的地方。()用堆栈保存返回地址。调用子程序的过程如下图所示,此时返回地址保存在堆栈中。5某机为定长指令字结构,指令长度位;每个操作数的地址码长位,指令分为无操作数、单操作数和双操作数三类。若双操作数指令已有K 种,无操作数指令已有L种,问单操作数指令最多可能有多少种?上述三类指令各自允许的最大指令条数是多少?6设某机为定长指令字结构,指令长度位,每个地址码占位,试提出一种分配方案,使该指令系统包含:条三地址指令,条二地址指令,条单地址指令。名师资料总结-精品资料欢迎下载-名师精心整理-第 7 页,共 30 页 -*

11、7 指令格式同上题,能否构成:三地址指令条,单地址指令 255 条,零地址指令条?为什么?8指令中地址码的位数与直接访问的主存容量和最小寻址单位有什么关系?解:主存容量越大,所需的地址码位数就越长。对于相同容量来说,最小寻址单位越小,地址码的位数就越长。9设某机字长位,CPU 有个位的通用寄存器,设计一个能容纳种操作的单字长指令系统。()如果是存储器间接寻址方式的寄存器存储器型指令,能直接寻址的最大主存空间是多少?()如果采用通用寄存器作为基址寄存器,能直接寻址的最大主存空间又是多少?解:因为计算机中共有条指令,所以操作码占位;个通用寄存器,寄存器编号占位;其余部分为地址码或标志位。名师资料总

12、结-精品资料欢迎下载-名师精心整理-第 8 页,共 30 页 -*()如果是存储器间接寻址方式的寄存器存储器型指令,操作码位,寄存器编号位,间址标志位,地址码位,直接寻址的最大主存空间是字。()如果采用通用寄存器作为基址寄存器,EA (Rb)A,能直接寻址的最大主存空间是字。第 4 章 习题参考答案1 设x 补=x0 x1x2x3x4,其中 xi取 0 或 1,若要使x 05,则x0、x1、x2、x3、x4的取值应满足什么条件?答:应满足的条件是:x0=0;当 x0=1 时,x1=1 且 x2、x3、x4不全为 0。2若 32 位定点小数的最高位为符号位,用补码表示,则所能表示的最大正数为1-

13、2-31,最小正数为2-31,最大负数为-2-31,最小负数为 -1;若 32 位定点整数的最高位为符号位,用原码表示,则所能表示的最大正数为231-1,最小正数为1,最大负数为-1 ,最小负数为-(231-1)。3 若机器字长为32 位,在浮点数据表示时阶符占1 位,阶码值占7 位,数符占1 位,尾数值占23位,阶码用移码表示,尾数用原码表示,则该浮点数格式所能表示的最大正数为(1-2-23)2127,最 小 正 数 为2-151,最 大 负 数 为-2-151,最 小 负 数为-(1-2-23)2127。4 定点补码加减法运算中,产生溢出的条件是什么?溢出判断的方法有哪几种?如果是浮点加减

14、运算,产生溢出的条件又是什么?答:定点补码加减运算中,产生溢出的条件是:定点补码加减运算结果超出了定点数的表示范围。溢出判断的方法有三种:采用单符号位法;采用进位判断法;采用双符号位法,名师资料总结-精品资料欢迎下载-名师精心整理-第 9 页,共 30 页 -*这种方法又称为“变形补码”或“模4 补码”。浮点加减运算中,产生溢出的条件是:浮点加减运算结果中阶码超出了它的表示范围。已知 X 和Y,试用它们的变形补码计算出X Y,并指出结果是否溢出。(只做(1)()X ,Y ()X ,Y ()X ,Y ()X ,Y 6分别用原码乘法和补码乘法计算X Y。(只做(1)()X ,Y ()X ,Y 名师

15、资料总结-精品资料欢迎下载-名师精心整理-第 10 页,共 30 页 -*原码乘法:名师资料总结-精品资料欢迎下载-名师精心整理-第 11 页,共 30 页 -*补码乘法:7分别用原码和补码加减交替法计算X Y。(只做(1)()X ,Y ()X ,Y ()X ,Y 名师资料总结-精品资料欢迎下载-名师精心整理-第 12 页,共 30 页 -*()X ,Y 名师资料总结-精品资料欢迎下载-名师精心整理-第 13 页,共 30 页 -*名师资料总结-精品资料欢迎下载-名师精心整理-第 14 页,共 30 页 -*原码除法:名师资料总结-精品资料欢迎下载-名师精心整理-第 15 页,共 30 页 -

16、*补码除法:名师资料总结-精品资料欢迎下载-名师精心整理-第 16 页,共 30 页 -*第五章习题参考答案1 如何区别存储器和寄存器?两者是一回事的说法对吗?答:存储器和寄存器不是一回事。存储器在CPU 的外边,专门用来存放程序和数据,访问存储器的速度较慢。寄存器属于CPU 的一部分,访问寄存器的速度很快。2 存储器的主要功能是什么?为什么要把存储系统分成若干个不同层次?主要有哪些层次?答:存储器的主要功能是用来保存程序和数据。存储系统是由几个容量、速度和价格各不相同的存储器用硬件、软件、硬件与软件相结合的方法连接起来的系统。把存储系统分成若干个不同层次的目的是为了解决存储容量、存取速度和价

17、格之间的矛盾。由高速缓冲存储器、主存储器、辅助存储器构成的三级存储系统可以分为两个层次,其中高速缓存和主存间称为 Cache-主存存储层次(Cache 存储系统);主存和辅存间称为主存-辅存存储层次(虚拟存储系统)。3 说明存取周期和存取时间的区别。答:存取周期是指主存进行一次完整的读写操作所需的全部时间,即连续两次访问存储器操作之间所需要的最短时间。存取时间是指从启动一次存储器操作到完成该操作所经历的时间。存取周期一定大于存取时间。4 现有 1024 1 的存储芯片,若用它组成容量为16K 8 的存储器。试求:(1)实现该存储器所需的芯片数量?(2)若将这些芯片分装在若干块板上,每块板的容量

18、为4K8,该存储器所需的地址名师资料总结-精品资料欢迎下载-名师精心整理-第 17 页,共 30 页 -*线总位数是多少?其中几位用于选板?几位用于选片?几位用作片内地址?答:(1)需 1024 1 的芯片 128 片。(2)该存储器所需的地址线总位数是14 位,其中位用于选板,位用于选片,10 位用作片内地址。5 已知某机字长8 位,现采用半导体存储器作主存,其地址线为16 位,若使用1K4 的 SRAM 芯片组成该机所允许的最大主存空间,并采用存储模板结构形式。(1)若每块模板容量为4K8,共需多少块存储模板?(2)画出一个模板内各芯片的连接逻辑图。答:(1)根据题干可知存储器容量为216

19、=64KB,故共需16 块存储模板。(2)一个模板内各芯片的连接逻辑图如下图所示。模板内各芯片的连接逻辑图6 用容量为 16K 1 的 DRAM 芯片构成 KB 的存储器,设存储器的读写周期均为 05 s,CPU 在 1 s 内至少要访存一次,试问采用哪种刷新方式比较合理?相邻两行之间的刷新间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?答:因为要求CPU 在 1 s 内至少要访存一次,所以不能使用集中刷新方式,分散和异步刷新方式都可以使用,但异步刷新方式比较合理。相邻两行之间的刷新间隔最大刷新间隔时间行数=2ms 128=15 625 s。取 15 5名师资料总结-精品资料欢迎下

20、载-名师精心整理-第 18 页,共 30 页 -*s,即进行读或写操作31 次之后刷新一行。对全部存储单元刷新一遍所需的实际刷新时间=0 5 s128=64 s。7 什么是高速缓冲存储器?它与主存是什么关系?其基本工作过程如何?答:高速缓冲存储器位于主存和CPU 之间,用来存放当前正在执行的程序段和数据中的活跃部分,使CPU 的访存操作大多数针对Cache 进行,从而使程序的执行速度大大提高。高速缓冲存储器的存取速度接近于CPU 的速度,但是容量较小,它保存的信息只是主存中最急需处理的若干块的副本。当CPU 发出读请求时,如果Cache 命中,就直接对Cache 进行读操作,与主存无关;如果C

21、ache 不命中,则仍需访问主存,并把该块信息一次从主存调入Cache 内。若此时Cache 已满,则须根据某种替换算法,用这个块替换掉 Cache 中原来的某块信息。第六章习题参考答案1中央处理器有哪些功能?它由哪些基本部件所组成?答:从程序运行的角度来看,CPU 的基本功能就是对指令流和数据流在时间与空间上实施正确的控制。对于冯 诺依曼结构的计算机而言,数据流是根据指令流的操作而形成的,也就是说数据流是由指令流来驱动的。中央处理器由运算器和控制器组成。2中央处理器中有哪几个主要寄存器?试说明它们的结构和功能。答:CPU 中的寄存器是用来暂时保存运算和控制过程中的中间结果、最终结果及控制、状

22、态信息的,它可分为通用寄存器和专用寄存器两大类。通用寄存器可用来存放原始数据和运算结果,有的还可以作为变址寄存器、计数器、地址指针等。专用寄存器是专门用来完成某一种特殊功能的寄存器,如程序计数器PC、指令寄存器IR、存储器地址寄存器MAR、存储器数据寄存器MDR、状态标志寄存器PSWR 等。名师资料总结-精品资料欢迎下载-名师精心整理-第 19 页,共 30 页 -*3控制器有哪些基本功能?它可分为哪几类?分类的依据是什么?答:控制器的基本功能有:(1)从主存中取出一条指令,并指出下一条指令在主存中的位置。(2)对指令进行译码或测试,产生相应的操作控制信号,以便启动规定的动作。(3)指挥并控制

23、CPU、主存和输入输出设备之间的数据流动。控制器可分为组合逻辑型、存储逻辑型、组合逻辑与存储逻辑结合型3 类,分类的依据在于控制器的核心-微操作信号发生器(控制单元CU)的实现方法不同。4控制器有哪几种控制方式?各有何特点?答:控制器的控制方式可以分为3 种:同步控制方式、异步控制方式和联合控制方式。同步控制方式的各项操作都由统一的时序信号控制,在每个机器周期中产生统一数目的节拍电位和工作脉冲。这种控制方式设计简单,容易实现;但是对于许多简单指令来说会有较多的空闲时间,造成较大数量的时间浪费,从而影响了指令的执行速度。异步控制方式的各项操作不采用统一的时序信号控制,而根据指令或部件的具体情况决

24、定,需要多少时间,就占用多少时间。异步控制方式没有时间上的浪费,因而提高了机器的效率,但是控制比较复杂。联合控制方式是同步控制和异步控制相结合的方式。5什么是三级时序系统?答:三级时序系统是指机器周期、节拍和工作脉冲。计算机中每个指令周期划分为若干个机器周期,每个机器周期划分为若干个节拍,每个节拍中设置一个或几个工作脉冲。6什么是指令周期?什么是CPU 周期?它们之间有什么关系?答:指令周期是指取指令、分析取数到执行指令所需的全部时间。CPU 周期(机器周期)是完成一个基本操作的时间。一个指令周期划分为若干个CPU 周期。7指令和数据都存放在主存,如何识别从主存储器中取出的是指令还是数据?名师

25、资料总结-精品资料欢迎下载-名师精心整理-第 20 页,共 30 页 -*答:指令和数据都存放在主存,它们都以二进制代码形式出现,区分的方法为:(1)取指令或数据时所处的机器周期不同:取指周期取出的是指令;分析取数或执行周期取出的是数据。(2)取指令或数据时地址的来源不同:指令地址来源于程序计数器;数据地址来源于地址形成部件。8CPU 中指令寄存器是否可以不要?指令译码器是否能直接对存储器数据寄存器MDR 中的信息译码?为什么?请以无条件转移指令JMP A 为例说明。答:指令寄存器不可以不要。指令译码器不能直接对MDR 中的信息译码,因为在取指周期 MDR 的内容是指令,而在取数周期MDR 的

26、内容是操作数。以JMP A 指令为例,假设指令占两个字,第一个字为操作码,第二个字为转移地址,它们从主存中取出时都需要经过MDR,其中只有第一个字需要送至指令寄存器,并且进行指令的译码,而第二个字不需要送指令寄存器。9 什么是微命令和微操作?什么是微指令?微程序和机器指令有何关系?微程序和程序之间有何关系?答:微命令是控制计算机各部件完成某个基本微操作的命令。微操作是指计算机中最基本的、不可再分解的操作。微命令和微操作是一一对应的,微命令是微操作的控制信号,微操作是微命令的操作过程。微令是若干个微命令的集合。微程序是机器指令的实时解释器,每一条机器指令都对应一个微程序。微程序和程序是两个不同的

27、概念。微程序是由微指令组成的,用于描述机器指令,实际上是机器指令的实时解释器,微程序是由计算机的设计者事先编制好并存放在控制存储器中的,一般不提供给用户;程序是由机器指令组成的,由程序员事先编制好并存放在主存储器中。10 某机的微指令格式中有10 个独立的控制字段C0C9,每个控制字段有Ni 个互名师资料总结-精品资料欢迎下载-名师精心整理-第 21 页,共 30 页 -*斥控制信号,Ni 的值如下:请回答:(1)如果这 10 个控制字段,采用编码表示法,需要多少控制位?(2)如果采用完全水平型编码方式,需要多少控制位?答:(1)如果这 10 个控制字段,采用编码表示法,需要31 位控制位;(

28、2)如果采用完全水平型编码方式,需要69 位控制位。11 假设微地址转移逻辑表达式如下:A4=P2 ZF T4 A3=P1 IR15 T4 A2=P1 IR14 T4 A1=P1 IR13 T4 A0=P1 IR12 T4 其中A4 A0 为微地址寄存器的相应位,P1 和 P2 为判别标志,ZF 为零标志,IR15 IR12 为指令寄存器IR 的相应位,T4 为时钟脉冲信号。试说明上述逻辑表达式的含义,画出微地址转移逻辑图。答:逻辑表达式的含义为:(1)在进行 P1 测试时,根据指令寄存器IR 中的 IR15 IR12修改A3 A0,进行 16 路分支;(2)在进行 P2 测试时,根据零标志Z

29、F 修改A4,进行2 路分支:(3)所有的表达式均分别和T4 相与,表示在T4 内形成后继微指令的微地址。微地址转移逻辑图如下图所示,图中S4S0 分别对应微地址寄存器A4 A0 的异步置“1”端,低电平有效。名师资料总结-精品资料欢迎下载-名师精心整理-第 22 页,共 30 页 -*微地址转移逻辑图12已知某机采用微程序控制方式,其控制存储器容量为512 48 位。微指令字长为 48 位,微程序可在整个控制存储器中实现转移,可控制微程序转移的条件共4 个(直接控制),微指令采用水平型格式,如下图所示。微指令格式(1)微指令格式中的三个字段分别应为多少位?(2)画出围绕这种微指令格式的微程序

30、控制器逻辑框图。答:(1)判别测试字段占4 位,直接微地址字段占9 位,操作控制字段占35 位。(2)微程序控制器逻辑框图如下图所示。微程序控制器逻辑框图名师资料总结-精品资料欢迎下载-名师精心整理-第 23 页,共 30 页 -*第7章 习题参考答案外部设备有哪些主要功能?可以分为哪些大类?各类中有哪些典型设备?解:外部设备的主要功能有数据的输入、输出、成批存储以及对信息的加工处理等。外部设备可以分为五大类:输入输出设备、辅助存储器、终端设备、过程控制设备和脱机设备。其典型设备有键盘、打印机、磁盘、智能终端、数模转换器和键盘软盘数据站等。说明磁介质存储器的存储原理。解:磁介质存储器的存储过程

31、是一种电磁转换的过程。在磁介质存储器中,信息是记录在一薄层磁性材料上的,这个薄层称为磁层。磁层与所附着的载体称为记录介质或记录媒体。磁头是磁记录设备的关键部件之一,是一种电磁转换元件,能把电脉冲表示的二进制代码转换成磁记录介质上的磁化状态,即电磁转换;反过来,能把磁记录介质上的磁化状态转换成电脉冲,即磁电转换。3主存储器与磁介质存储器在工作速度方面的指标有什么不同?为什么磁盘存储器采用两个以上的指标来说明其工作速度?解:主存储器速度指标主要有存取速度和存取周期,而磁介质存储器速度指标为平均存取时间,这是因为磁介质存储器采用顺序存取或直接存取方式。磁盘存储器的平均存取时间至少应当包括平均寻道时间

32、和平均等待时间两部分,因为磁盘存储器首先需要将磁头移动到指定的磁道上,然后将记录块旋转到磁头下方才能进行读写。4某磁盘组有六片磁盘,每片可有两个记录面,存储区域内径为cm,外径为cm,道密度道 cm,位密度bcm,转速r min。试问:()共有多少个存储面可用?()共有多少个圆柱面?()整个磁盘组的总存储容量有多少?名师资料总结-精品资料欢迎下载-名师精心整理-第 24 页,共 30 页 -*()数据传送率是多少?()如果某文件长度超过一个磁道的容量,应将它记录在同一存储面上还是记录在同一圆柱面上?为什么?()如果采用定长信息块记录格式,直接寻址的最小单位是什么?寻址命令中如何表示磁盘地址?5

33、键盘属于什么设备?它有哪些类型?如何消除键开关的抖动?简述非编码键盘查询键位置码的过程。解:键盘是计算机系统不可缺少的输入设备。键盘可分为两大类型:编码键盘和非编码键盘。非编码键盘用较为简单的硬件和专门的键盘扫描程序来识别按键的位置。消除键开关抖动的方法分硬件和软件两种。硬件的方法是增设去抖电路;软件的方法是在键盘程序中加入延时子程序,以避开抖动时间。键盘扫描程序查询键位置码的过程为:查询是否有键按下。查询已按下键的位置。按行号和列号求键的位置码。名师资料总结-精品资料欢迎下载-名师精心整理-第 25 页,共 30 页 -*第8章 习题参考答案什么是计算机的输入输出系统?输入输出设备有哪些编址

34、方式?有什么特点?解:计算机的输入输出系统包括输入输出接口和输入输出信息传送控制方式等,它们是整个计算机系统中最具有多样性和复杂性的部分。输入输出设备有两种编址方式:IO 映射方式(独立编址)和存储器映射方式(统一编址),独立编址的优点是IO 指令和访存指令容易区分,外设地址线少,译码简单,主存空间不会减少,缺点是控制线增加了IO 读和 I O 写信号;统一编址的优点是总线结构简单,全部访存类指令都可用于控制外设,可直接对外设寄存器进行各种运算,占用主存一部分地址,缩小了可用的主存空间。什么是 IO 接口?IO 接口有哪些特点和功能?接口有哪些类型?解:IO 接口是主机和外设之间的交接界面,通

35、过接口可以实现主机和外设之间的信息交换。接口的基本功能有:实现主机和外设的通信联络控制;进行地址译码和设备选择;实现数据缓冲;完成数据格式的变换;传递控制命令和状态信息。接口按数据传送方式分类,有串行接口和并行接口;按控制方式分类,有程序查询接口、程序中断接口、DMA 接口;按灵活性分类,有可编程接口和不可编程接口;按通用性分类,有通用接口和专用接口;按IO 信号分类,有数字接口和模拟接口;按应用分类,有运行辅助接口、用户交互接口、传感接口、控制接口。并行接口和串行接口实质上的区别是什么?其界面如何划分?各有什么特点?解:有串行接口和并行接口。两者的实质区别在于外设和接口一侧的传送方式不同,而

36、在主机和接口一侧,数据总是并行传送的。在并行接口中,外设和接口间的传送宽度是一个字节(或字)的所有位,一次传输的信息量大,但数据线的数目将随着传送数据宽度的增加而增加。在串行接口中,外设和接口间的数据是一位一位串行传送的,一次传输的信息量小,名师资料总结-精品资料欢迎下载-名师精心整理-第 26 页,共 30 页 -*但只需一根数据线。在远程终端和计算机网络等设备离主机较远的场合下,用串行接口比较经济划算。IO 数据传送可以采用哪些方式?它们各有什么特点及应用场所?试比较之。解:主机和外设之间的信息传送控制方式,经历了由低级到高级、由简单到复杂、由集中管理到各部件分散管理的发展过程,按其发展的

37、先后次序和主机与外设并行工作的程度,可以分为种。程序查询方式是主机与外设间进行信息交换的最简单方式,输入和输出完全是通过 CPU 执行程序来完成的。这种方式控制简单,但外设和主机不能同时工作,系统效率很低,因此,仅适用于外设的数目不多、对IO 处理的实时要求不高、CPU 的操作任务比较单一、并不很忙的情况。程序中断方式无需等待查询,外设在做好输入输出准备时,向主机发中断请求,主机接到请求后就暂时中止原来执行的程序,转去执行中断服务程序对外部请求进行处理,在中断处理完毕后返回原来的程序继续执行。程序中断不仅适用于外部设备的输入输出操作,也适用于对外界发生的随机事件的处理。由于完成一次程序中断还需

38、要许多辅助操作,因此主要适用于中、低速外设。DMA 方式是在主存和外设之间开辟直接的数据通路,可以进行基本上不需要CPU介入的主存和外设之间的信息传送,这样不仅能保证CPU 的高效率,而且能满足高速外设的需要。DMA 方式只能进行简单的数据传送操作,在数据块传送的起始和结束时还需CPU 及中断系统进行预处理和后处理。IO 通道控制方式是DMA 方式的进一步发展,在系统中设有通道控制部件,每个通道挂若干外设,主机在执行IO 操作时,只需启动有关通道,通道将执行通道程序,从而完成IO 操作。程序查询方式、程序中断方式、DMA 方式各自适用什么范围?下面这些结论正确吗?为什么?()程序中断方式能提高

39、CPU 利用率,所以在设置了中断方式后就没有再应用程序名师资料总结-精品资料欢迎下载-名师精心整理-第 27 页,共 30 页 -*查询方式的必要了。()DMA 方式能处理高速外部设备与主存间的数据传送,高速工作性能往往能覆盖低速工作要求,所以DMA 方式可以完全取代程序中断方式。解:程序查询方式、程序中断方式、DMA 方式各自适用的范围见前述。()不正确。程序查询方式接口简单,可用于外设与主机速度相差不大,且外设数量很少的情况。(不正确。DMA 方式用于高速外部设备与主存间的数据传送,但DMA 结束时仍需程序中断方式做后处理。6什么是中断?外部设备如何才能产生中断?解:中断是指:计算机执行现

40、行程序的过程中,出现某些急需处理的异常情况和特殊请求,CPU 暂时中止现行程序,而转去对随机发生的更紧迫的事件进行处理,在处理完毕后,CPU 将自动返回原来的程序继续执行。外部设备(中断源)准备就绪后会主动向CPU 发出中断请求。通常由外设的完成信号将相应的中断请求触发器置成“”状态,表示该中断源向 CPU 提出中断请求。7中断为什么要判优?有哪些具体的判优方法?各有什么优缺点?解:当多个中断源同时发出中断请求时,CPU 在任何瞬间只能响应一个中断源的请求,所以需要把全部中断源按中断的性质和轻重缓急安排优先级,以保证响应优先级别最高的中断请求。中断判优的方法可分为:软件判优法和硬件判优法。前者

41、简单,可以灵活地修改中断源的优先级别,但查询、判优完全是靠程序实现的,不但占用CPU 时间,而且判优速度慢。后者可节省CPU 时间,速度快,但是需要硬件判优电路,成本较高。8CPU 响应 DMA 请求和响应中断请求有什么区别?为什么通常使 DMA 请求的优先级高于中断请求?名师资料总结-精品资料欢迎下载-名师精心整理-第 28 页,共 30 页 -*解:对中断请求的响应时间只能发生在每条指令执行完毕时,而对 DMA 请求的响应时间可以发生在每个机器周期结束时。DMA 方式常用于高速外设的成组数据传送,如果不及时处理将丢失信息,所以DMA 请求的优先级应高于中断请求。9现有 A、B、C、D 共 个中断源,其优先级由高向低按A、B、C、D 顺序排列。若中断服务程序的执行时间为s,请根据下图时间轴给出的中断源请求中断的时刻,画出 CPU 执行程序的轨迹。解:CPU 执行程序的轨迹如下图所示。0假设有、两个设备,其优先级为设备 设备,若它们同时提出中断请求,试说明中断处理过程,画出其中断处理过程示意图,并标出断点。解:中断处理过程示意图如下图所示。名师资料总结-精品资料欢迎下载-名师精心整理-第 29 页,共 30 页 -*中断处理过程示意图名师资料总结-精品资料欢迎下载-名师精心整理-第 30 页,共 30 页 -

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁