2022年中央电大计算机组成原理A形考作业及答案 .pdf

上传人:C****o 文档编号:39704146 上传时间:2022-09-07 格式:PDF 页数:3 大小:52.02KB
返回 下载 相关 举报
2022年中央电大计算机组成原理A形考作业及答案 .pdf_第1页
第1页 / 共3页
2022年中央电大计算机组成原理A形考作业及答案 .pdf_第2页
第2页 / 共3页
点击查看更多>>
资源描述

《2022年中央电大计算机组成原理A形考作业及答案 .pdf》由会员分享,可在线阅读,更多相关《2022年中央电大计算机组成原理A形考作业及答案 .pdf(3页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、1机器数 补码 中,零的表示形式是唯一的。2某计算机字长16 位,采用补码定点小数表示,符号位为1 位,数值位为15位,则可表示的最大正小数为+(1-2-15),最小负小数为-1。3加法器采用并行进位的目的是快速传递进位 信号。4组成一个运算器需要多个部件,但下面所列地址寄存器 不是组成运算器的部件。1ASCII 编码是一种汉字字符编码;2一般采用补码运算的二进制减法器,来实现定点二进制数加减法的运算;3在浮点数表示法中,阶码的位数越多,能表达的数值精度越高;4只有定点数运算才可能溢出,浮点数运算不会产生溢出。1简述奇偶校验码和海明校验码的实现原理。答:奇偶校验码原理:通常是为一个字节补充一个

2、二进制位,称为校验位,通过设置校验位的值为0 或 1 的方式,使字节自身的8 位和该校验位含有1 值的位数一定为奇数或偶数。在接收方,检查接收到的码字是否还满足取值为1 的总的位数的奇偶关系,来决定数据是否出错。海明校验码原理:是在k 个数据位之外加上r 个校验位,从而形成一个k+r 位的新的码字,使新的码字的码距比较均匀地拉大。把数据的每一个二进制位分配在几个不同的偶校验位的组合中,当某一位出现错误,就会引起相关的几个校验位的值发生变化,这不但可以发现错误,还可以指出哪一位出错,为进一步纠错提供了依据。2简述教材中给出的MIPS 计算机的运算器部件的功能和组成。答:MIPS 计算机运算器部件

3、功能和组成:运算器的首要功能是完成对数据的算术和逻辑运算,由其内部的一个被称之为算术与逻辑运算部件(英文缩写为ALU)承担;运算器的第二项功能,是暂存将参加运算的数据和中间结果,由其内部的一组寄存器承担;为了用硬件线路完成乘除指令运算,运算器内一般还有一个能自行左右移位的专用寄存器,通称乘商寄存器。这些部件通过几组多路选通器电路实现相互连接和数据传送;运算器要与计算机其它几个功能部件连接在一起协同运行,还必须有接受外部数据输入和送出运算结果的逻辑电路。3浮点运算器由哪几部分组成?答:处理浮点数指数部分的部件、处理尾数的部件、加速移位操作的移位寄存器线路以及寄存器堆等组成。4假定X=0.0110

4、011*211,Y=0.1101101*2-10(此处的数均为二进制),在不使用隐藏位的情况下,回答下列问题:(1)浮点数阶码用4 位移码、尾数用8 位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数和负数)数值;解答:绝对值最大:1 111 0 1111111、1 111 1 1111111;绝对值最小:0 001 0 0000000、0 001 1 0000000(2)写出 X、Y 的浮点数表示。X浮1 011 0 0110011 Y浮0 110 0 1101101(3)计算 X+Y A:求阶差:|E|=|1011-0110|=0101 B:对阶:Y 变为 1 011 0

5、 00000 1101101 C:尾数相加:00 0110011 00000+00 00000 1101101=00 0110110 01101 D:规格化:左规:尾数为0 1101100 1101,阶码为 1010 F:舍入处理:采用0 舍 1 入法处理,则有00 1101100+1=00 1101101 E:不溢出所以,X+Y 最终浮点数格式的结果:1 010 0 1101101,即 0.1101101*2101将十六进制数据14.4CH 表示成二进制数,然后表示成八进制数和十进制数。14.4CH=(10100.01001100)2=(14.23)8=(20.21875)102对下列十进制

6、数表示成8 位(含一位符号位)二进制数原码和补码编码。(1)17;X原00010001,X补00010001(2)-17;X原10010001,X补111011113已知下列各 x原,分别求它们的x反和x补。(1)x原 0.10100;x反010100,x补010100(2)x原 1.00111;x反111000,x补111001(3)x原 010100;x反010100,x补010100(4)x原 110100;x反101011,x补101100 4写出 X10111101,Y 00101011 的双符号位原码、反码、补码表示,并用双符号补码计算两个数的差。X原00 10111101,X反0

7、0 10111101,X补00 10111101 Y原11 00101011,Y反11 11010100,Y补11 11010101 X补+Y补 00 10010010 1计算机硬件能直接识别和运行的只能是机器语言 程序。2指令中用到的数据可以来自通用寄存器、输入输出接口、内存单元。3汇编语言要经过_汇编程序 _的翻译才能在计算机中执行。4在设计指令操作码时要做到_能区别一套指令系统中的所有指令、能表明操作数的地址、长度适当规范统一。5控制器的功能是向计算机各部件提供控制信号。6从资源利用率和性能价格比考虑,指令流水线方案_最好 _,多指令周期方案次之,单指令周期方案最不可取。1变址寻址需要在

8、指令中提供一个寄存器编号和一个数值。2计算机的指令越多,功能越强越好。3程序计数器PC 主要用于解决指令的执行次序。4微程序控制器的运行速度一般要比硬连线控制器更快。1一条指令通常由哪两个部分组成?指令的操作码一般有哪几种组织方式?各自应用在什么场合?各自的优缺点是什么?答:一条指令通常由操作码和操作数两个部分组成。指令的操作码一般有定长的操作码、变长的操作码两种组织方式。定长操作码的组织方式应用在当前多数的计算机中;变长的操作码组织方式一般用在小型及以上的计算机当中。定长操作码的组织方式对于简化计算机硬件设计,提高指令译码和识别速度有利。变长的操作码组织方式可以在比较短的指令字中,既能表示出

9、比较多的指令条数,又能尽量满足给出相应的操作数地址的要求。名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 3 页 -2如何在指令中表示操作数的地址?通常使用哪些基本寻址方式?答:是通过寻址方式来表示操作数的地址。通常使用的基本寻址方式有:立即数寻址、直接寻址、寄存器寻址、寄存器间接寻址、变址寻址、相对寻址、间接寻址、堆栈寻址等。3为读写输入/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?答:为读写输入/输出设备,通常有两种常用的编址方式用以指定被读写设备,一是I/O 端口与主存储器统一的编制方式,另一种是I/O端口与主存储器彼此独立的编制方式。4简述计算机中控制器的功能

10、和基本组成,微程序的控制器和硬连线的控制器在组成和运行原理方面有何相同和不同之处?答:控制器主要由下面4 个部分组成:(1)程序计数器(PC),是用于提供指令在内存中的地址的部件,服务于读取指令,能执行内容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。(2)指令寄存器(IR),是用于接收并保存从内存储器读出来的指令内容的部件,在执行本条指令的整个过程中,为系统运行提供指令本身的主要信息。(3)指令执行的步骤标记线路,用于标记出每条指令的各个执行步骤的相对次序关系,保证每一条指令按设定的步骤序列依次执行。(4)全部控制信号的产生部件,它依据指令操作码、指令的执行步骤(时刻),也许还

11、有些另外的条件信号,来形成或提供出当前执行步骤计算机各个部件要用到的控制信号。计算机整机各硬件系统,正是在这些信号控制下协同运行,执行指令,产生预期的执行结果。由于上述后两个部分的具体组成与运行原理不同,控制器被分为硬连线控制器和微程序控制器两大类。微程序的控制器和组合逻辑的控制器是计算机中两种不同类型的控制器。共同点:基本功能都是提供计算机各个部件协同运行所需要的控制信号;组成部分都有程序计数器PC,指令寄存器IR;都分成几个执行步骤完成每一条指令的具体功能。不同点:主要表现在处理指令执行步骤的办法,提供控制信号的方案不一样。微程序的控制器是通过微指令地址的衔接区分指令执行步骤,应提供的控制

12、信号从控制存储器中读出,并经过一个微指令寄存器送到被控制部件。组合逻辑控制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应提供的控制信号。微程序的控制器的优点是设计与实现简单些,易用于实现系列计算机产品的控制器,理论上可实现动态微程序设计,缺点是运行速度要慢一些。组合逻辑控制器的优点是运行速度明显地快,缺点是设计与实现复杂些,但随着EDA 工具的成熟,该缺点已得到很大缓解。5控制器的设计和该计算机的指令系统是什么关系?答:控制器的的基本功能,是依据当前正在执行的指令,和它所处的执行步骤,形成并提供在这一时刻整机各部件要用到的控制信号。所以,控制器的设计和该计算机的指令系统是一一对应的

13、关系,也就是控制器的设计应依据指令的要求来进行,特别是要分析每条指令的执行步骤,产生每个步骤所需要的控制信号。6指令采用顺序方式、流水线方式执行的主要差别是什么?各有什么优点和缺点?顺序方式是,在一条指令完全执行结束后,再开始执行下一条指令。优点是控制器设计简单,容易实现,;缺点是速度比较慢。指令流水线方式是提高计算机硬件性能的重要技术和有效措施,在成本增加不多的情况下很明显地提高了计算机的性能。追求的目标是力争在每一个指令执行步骤中完成一条指令的执行过程。实现思路是把一条指令的几项功能划分到不同的执行部件去完成,在时间上又允许这几个部件可以同时运行。缺点是控制器设计复杂,比较不容易实现,;突

14、出的优点是速度明显提高。1下列部件(设备)中,存取速度最快的是光盘存储器。2某 SRAM 芯片,其容量为1K8 位,加上电源端和接地端,该芯片引出线的最少数目应为20。3在主存和CPU 之间增加 Cache的目的是 解决 CPU 和主存之间的速度匹配。4在独立编址方式下,存储单元和I/O 设备是靠 不同的地址和指令代码来区分的。5随着 CPU 速度的不断提升,程序查询方式很少被采用的原因是CPU 与外设并行工作。6在采用 DMA 方式的 I/O 系统中,其基本思想是在主存与外设 之间建立直接的数据通路。1CPU 访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。

15、2引入虚拟存储系统的目的,是为了加快外存的存取速度。3按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。4DMA 控制器通过中断向CPU 发 DMA 请求信号。1在三级存储体系中,主存、外存和高速缓存各有什么作用?各有什么特点?答:多级存储器系统,是围绕读写速度尚可、存储容量适中的主存储器来组织和运行的,并由高速缓冲存储器缓解主存读写速度慢、不能满足 CPU 运行速度需要的矛盾;用虚拟存储器更大的存储空间,解决主存容量小、存不下规模更大的程序与更多数据的难题,从而达到使整个存储器系统有更高的读写速度、尽可能大的存储容量、相对较低的制造与运行成本。高速缓冲存储器的问题是容量很

16、小,虚拟存储器的问题是读写速太慢。追求整个存储器系统有更高的性能/价格比的核心思路,在于使用中充分发挥三级存储器各自的优势,尽量避开其短处。2什么是随机存取方式?哪些存储器采用随机存取方式?答:RAM,即随机存储器,可以看作是由许多基本的存储单元组合起来构成的大规模集成电路。静态随机存储器(RAM)和动态随机存储器(DRAM)可采用随机存取方式。3什么是虚拟存储器?它能解决什么问题?为什么?答:虚拟存储器属于主存外存层次,由存储器管理硬件和操作系统中存储器管理软件支持,借助于硬磁盘等辅助存储器,并以透明方式提供给用户的计算机系统具有辅存的容量,接近主存的速度,单位容量的成本和辅存差不多的存储器

17、。主要用来缓解内存不足的问题。名师资料总结-精品资料欢迎下载-名师精心整理-第 2 页,共 3 页 -因为系统会使用一部分硬盘空间来补充内存。4什么是串行接口和并行接口?简述它们的数据传输方式和适用场合。答:串行接口只需要一对信号线来传输数据,主要用于传输速度不高、传输距离较长的场合。并行接口传输按字或字节处理数据,传输速率较低,实用于传输速度较高的设备,如打印机等。5CPU 在每次执行中断服务程序前后应做哪些工作?答:CPU 在每次执行中断服务程序前完成:关中断;保存断点和被停下来的程序的现场信息;判别中断源,转中断服务程序的入口地址;执行开中断指令。CPU 在每次执行中断服务程序后完成:关

18、中断,准备返回主程序;恢复现场信息,恢复断点;执行开中断;返回主程序。6总线的信息传输有哪几种方式?具体说明几种方式的特点。答:总线的传输方式有:串行传送、并行传送、复用传送和数据包传送。串行传送方式是n 位字长的数据通过一条通信信号线一位一位地传送。并行传送方式是字长n 位的数据由n 条信号线同时传送,数据传输的速度当然快多了。复用传送方式是将数据分时分组传送的方式,它由同步信号控制,在一组通信线上采用分时的方法,轮流地并行传送不同组信号。数据包传送方式是将被传送的信息组成一个固定的数据结构,通常包含数据、地址和时钟信息筹。1在定点二进制运算器中,加法运算一般通过补码运算的二进制加法器来实现

19、。2变址寻址方式中,操作数的有效地址等于变址寄存器内容 加形式地址。3将 RAM 芯片的数据线、地址线和读写控制线分别接在一起,而将片选信号线单独连接,其目的是增加存储单元数量。1输入输出指令的功能是进行CPU 和 I/O 设备之间的数据传送。2半导体 ROM 信息可读可写,且断电后仍能保持记忆。3在采用 DMA 方式传输数据时,数据传送是在DMA 控制器本身发出的控制信号控制下完成的。1将十进制数(0.71)10 变成 BCD 码、二进制数和16 进制数,将(1AB)16 变换成二进制数和十进制数。二进制小数点后保留8 位。答案:(0.71)10(0.01110001)BCD(0.10110

20、101)2(0.B5)16(1AB)16(000110101011)2(427)10 2已知 X 0.1101,Y0.0001,分别计算X 和 Y 的原码、补码、X 和 Y 的补码、XY 的补码、YX 的补码。答案:X 原(1.1101)、X 补(1.0011)、X 补(0.1101)Y 原(0.0001)、Y 补(0.0001)、Y 补(1.1111)X Y 补(1.0100)Y X 补(0.1110)3写出 X10111101,Y 00101011 的双符号位原码、反码、补码表示,并用双符号补码计算两个数的差。答案:原码反码 补码X10111101 00 10111101 00 10111

21、101 00 10111101 Y 00101011 11 00101011 11 11010100 11 11010101 XY=00 11101000 00 11101000 00 11101000 1简述计算机运算器部件的主要功能。答:主要功能包括(1)由其内部的算术与逻辑运算部件ALU 完成对数据的算术和逻辑运算;(2)由其内部的一组寄存器承担对将参加运算的数据和中间结果的暂存;(3)作为处理机内部的数据传送通路。2确定一台计算机的指令系统并评价其优劣,通常应从哪几个方面考虑?答:主要从以下四个方面进行考虑:(1)指令系统的完备性,以常用指令齐全、编程方便为优;(2)指令系统的高效性,

22、以程序占内存空间少、运行速度快为优;(3)指令系统的规整性,以指令和数据使用规则统一简单、易学易记为优;(4)指令系统的兼容性,以同一系列的低档机的程序能在新的高档机上直接运行为优。3相对主存来说,高速缓冲存储器CACHE 具有什么特点?它在计算机系统中是如何发挥它的作用的?答:CACHE 具有容量很小但读写速度非常快的特点。由于少量的一些数据和指令是CPU 重复用到的,若将它们从主存复制到CACHE中,CPU 就不必在下次使用这些信息时访问慢速的主存,而是从快速CACHE 中直接得到。所以,CACHE 起到了缓解主存速度跟不上CPU 读写速度要求的矛盾,提高了CPU 的运行效率。名师资料总结-精品资料欢迎下载-名师精心整理-第 3 页,共 3 页 -

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁