2022年2022年计算机组成与系统结构习题答案上海交大陈泽 .pdf

上传人:C****o 文档编号:39702741 上传时间:2022-09-07 格式:PDF 页数:4 大小:42.42KB
返回 下载 相关 举报
2022年2022年计算机组成与系统结构习题答案上海交大陈泽 .pdf_第1页
第1页 / 共4页
2022年2022年计算机组成与系统结构习题答案上海交大陈泽 .pdf_第2页
第2页 / 共4页
点击查看更多>>
资源描述

《2022年2022年计算机组成与系统结构习题答案上海交大陈泽 .pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机组成与系统结构习题答案上海交大陈泽 .pdf(4页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、计算机组成与系统结构习题答案,上海交大陈泽宇著C1:以下哪些设备不属于冯?诺伊曼体系结构计算机的五大部件?寄存器,缓冲器适配器的作用是保证_用计算机系统特性所要求的形式发送或接收信息。正确答案是:I/O 设备1966 年,Flynn 从计算机体系结构的并行性能出发,按照 _的不同组织方式,把计算机系统的结构分为SISD、SIMD、MISD和 MIMD 四类。指令流,数据流具有相同 _的计算机,可以采用不同的_。:计算机体系结构,计算机组成冯?诺伊曼型计算机的设计思想是_。正确答案是:存储程序并按地址顺序执行1958 年开始出现的第二代计算机,使用_作为电子器件。晶体管在计算机系统的层次结构中,

2、_采用符号语言。高级语言级,汇编语言级世界上第一台通用电子数字计算机ENIAC使用 _作为电子器件电子管在计算机系统的层次结构中,属于硬件级的是_。微程序设计级,机器语言级C2:为了提高浮点数的表示精度,当尾数不为_时,通过修改阶码并移动小数点,使尾数域的最高有效位为_,这称为浮点数的规格化表示。0,1 在我国使用的计算机汉字操作平台中,_字符集未收录繁体汉字。GB2312 在定点 _运算中,为了判断溢出是否发生,可采用双符号位检测法。不论溢出与否,其_符号位始终指示正确的符号。小数,最高,整数,最高在定点二进制运算器中,减法运算一般通过_来实现。补码运算的二进制加法器在奇偶校验中,只有当数据

3、中包含有_个 1 时,偶校验位=_。偶数,0,奇数,1 奇偶校验无法检测_个错误,更无法识别错误信息的_。偶数,位置,偶数,内容在 PC机中,若用扩展ASCII码、Unicode UCS-2和 UCS-4方法表示一个字符,则三者之间的差异为:扩展 ASCII码用_位表示,Unicode UCS-2用_位表示,Unicode UCS-4用_位表示。8,16,32 为了提高浮点数的表示精度,当尾数不为_时,通过修改阶码并移动小数点,使尾数域的最高有效位为_,这称为浮点数的规格化表示。0,1 C3:相联存储器是以 _来访问存储器的。关键字,内容Cache由高速的 _组成。SRAM Cache存储器在

4、产生替换时,可以采用以下替换算法:_。LFU算法,LRU算法,随机替换Cache的功能由 _实现,因而对程序员是透明的。硬件名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 4 页 -MOS半导体存储器中,_的外围电路简单,速度_,但其使用的器件多,集成度不高。SRAM,快EPROM是指 _。光擦可编程只读存储器虚拟地址空间的大小实际上受到_容量的限制。辅助存储器相联存储器是以 _来访问存储器的。关键字,内容从 CPU来看,增加Cache的目的,就是在性能上使_的平均读出时间尽可能接近Cache的读出时间。主存,内存虚拟地址由 _生成。编译程序MOS半导体存储器中,_可大幅度提高集

5、成度,但由于 _操作,外围电路复杂,速度慢。DRAM,刷新虚拟存储器可看作是一个容量非常大的_存储器,有了它,用户无需考虑所编程序在_中是否放得下或放在什么位置等问题。逻辑,主存C4:存储器堆栈是由程序员设置出来作为堆栈使用的一部分_。主存储器指令的顺序寻址方式,是指下一条指令的地址由_给出。程序计数器指令格式中的 _字段,用来表征指令的操作特性与功能操作码堆栈寻址方式中,设A 为累加器,SP为堆栈指示器,MSP为 SP指示的栈顶单元。如果进栈操作的动作顺序是(A)MSP,(SP)-1 SP,那么出栈操作的动作顺序应为_。(SP)+1 SP,(MSP)A 指令格式就是 _用二进制代码表示的结构

6、形式。指令字指令的跳跃寻址方式,是指下一条指令的地址由本条指令直接给出,因此,_的内容必须相应改变,以便及时跟踪新的指令地址。程序计数器指令格式中的地址码字段,通常用来指定参与操作的_或其地址。操作数寄存器堆栈是 _中设置的一组专门用于堆栈的寄存器。CPU 一条指令中的操作数地址,可以有_个。:0,1,2,3 程序控制类指令的功能是_。改变程序执行的顺序C5:为了执行任何给定的指令,必须对指令操作码进行测试,以便识别所要求的操作,CPU中的 _就是完成这项工作的。指令译码器在 CPU中,程序计数器用来保存_。下一条指令的地址在 CPU中,跟踪指令后继地址的寄存器是_。程序计数器_是处理操作的最

7、基本时间单位。时钟周期广义地讲,并行性中的同时性是指两个以上事件在_发生。同一时刻奔腾 CPU采用 2 条指令流水线,能在 1 个时钟周期内发射2 条简单的整数指令,也可发射_条浮点指令1 名师资料总结-精品资料欢迎下载-名师精心整理-第 2 页,共 4 页 -微程序控制器的基本思想是:将微操作控制信号按一定规则进行编码,形成_,存放到一个只读存储器里;当机器运行时,一条又一条地读出它们,从而产生全机所需要的各种操作控制信号,使相应部件执行所规定的操作。微指令中央处理器包括 _。运算器,控制器,Cache 取出和执行任何一条指令所需的最短时间为_个 CPU周期。2 CPU中的 SIMD技术,其

8、关键是在1 条单独的指令中同时执行多个运算操作,以增加处理器的吞吐量。以下哪个(些)技术属于SIMD技术?MMX,SSE,SSE2,SSE3 CPU的同步控制方式有时又称为_。固定时序控制方式,无应答控制方式在 CPU中,指令寄存器用来保存_。当前指令当执行指令时,CPU 能自动 _程序计数器的内容,使其始终保持将要执行的下一条指令的主存地址,为取下一条指令做好准备。递增在 CPU中,运算器的主要功能是进行_。算术运算,逻辑测试,逻辑运算C6:总线的特性包括 _。物理特性,功能特性,电气特性,时间特性在总线仲裁方式中,_仲裁需要 _。集中式,中央仲裁器为了解决多个主设备同时_总线_权的问题,必

9、须具有总线仲裁部件,以某种方式选择其中一个主设备作为总线的下一次主方。竞争,控制下列各种情况中,应采用异步传输方式的是_。I/O 接口与打印机交换信息当代总线是一些标准总线,追求与_无关的开发标准。技术,结构,CPU,厂家C7:在采用 DMA 方式高速传输数据时,数据传送是_。在 DMA 控制器本身发出的控制信号控制下完成的通道对 CPU的请求形式是 _ 中断为了便于实现多级中断,保存现场信息最有效的方法是采用_。堆栈通道对 CPU的请求形式是 _。中断采用 DMA 方式传送数据时,每传送一个数据就要占用一个_时间。存储周期计算机系统的输入输出接口是_之间的交互界面。主机与外围设备C8:名师资料总结-精品资料欢迎下载-名师精心整理-第 3 页,共 4 页 -阵列处理机实现 _级并行。指令多处理机实现 _级并行。任务或过程,作业或程序从执行程序的角度看,最高等级的并行是_并行。作业级,程序级多处理机分类中,不属于紧耦合系统的是_。MPP(大规模并行处理机)阵列处理机的体系结构属于_计算机。SIMD 从执行程序的角度看,最低等级的并行是_并行。指令内部名师资料总结-精品资料欢迎下载-名师精心整理-第 4 页,共 4 页 -

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁