2022年数字电路与数字逻辑推荐 .pdf

上传人:Q****o 文档编号:27518067 上传时间:2022-07-24 格式:PDF 页数:3 大小:83.81KB
返回 下载 相关 举报
2022年数字电路与数字逻辑推荐 .pdf_第1页
第1页 / 共3页
2022年数字电路与数字逻辑推荐 .pdf_第2页
第2页 / 共3页
点击查看更多>>
资源描述

《2022年数字电路与数字逻辑推荐 .pdf》由会员分享,可在线阅读,更多相关《2022年数字电路与数字逻辑推荐 .pdf(3页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、第 1 页一、填空(本题共16 分, 12 题每空 1 分, 38 题每空 2 分)1、数字信号是指在上和上都是离散的信号。2、正逻辑体系中,用表示高电平,用表示低电平。3、二进制数(10010111)2的十六进制数为。4、逻辑函数CBCBAY的与非与非 形式为。5、基本 RS 触发器电路结构如图1,当 A=0 时,输出 Q 端的状态为。6、同步十进制计数器74160 接成如图 2 所示计数器电路,实际计数为进制。7、JK 触发器的特性方程为。8、某台计算机的内存储器设置有32 位地址线, 16 位并行数据输入/输出端,这台计算机的最大存储容量为位。图 1 图 2 二、选择(本题24 分,每小

2、题2 分)1、(-1101)2的补码是。A (11101) 2B (10011)2C (11010)2D (11011)22、当逻辑函数有n 个变量时,共有个变量取值组合。An B2n C n2Dn23、逻辑函数()YAAB = 。AB BA CBA DBA4、十进制数25 用 8421BCD 码表示为。A10 101 B0010 0101 C100101 D10101 5、若在编码器中有50 个编码对象,则要求输出二进制代码位数为位。A5 B6 C10 D50 6、在下列逻辑电路中,属于时序逻辑电路的是。A 数据选择器B 译码器C 加法器D 计数器7、在何种输入情况下, “与非”运算的结果是

3、逻辑0 。河南工业大学2010 年硕士研究生入学考试复试试题考试科目:数字电路与数字逻辑姓名:研究方向:共 3 页名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 3 页 - - - - - - - - - 第 2 页A全部输入是0 B任一个输入是0 C仅一个输入是0 D全部输入是1 8、N个触发器可以构成能寄存位二进制数码的寄存器。A1NBNC1NDN29、在设计时序逻辑电路时,经过状态化简后最简状态转换图中包含9 个状态,则需要使用的触发器的最佳个数是。A 4 B 2

4、C3 D 5 10、8 位移位寄存器,串行输入时经个脉冲后, 8 位数码全部移入寄存器中。A1 B2 C4 D8 11、一个四位二进制数1000 输入到 D/A 转换器后,输出为8V,0000 输入时输出为0V,则 0100输入时输出电压为。A5V B8V C4V D6V 12、以下逻辑函数表达式中存在竞争冒险现象的是。ABCCAYBBCABYCBCCAABYDCAABY三、判断题(本题24 分,每小题2分)1、有两个逻辑变量A、 B,若 AB,则 AB A。 ()2、全加器在进行加法运算时不需要考虑来自低位的进位。()3、通过引入选通脉冲可以消除某些电路中存在的竞争冒险现象。()4、优先编码

5、器电路中,允许同时输入两个以上的编码信号。()5、TTL 与非门的多余输入端可以接固定高电平。()6、译码器、计数器、全加器、寄存器都是组合逻辑电路。()7、把 JK 触发器的 J 端和 K 端连接在一起并用T 表示,就得到T 触发器。()8、触发器的逻辑功能与电路结构存在固定的对应关系。()9、N 进制计数器可以实现N 分频。()10、二进制译码器相当于一个最小项发生器,便于实现组合逻辑电路。()11 “异或”运算的结果与参与运算的逻辑变量的顺序有关。()12负逻辑是以0 表示高电平, 1 表示低电平。()四、将下列逻辑函数化简为最简与或形式(方法不限)(本题 10 分,每小题5 分)1、C

6、BACBAY2、),(),(107653mmmmmDCBAY给定约束条件为084210mmmmm五、计算题(本题26 分)1、(本题 12 分) 用与非门 设计四变量的多数表决电路。当输入变量A、B、C、D 有三个或三个以上为 1 时,输出为1;输入为其他状态时,输出为0。要求电路尽量简单。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 3 页 - - - - - - - - - 第 3 页2、(本题 4 分)主从结构的JK 触发器的 CP、 J、K 端的电压波形如图3 所示,画出输出端对应的电压波形。设触发器的初始状态为Q0。3、(本题 10 分) 分析如图 4 时序逻辑电路的逻辑功能,写出电路的驱动方程,状态方程和输出方程,并画出电路的状态转换图,说明电路能否自启动。电路的初始状态是0。CP0t0J123456K0ttQ0t0tQ图 3图 4 JCPK1JC11KQQ11。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 3 页 - - - - - - - - -

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 技术资料 > 技术总结

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁