《Max7000系列可编程器件在DSP系统设计中的应用.docx》由会员分享,可在线阅读,更多相关《Max7000系列可编程器件在DSP系统设计中的应用.docx(9页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、Max7000系列可编程器件在DSP系统设计中的应用Max7000系列可编程器件在DSP系统设计中的应用ronggang导语:本文介绍了MAX7000系列CPLD器件在DSP接口电路中的应用,重点介绍了TMS3202系列DSP和存储器,LCD接口的方法,并辅以VHDL源程序的例子摘要:本文介绍了MAX7000系列CPLD器件在DSP接口电路中的应用,重点介绍了TMS3202系列DSP和存储器,LCD接口的方法,并辅以VHDL源程序的例子。关键词:DSP;MAX7000;CPLD;可编程逻辑器件Altera公司的产品根本上都属于CPLD构造。由于它的内部连线均采用连续式互联构造,即利用同样长度的
2、金属线实现逻辑单元之间的连接,所以它具有延时可预测的优点。由于采用了全新的构造,先进的技术再加上MAX+PLUSII可编程逻辑的开发环境,使得Altera公司的PLD器件不仅具有PLD器件的一般优点,而且还有如下一些上风:高性能、高集成度、价格公道、开发周期较短、可以很方便的进展在线编程。MAX系列是Altera目前最为流行,使用最广泛的两个系列之一,因此本文章以MAX7000系列芯片为例介绍了可编程芯片在DSP系统设计中的应用。MAX7000系列器件的特点MAX7000系列是高密度,高性能的CMOSCPLD,是在Altera公司的第二代MAX构造根底上构成的,采用先进的0.8umCOMSEE
3、PROM技术制造。MAX7000系列提供600到5000可用门器件上提供1200-10000门,引脚到引脚的延时为6ns,计数器频率可达151.5MHz。MAX7000系列的-7和-10P速度等级同PCI总线标准一致。MAX7000系列的高密度器件称为MAX7000E系列。它们有几个加强的特性:附加全局时钟,附加输入使能控制,增加连线资源、快速输入存放器和可编程的输出电压摆动率。MAX7000是用CMOSEEPROM单元实现逻辑函数的。可编程的MAX7000构造包容各种各样的,有独立的组合逻辑和时序逻辑函数。在设计开发和调整阶段,MAX7000器件可以快速而有效地重新编程,并保证可编程的擦除1
4、00次。DSP系统构造在进展DSP系统设计时采用CPLD来实现DSP和其他外围芯片的接口电路的优点主要是硬件设计简单,由于CPLD的管脚具有重定义的功能,这使得PCB板的设计要简化很多;同时由于MAX7000系列CPLD的功能比拟强大,可以很轻易实现地址译码、等待时序的插入以及这种简单的总线转换,一般用一块CPLD就可以实现系统所有的接口电路。它的功能框图如下:下面从等待时序的产生、地址译码和LCD接口电路的实现几个方面来举例讲明。用CPLD产生等待时序TMS320C2X支持与慢速外设接口的硬件等待状态插入。当与慢速外设接口时,系统必须提供能产生等待状态的硬件电路。外设存取的速度越慢,所需插入
5、的等待状态数目就越多。那么,怎样根据外设存取速度来确定所需的等待数可以由下式确定:设t为外设访问时间TMS32020200N-1+85nsTMS320C25-40100N-1+40nsTMS320C25-5080N-1+29ns假设设计的系统在访问程序空间时需要参加两个等待,I/O空间和数据空间那么是全速。用VHDL语言描绘如下:generatewaitstateforlowspeedinterfaceg_wait_prog:PROCESSclockout,resetBEGINIFres_cpu=0orps=1THENprogwaitclock用CPLD实现存储器接口存储器接口包括ROM接口和
6、RAM接口两种。ROM主要指PROM和EPROM,而RAM主要是静态RAMSRAM。设计存储器接口时主要考虑到存储器速度,以确定需要插入几个等待状态,同时还要考虑到地址译码,地址空间分配的问题。1快速PROM/EPROM接口快速PROM/EPROM存取时间35ns可直接和TMS320C2接口而不用参加等待,但要考虑到地址译码的问题。2慢速EPROM/EEPROM/FLASHMEMORY的接口对于慢速器件,在和DSP这种较快的处理器接口的时候要参加适宜的等待周期,同时还要考虑地址译码的问题。3快速SRAM接口TMS320C2既可将SRAM用作程序存储器,也可用作数据存储器。不管是程序空间还是数据
7、空间,它都只要考虑译码的问题,用正确的线片选即可,如程序空间用PS片选,而数据空间用DS片选。4程序和数据公用SRAM在很多时候,为了方便调试不但要扩展程序SRAM也要扩展数据SRAM。由于TMS320C2分别用PS和DS来选程序和数据空间,所以一般的做法是用PS和DS分别片选不同的芯片,为了使DSP有足够的程序和地址空间,我们需要多片存储器芯片,这样,会给PCB布线的时候带来很大的费事。由于采用了CPLD来进展译码,我们可以很方便的用一块容量较大的SRAM,通过适宜的译码电路使它的空间能分开,既有程序空间又有数据空间。下以CY7C1024-15为例来讲明:ramaddressallocati
8、on.pro_data=1meansselect8000HffffHdata;pro_data=0meansselect0000H7fffHprogram;PROCESSds,psBEGINIFstrb=0andds=1andps=0THENpro_data用CPLD实现LCD接口电路我们常用的LCD有很多种,如段型、点阵型,这儿主要介绍怎样用CPLD来实现DSP和点阵型LCD的接口。由于点阵型液晶显示器的引线多,用户使用极不方便,所以制造商将点阵型液晶显示器做在一块板上成套出售,这种产品称为液晶显示模块。在液晶显示模块上装配好了液晶显示驱动电路和分压电路,并提供驱动电路的接口,这使得液晶显示
9、模块和微处理器的接口特别方便。它在构造上可分为接口、控制和输出三大局部。以深圳天马公司的液晶模块为例,简单介绍它的接口。它一共有11条信号线:RS用于存放器选择,低电平选择指令存放器,高电平选择数据存放器。R/W为读/写控制端,低电平时写显示模块,把CPU的数据写入显示模块;高电平读显示模块,把显示模块的数读回CPU。E为允许输入信号线数据读写操纵允许信号,高电平有效。D0-D7为数据线。相比拟DSP而言,LCD显示模块是慢速器件,在设计接口电路时除了要考虑它的接口时序匹配外还要考虑参加适宜的等待周期。在下面给出的例子中地址线a0用来控制是读还是写,a1用来选择数据存放器还是控制存放器。Lcd
10、_rs接到LCD模块的RS管脚,lcd_wr接到LCD模块的W/R管脚,lcd_e接到E管脚。程序中的high_adr是DSP地址线高3位a15-a13的组合,在这个例子程序中LCD模块的操纵地址被映射到DSP的IO空间的0x2000-0x3fff。lcdinterface:input:a1lcd_rs,a0lcd_wr,we,wr,ios,strb;a1,a0=00:writecommanda1,a0=01:readACvaluea1,a0=10:writedataa1,a0=11:readdatalcd_rs:selectregisterbank1fordata,0forcommandlc
11、d_wr:write/readcontrol1forread,0forwritelcd_e:enablesignal;1forread,1to0writedatainlcd_en:PROCESSwe,wr,ios,strbBEGINIFstrb=0andios=0THENIFhigh_adr=001THENlcd_rs仿真波形如下图为以上VHDL程序在MAXPLUSII中编译仿真的结果,仿真仅仅给出了每个功能模块的局部波形,图中显示了当访问程序空间时,pro_data为低电平,ready保持两个时钟周期的低电平使得CPU总线插入两个周期的等待。图中还显示了当访问IO空间的0x2002地址时的波
12、形,对这个地址进展读操纵是从LCD的控制存放器读入数据,这时ready保持5个时钟周期的低电平来让CPU插入5个周期的等待,在这个期间lcd_wr保持高电平表示对LCD进展读操纵,lcd_rs保持低电平表示选择LCD的控制存放器。芯片的设计、消费和制造技术的开展使得CPLD的在各种设计中有越来越多的应用,而随着DSP芯片性能价格比和开发手段的不断进步,DSP已在通讯与信息系统、信号与信息处理、自动控制、雷达、军事、航空航天、医疗、家用电器等很多领域也得到广泛的应用。DSP的高速度和期复杂的接口时序使得在设计DSP系统时往往会难于设计DSP和外围电路的接口,本文以存储器,LCD等为例简单介绍了MAX7000系列在DSP系统中的应用,并辅有VHDL实现的例子,通过在这方面的理论应用,总体感觉用CPLD来处理DSP的外围接口电路很方便,由于它的IO管脚几乎可以随意分配,可给PCB布线带来很大的方便;尤其在调试的时候,甚至不用断电就可以重新向CPLD中写入新的逻辑关系就可以调试。