《数字下变频器的开展和更新——第一局部.docx》由会员分享,可在线阅读,更多相关《数字下变频器的开展和更新——第一局部.docx(19页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、数字下变频器的开展和更新第一局部网络转载导语:很多当代无线电架构包含下变频级,可将RF或者微波频段向下转换至中频,以便进展基带处理。无论最终应用是通信应用、航空航天与国防应用,或者是仪器仪表应用,目的频率都越来越高,并进入了RF和微波频谱。图1.带下变频级的典型接收器模拟信号链将DDC功能集成至RFADC中便不需要额外的模拟下变频级,并允许RF频率域中的频谱直接向下变频至基带进展处理。RFADC处理GHz频率域中频谱的才能放宽了模拟域中进展屡次下变频的要求。DDC的这种功能使频谱得以保存,同时允许通过抽取滤波进展过滤,这样还能提供改善带内动态范围增加SNR的优势。有关该话题的更详细讨论可参见:
2、祖父时代的ADC已成往事,和千兆采样ADC确保直接RF变频.这些文章进一步讨论了AD9680和AD9625,和它们的DDC功能。图2.使用RFADC集成DDC的接收器信号链本文主要关注AD9680和AD9690,AD9691和AD9684)中的DDC功能。为了理解DDC功能,并解析当ADC中集成了DDC时怎样分析输出频谱,我们将以AD9680-500为例。ADI网站上的折折频工具将作为辅助工具使用。这款使用简单但功能强大的工具可用来帮助理解ADC的混叠效应,这是分析集成了DDC的RFADC比方AD9680中输出频谱的第一步。本例中,AD9680-500工作时的输入时钟为368.64MHz,模拟
3、输入频率为270MHz。首先,理解AD9680中数字处理模块的设置很重要。AD9680将设为使用数字下变频器(DDC),其输入为实数,输出为复数,数控振荡器(NCO)调谐频率设为98MHz,半带滤波器1(HB1)使能,6dB增益使能。由于输出是复数,因此复数转实数模块禁用。DDC的根本原理图如下所示。以下内容对于解析怎样处理输入信号音很重要:信号首先通过NCO,使输入信号音的频率偏移,然后通过抽取模块,并可选择性通过增益模块,之后再选择性通过复数转实数模块。图3.AD9680中的DDC信号处理模块从宏观上把握信号流过AD9680也很重要。信号进入模拟输入,通过ADC内核,进入DDC,通过JES
4、D204B串行器,然后通过JESD204B串行输出通道输出。可以参见图4中的AD9680功能框图。图4.AD9680功能框图输入采样时钟为368.64MHz,模拟输入频率为270MHz,因此输入信号将混叠进入位于98.64MHz处的第一奈奎斯特区。输入频率的二次谐波将混叠进入171.36MHz处的第一奈奎斯特区,而三次谐波混叠至72.72MHz。这可以从图5中折频工具曲线看出。图5.折频工具中的ADC输出频谱图5中显示的折频工具曲线给出了信号通过AD9680中的DDC之前,位于ADC内核输出端的信号状态。信号通过AD9680中的第一个处理模块是NCO,它会将频谱在频域中向左偏移98MHz记住调
5、谐频率是98MHz。这会将模拟输入从98.64MHz下移至0.64MHz,二次谐波将下移至73.36MHz,而三次谐波将下移至25.28MHz记住我们观察的是复数输出。这可以从VisualAnalog的FFT曲线中看出,如下文图6所示。图6.经过DDC后的FFT复数输出NCO=98MHz,2倍抽取从图6中的FFT曲线中可以清楚地看到NCO怎样偏移我们在折频工具中观察到的频率。有意思的是,我们可以在FFT中看到一个未经表达的信号音。然而,这个信号音真的没有经过表达吗?NCO并不偏移所有频率。本例中,它将98MHz的基频输入信号音混叠向下偏移至0.64MHz,并将二次谐波偏移至73.36MHz,将
6、三次谐波偏移至25.28MHz。此外,还有另一个信号音也发生了偏移,并出如今86.32MHz。这个信号音的;是哪里?它是否由于DDC或者ADC的信号处理而产生的?答案是:对,也不对。让我们更加细致地看一下这个场景。折频工具不包含ADC的直流失调。该直流失调导致直流或者0Hz处存在信号音。折频工具假设ADC是理想器件,无直流失调。在AD9680的实际输出中,0Hz处的直流失调信号音向下偏移至98MHz。由于复数混频和抽取,直流失调信号音折回实数频域中的第一奈奎斯特区。对于信号音偏移进入第二奈奎斯特区的复数输入信号而言,它将会绕回至实数频域中的第一奈奎斯特区。由于使能了抽取,并且抽取率等于2,我们
7、的抽取奈奎斯特区宽度为92.16MHz回忆一下:fs=368.64MHz,抽取采样速率为184.32MHz,奈奎斯特区为92.16MHz。直流失调信号音偏移至98MHz,为92.16MHz奈奎斯特区边界以外5.84MHz。当该信号音绕回至第一奈奎斯特区时,它的失调和实数频域中的奈奎斯特区边界一样,即92.16MHz5.84MHz=86.32MHz。这正是我们在上文FFT曲线中看到的信号音!因此,技术上而言,ADC产生信号因为它是直流失调,而DDC略微挪动它。这时候就需要进展良好的频率规划。适当的频率规划有助于防止此类情形。如今,我们讨论了一个使用NCO和HB1滤波器的例如,其抽取率等于2;让我
8、们在这个例如中再参加一点东西。如今,我们将增加DDC抽取率,以便观察频率折叠效应和采用较高抽取率和NCO频率调谐时的转换情况。本例中,我们观察采用491.52MHz输入时钟和150.1MHz模拟输入频率的AD9680-500工作情况。AD9680将设为使用数字下(DDC),并采用实数输入、复数输出、NCO调谐频率为155MHz、半带滤波器1(HB1)和半带滤波器2(HB2)使能总抽取率等于4、6dB增益使能。由于输出是复数,因此复数转实数模块禁用。回首图3中的DDC根本原理图,该图表示信号流过DDC。同样,信号首先通过NCO,偏移输入信号音的频率,然后通过抽取、增益模块,和在本例中旁路复数转实
9、数模块。我们将再次使用折频工具来帮助理解ADC的混叠效应,以便评估模拟输入频率和谐波在频域中的位置。本例中,我们有个实数信号,采样速率为491.52MSPS,抽取率设为4,输出复数。在ADC的输出端,采用折频工具显示的信号如图7所示。图7.折频工具中的ADC输出频谱输入采样时钟为491.52MHz,模拟输入频率为150.1MHz,因此输入信号将残留在第一奈奎斯特区。位于300.2MHz的输入频率二次谐波将混叠进入191.32MHz处的第一奈奎斯特区,而450.3MHz处的三次谐波混叠进入41.22MHz处的第一奈奎斯特区。这是信号通过DDC之前ADC输出端上的信号状态。如今,让我们看一下信号怎
10、样通过DDC内部的数字处理模块。我们将查看进入每一级的信号,并观察NCO怎样偏移信号,而抽取经过随后又是怎样折叠信号的。我们将保持曲线的输入采样速率(491.52MSPS),fs项与此采样速率有关。让我们观察一般经过,如图8所示。NCO将向左偏移输入信号。一旦复数负频率域中的信号偏移超过fs/2,就会折回第一奈奎斯特区。接下来,信号通过第一抽取滤波器HB1,抽取率为2。在图中显示了抽取经过,但没有显示滤波器响应,固然这两个操作是同时发生的。这是为了简单起见。完成第一次2倍抽取之后,fs/4至fs/2的频谱转换为fs/4至DC的频率。类似地,fs/2至fs/4的频谱转换为DC至fs/4的频率。信
11、号如今通过第二抽取滤波器HB2,它也是2倍抽取总抽取如今等于4。fs/8至fs/4的频谱将转换为fs/8至DC的频率。类似地,fs/4至fs/8的频谱将转换为DC至fs/8的频率。固然图中显示了抽取,但没有显示抽取滤波操作。图8.抽取滤波器对ADC输出频谱的影响一般例如记得上一个例如中,我们讨论了491.52MSPS输入采样速率和150.1MHz输入频率。NCO频率为155MHz,抽取率等于4由于NCO分辨率,实际NCO频率为154.94MHz。因此,输出采样速率为122.88MSPS。由于AD9680配置为复数混频,我们需要在分析中包含复数频率域。图9显示了频率转换非常繁忙,但假如仔细研究的
12、话可以看到信号流。图9.抽取滤波器对ADC输出频谱的影响实际例如NCO偏移后的频谱:1.基频从+150.1MHz下移至4.94MHz。2.基频镜像从150.1MHz开场偏移,并绕回至186.48MHz。3.二次谐波从191.32MHz下移至36.38MHz。4.三次谐波从+41.22MHz下移至113.72MHz。2倍抽取后的频谱:1.基频停留在4.94MHz。2.基频镜像向下转换至59.28MHz,并由HB1抽取滤波器衰减。3.二次谐波停留在36.38MHz。4.三次谐波由HB1抽取滤波器大幅衰减。4倍抽取后的频谱:1.基频停留在4.94MHz。2.基频镜像停留在59.28MHz。3.二次谐
13、波停留在-36.38MHz。4.过滤三次谐波,并由HB2抽取滤波器几乎完全消除。图9.如今,来看看AD9680-500的实际测量。可以看到基频位于4.94MHz。基频镜像位于59.28MHz,幅度为67.112dBFS,意味着镜像衰减了大约66dB。二次谐波位于36.38MHz。注意,VisualAnalog无法正确找到谐波频率,因为它不解析NCO频率和抽取率。图10.信号经过DDC后的FFT复数输出曲线NCO=155MHz,4倍抽取假如DDC设为实数输入和复数输出,并且NCO频率为155MHz实际是154.94MHz,那么从FFT中可以看出AD9680-500的输出频谱,而抽取率为4。我鼓励
14、大家解析信号流程图,理解频谱是怎样偏移和转换的。我还鼓励大家详细解析本文中的例如,以便理解DDC对于ADC输出频谱的影响。我建议打印图8并随时参考,供分析AD9680、AD9690、AD9691和AD9684的输出频谱时使用。支持这些产品时,我遇到了很多人们认为无法解释的ADC输出频谱相关的频率问题。然而一旦完成了分析,并通过NCO和抽取滤波器分析了信号流,之前认为无法解释的频谱杂散便可以证明它们实际上是确实应当存在的信号。我祈望,通过浏览和学习本文,下次碰到集成DDC的ADC时,您可以更有准备地处理问题。敬请关注第二局部我们将从其它方面继续讨论DDC,和怎样仿真它的行为。我们将讨论ADC混叠导致的抽取滤波器响应,将会提供更多例如,并使用VirtualEval来观察AD9680中的DDC工作情况及其对ADC输出频谱的影响。