一种软件无线电平台的设计及应用.docx

上传人:l*** 文档编号:9718272 上传时间:2022-04-06 格式:DOCX 页数:6 大小:19.69KB
返回 下载 相关 举报
一种软件无线电平台的设计及应用.docx_第1页
第1页 / 共6页
一种软件无线电平台的设计及应用.docx_第2页
第2页 / 共6页
点击查看更多>>
资源描述

《一种软件无线电平台的设计及应用.docx》由会员分享,可在线阅读,更多相关《一种软件无线电平台的设计及应用.docx(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、一种软件无线电平台的设计及应用 李文亮姚冬苹杨征帆高爱琴 引言 随着无线通信的发展,出现了多种模式的通信体制,为了满意互通性的问题,软件无线电的思想被提出来。所谓软件无线电,其中心思想是:构造一个具有开放性、标准化、模块化的通用硬件平台,将通信的各种功能通过软件来完成,并使宽带A/D和D/A转换器尽可能靠近天线,以研制出具有高度敏捷性、开放性的新一代无线通信系统。由于软件无线电可以通过增加软件模块来增加新的功能,而且硬件也可以随着器件的发展而不断地升级,所以这一概念一经提出就受到了广泛的关注。 OFDM(orthogonal frequencydivision multiplexing,正交频

2、分复用)是一种具有多种优点的传输系统,目前已经有许多应用,而且随着第四代(4G)无线通信系统的探讨进入实质性阶段,OFDM极有可能成为4G中的传输方案。本文在此背景下,设计了一种基于软件无线电的平台,并在此平台上实现了OFDM传输系统, 系统结构设计 目前受器件的限制,软件无线电一般都采纳中频采样的结构,这样做既兼顾了软件无线电的思想,又能在目前的器件水平下搭建实际可应用的系统。本文的软件无线电平台也采纳了这一结构。随着无线通信系统的发展都在朝着高速率、可移动性方向发展,因此本平台的设计也必定要适应宽带无线通信系统的要求。 平台结构 平台主要针对系统物理层中的中频和基带处理单元而设计。系统的结

3、构如图1所示。平台由一个DSP(TMS 320C6414T)、两片FPGA(Cyclone EPIC6Q240C8)、上变频芯片DUC(AD10157)、下变频芯片DDC(HSP50214B)等构成。 依据信号处理模块和各芯片数据处理的特点,我们将各通信模块安排到不同的器件中来完成。DSP的主频很高,而且内部资源丰富,支持高级语言的编程,适合于串行的算法,用来完成协议和基带处理;FPGA配置敏捷多变,虽然主频不太高,但是鉴于其并行处理实力突出,用于完成时钟安排、芯片设置、接口转换等;AD10157和HSP50214B是用于上下变频的ASIC,集成程度高,参数设置敏捷,可以满意多模式的数字上下变

4、频,数据速率变换和滤波。下面简要介绍一下平台上器件的性能。 器件介绍 DSP 平台选用的DSP芯片是TI公司的TMS320C6416T芯片。该处理器属于32位定点处理器,主频IGHz,内部集成丰富的外设和接口。在指令结构上,扩展了寻址指令、位域指令、打包解包、限制转移等指令,增加了芯片的处理实力。在计算2048点的复数FFT运算时,可以在大约26000个时钟周期内完成。 6416T主要包含的模块有:1)两个通用寄存器组,64个32位通用寄存器。2)8个功能单元,6个ALU(32/40b),两个乘法器(1616);3)一共8.256Mb的两级缓存内部存储;此外,还有图1中没有列出的Viterbi

5、编解码协处理器(VCP)和Turbo码编解码协处理器(TCP)。VCP支持500路7.95Kb/sAMR,TCP可以处理6路2Mb/s3GPP。 接口方面包括:1)多通道EDMA限制器;2)多通道缓冲串口(MCBSP);3)高性能外部存储器接口(EMIF);4)可访问DSP的整个存储空间的主机口(HPI);这里不在一一列举。 上变频芯片AD10157 AD10157是一款高性能的数字上变频器,最高时钟为200MHz,依据外时钟的范围,可以选择080MHz的随意中频输出;芯片还具有两级内插功能,可以实现4倍固定内插和264倍可选内插倍数,便于多数据速率变换;14b的DAC。 A/D变换器AD90

6、51 ADC选用ADI公司的AD9051,最高采样速率达到60MSPS,10b输出,对于中心频率较低的中频信号可以进行干脆采样,中频值较高的则运用带通采样方式。 下变频芯片HSP50214B HSP50214B是专用数字下变频芯片中综合性能最好的,除数字下变频外还具有最高255阶可编程FIR滤波器,096dB动态范围的AGC自动增益限制,数据速率变换包括432倍CIC抽取和5级HB抽取,以及FIRI-16倍抽取,坐标转换,鉴频等功能,而且具有四种输出形式,接口敏捷。 FPGA 由于平台上的中频处理由ASIC完成,所以FPGA选用了CycloneEPI C6Q240C8,这是一款低端的FPGA芯

7、片,逻辑单元只有6000门,主要用来完成时钟安排,接口转换,ASIC限制字配置,以及作为DSP的协处理器的补充。 该平台较好的整合了DSP、ASIC和FPGA,兼顾了系统的通用性和困难度,ASIC的应用削减了系统配制时的软件设计困难度。 OFDM收发信机的实现 OFDM技术是当前的热门技术之一,与传统的传输技术相比,OFDM具有:1)降低了子载波的数据速率,减小了无线信道引起的ISI,有效的降低了多径干扰;2)采纳若干相互正交的子载波,频谱有重叠,最大限度地提高频谱效率;3)采纳IFFT和FFT进行调制和解调,硬件实现简洁;所以,尽管存在峰均比较高以及对频偏敏感等问题,OFDM仍旧不失为一种性

8、能优良的传输方式。目前采纳了OFDM的标准主要有数字音频广播(DAB)、数字视频广播(DVB)、欧洲无线局域网MagicWAND、802.11、非对称数字用户线(ADSL)等。为此,我们在本平台上实现了OFDM的收发信机。 本OFDM系统采纳了如下的基带和中频结构,如图2所示。图2中,音频编码采纳了G.739标准,加扰采纳了9位的反馈移位寄存器产生的伪随机序列,压扩部分为律压扩变换,其中=3。另外,系统子载波个数为2048,载波间隔1kHz,中频40.96MHz。图中的结构几乎包括了全部OFDM系统应有的处理单元,具有肯定的代表性,在此基础上经过必要的参数修改,可以演化出绝大多数标准的系统。为

9、了便于接收端的同步处理,在帧结构上采纳了类似DAB的结构,每帧76个符号,其中第一个符号为空符号,其次个符号为固定的相位参考符号。 通过对各模块功能的分析,并结合本平台上各器件的特点,对各模块的实现在平台上进行安排。图3显示了这种安排方式。 数据接口方面,放射端DSP将经过基带处理以后成帧的信号通过EMIF接口发送到FPGA的FIFO中缓存,然后数据进入数字上变频器,进行40.96MHz的上变频,上变频后的数据经过4倍固定内插和CIC的24倍内插后经过D/A输出,形成OFDM中频信号。如图4所示。 接收端对中频信号以32768MHz进行带通采样,数字下变频器对采样后8.192MHz的镜像频率进

10、行数字下变频,之后对信号进行16倍的抽取,使信号速率下降到2M,HSP50214采纳并行干脆输出的模式,分两路分别输出16b的IQ两路数据,FPGA通过并串转换,将数据通过MCBSP送入DSP进行同步处理和基带处理,得到原发送信息。 结论 本文提出了一种基于DSP、FPGA以及ASIC的软件无线电平台,并在该试验平台上完成了OFDM系统的基带和中频设计,并且经过了实际的验证,系统运行状况良好,有效地支持多种通信模式,是一种应用广泛的软件无线电平台。目前正在对功率放大器的基带预失真技术进行探讨,以进一步的改善系统性能。 第6页 共6页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页第 6 页 共 6 页

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 策划方案

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁