基本门电路实验报告处理高等教育实验设计_高等教育-实验设计.pdf

上传人:C****o 文档编号:95642454 上传时间:2023-08-29 格式:PDF 页数:6 大小:317.71KB
返回 下载 相关 举报
基本门电路实验报告处理高等教育实验设计_高等教育-实验设计.pdf_第1页
第1页 / 共6页
基本门电路实验报告处理高等教育实验设计_高等教育-实验设计.pdf_第2页
第2页 / 共6页
点击查看更多>>
资源描述

《基本门电路实验报告处理高等教育实验设计_高等教育-实验设计.pdf》由会员分享,可在线阅读,更多相关《基本门电路实验报告处理高等教育实验设计_高等教育-实验设计.pdf(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、.实验三:基本门电路及触发器 实 验 室:实验台号:日 期:2016.10.7 专业班级:姓 名:学 号:一、实验目的 1.了解 TTL 门电路的原理,性能好使用方法,验证基本门电路逻辑功能。2.掌握门电路的设计方法。3.验证 J-K 触发器的逻辑功能。4.掌握触发器转换的设计方法。Sn An B n A n Bn An Bn 二、实验内容 Cn AnBn (一)验证以下门电路的逻辑关系 1.用与非门(00)实现与门逻辑关系:F=AB F AB AB A B 2.异或门(86):(二):门电路的设计(二选一)1.用 74LS00 和 74LS86 设计半加器.2.用 TTL 与非门设计一个三人

2、表决电路。A B C 三个裁判,当表决某个提案时,多数人同意提案为通过。(1 为同意,0 为不同意)要求:用 74LS00 和 74LS10 芯片。(三)验证 JK 触发器的逻辑关系 精品.1 J-K 触发器置位端、复位端及功能测试。4 SD 4 SD 3 J Q 5 Q 5 1 CP 2 D 3 CP 2 K Q 6 Q 6 15 RD 1 RD 图 3-1 JK 触发器(74LS112)和 D 触发器(74LS74)2、设计 J-K 触发器转化成 D 触发器的电路 利用与非门和 J-K 触发器设计并测试逻辑功能。三、实验原理图 A A F =1&F B&B 图 3-2 与门电路 图 3-3

3、 异或门电路 图 3-4 半加器 四、实验结果及数据处理 1 直接在实验原理图上标记芯片的引脚。2 写出实验结果。精品 验证基本门电路逻辑功能掌握门电路的设计方法验证触发器的逻辑功能掌握触发器转换的设计方法二实验内容一验证以下门电路的逻辑关系用与非门实现与门逻辑关系异或门二门电路的设计二选一用和设计半加器用与非门设计一个辑关系精品触发器置位端复位端及功能测试图触发器和触发器设计触发器转化成触发器的电路利用与非门和触发器设计并测试逻辑功能三实验原理图图与门电路图异或门电路图半加器四实验结果及数据处理直接在实验原理图上标记果半加器实验结果表决精品表图决电路图可以拍照触发器的功能测试输入端输出原态输

4、出次态精品设计触发器转化成触发器的电路可以拍照图验证电路的正确性五思考题实验用的与非门和或门中不用的输入端如何处理答与非门可直.(1)与门、异或门实验结果表(用数字万用表测量高低电平 1、0 的电压值。)输入 与门 异或门 A B F Uo(V)F 0 0 0 0.132 0 0 1 0 0.132 1 1 0 0 0.132 1 1 1 1 3.519 0(2)半加器实验结果 An Bn S n Cn 0 0 0 0 0 1 1 0 1 0 1 0 (3)表决 电路结果 1 1 0 1 A B C F 0 0 0 0 0 1 0 1 0 0 1 1 精品 验证基本门电路逻辑功能掌握门电路的设

5、计方法验证触发器的逻辑功能掌握触发器转换的设计方法二实验内容一验证以下门电路的逻辑关系用与非门实现与门逻辑关系异或门二门电路的设计二选一用和设计半加器用与非门设计一个辑关系精品触发器置位端复位端及功能测试图触发器和触发器设计触发器转化成触发器的电路利用与非门和触发器设计并测试逻辑功能三实验原理图图与门电路图异或门电路图半加器四实验结果及数据处理直接在实验原理图上标记果半加器实验结果表决精品表图决电路图可以拍照触发器的功能测试输入端输出原态输出次态精品设计触发器转化成触发器的电路可以拍照图验证电路的正确性五思考题实验用的与非门和或门中不用的输入端如何处理答与非门可直.1 0 0 1 0 1 1

6、1 0 (4)表 1 1 1 决电路图(可以拍照 图):(5)J-K 触发器的功能测试 输入端 输出原态 输出次态 RD SD J K Qn Qn+1 0 1*1 1 0*0 1 1 0 0 0 0 1 1 0 1 0 0 1 1 1 0 0 1 1 1 1 1 0 1 1 1 0 0 1 1 1 1 0 1 1 0 精品 验证基本门电路逻辑功能掌握门电路的设计方法验证触发器的逻辑功能掌握触发器转换的设计方法二实验内容一验证以下门电路的逻辑关系用与非门实现与门逻辑关系异或门二门电路的设计二选一用和设计半加器用与非门设计一个辑关系精品触发器置位端复位端及功能测试图触发器和触发器设计触发器转化成触

7、发器的电路利用与非门和触发器设计并测试逻辑功能三实验原理图图与门电路图异或门电路图半加器四实验结果及数据处理直接在实验原理图上标记果半加器实验结果表决精品表图决电路图可以拍照触发器的功能测试输入端输出原态输出次态精品设计触发器转化成触发器的电路可以拍照图验证电路的正确性五思考题实验用的与非门和或门中不用的输入端如何处理答与非门可直.1 1 1 0 1 1 1 1 1 1 1 0 (6)设计 J-K 触发器转化成 D 触发器的电路(可以拍照图),验证电路的正确性。五、思考题 1实验用的与非门和或门中不用的输入端如何处理?答:与非门:(1)可直接接 Vcc;(2)可以通过一个用用的电阻接 Vcc;

8、(3)将不用的输入端与使用端并联 .。或非门:(1)接地;(2)接到不使用的与门输入端 2如果与非门的一个输入端接时钟,其余输入端应是什么状态时才允许脉冲通 过?答:其余输入端应处于高电平状态,置 1。3J-K 触发器 Qn=0 时,如果时钟脉冲 CP 到来后,触发器处于“1”态 J-,K 两 端应预先分别是什么状态?答:J 处于 1 态,K 处于 0 态。或 JK 均处于 1 态。精品 验证基本门电路逻辑功能掌握门电路的设计方法验证触发器的逻辑功能掌握触发器转换的设计方法二实验内容一验证以下门电路的逻辑关系用与非门实现与门逻辑关系异或门二门电路的设计二选一用和设计半加器用与非门设计一个辑关系

9、精品触发器置位端复位端及功能测试图触发器和触发器设计触发器转化成触发器的电路利用与非门和触发器设计并测试逻辑功能三实验原理图图与门电路图异或门电路图半加器四实验结果及数据处理直接在实验原理图上标记果半加器实验结果表决精品表图决电路图可以拍照触发器的功能测试输入端输出原态输出次态精品设计触发器转化成触发器的电路可以拍照图验证电路的正确性五思考题实验用的与非门和或门中不用的输入端如何处理答与非门可直.4J-K 触发器与 D 触发器的触发边沿有何不同?答:J-K 触发器为下降沿触发,D 触发器为上升沿触发。如有侵权请联系告知删除,感谢你们的配合!精品 验证基本门电路逻辑功能掌握门电路的设计方法验证触发器的逻辑功能掌握触发器转换的设计方法二实验内容一验证以下门电路的逻辑关系用与非门实现与门逻辑关系异或门二门电路的设计二选一用和设计半加器用与非门设计一个辑关系精品触发器置位端复位端及功能测试图触发器和触发器设计触发器转化成触发器的电路利用与非门和触发器设计并测试逻辑功能三实验原理图图与门电路图异或门电路图半加器四实验结果及数据处理直接在实验原理图上标记果半加器实验结果表决精品表图决电路图可以拍照触发器的功能测试输入端输出原态输出次态精品设计触发器转化成触发器的电路可以拍照图验证电路的正确性五思考题实验用的与非门和或门中不用的输入端如何处理答与非门可直

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > PPT文档

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁