《AD转换设计中的基本问题整理.docx》由会员分享,可在线阅读,更多相关《AD转换设计中的基本问题整理.docx(8页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、AD 转换设计中的根本问题整理了解数据转换器错误及参数1. 如何选择高速模数转换之前的信号调理器件;如何解决多路模数转换的同步问题?ADC 之前的信号调理,最根本的原则就是信号调理引起的噪声和误差要在 ADC 的1 个 LSB 之内。依据这个目的,可以需要选择指标适宜的运放。至于多路ADC 同步的问题,一般在高速 ADC 的数据手册中都会有一章来介绍多片同步问题,你可以看一下里面的介绍。2. 在选择 ADC 时如何确定内部噪声这个参数?一般 ADC 都有信噪比 SNR 或者信纳比 SINAD 这个参数,SINAD=6.02*有效位数+1.76,您可以依据这个公式来确定您选择的 ADC 能否符合
2、您的要求. 3.如何对流水线构造 ADC 进展校准?需要校准哪些参数?一般来讲,ADC 的 offset 和 gain error 会比较简洁校准。只要外接 0V 和 full scale 进展采样,然后得到校准系数。另外,假设需要作温度补偿的话,一般需要加一个温度传感器,然后利用查表的方式来补偿。4.对 ADC 和 DAC 四周的布线有哪些建议?ADC 和 DAC 属于模拟数字混合型器件,在布局布线时最重要的是要留意地分割, 即模拟地和数字地的处理问题。对于高采样率的器件,建议使用一块地。而低采样率的器件,建议模拟数字地分开,最终在芯片下方连接在一起。其他的布局布线标准与其他器件的是一样的。
3、对于具体的器件,一般会有评估板的 Layout 图可供参考。5.模数转换器的精度与噪声系数之间有什么必定的联系吗?低速模数转换器的精度用峰峰值区分率,有效值区分率来表示。在 ADI 一些Sigma-delta ADC 的芯片资料里都会列出不同状况下的有效值区分率指标。高速模数转换器的精度可用 SNR,SNOB 来表示,这些指标也可在资料中找到。但一般 ADC 的指标中不会有噪声系数NF的指标。6. 假设承受了外部模拟切换开关,那么这个开关总是存在一些电阻的,必定引起一些误差,那么我想问一下有没有什么方法能削减这些误差,分别描述一下用硬件的方法与用软件的方法。你可以选择电阻很小的开关比方 ADG
4、14*系列。假设是开关是做通道切换的,在后级加一个运放跟随就可以了。假设是做量程切换,只能选择电阻很小的开关, 同时留意开关的平坦度和温度漂移参数,假设系统精度要求很高,那就只能做软件校正或者选择可编程放大器如 AD8250/1/3 等。7. 将 AD7710 的输入端与自身的地短接后,再读取数据时,其 AD 转换值跳动比较大,通过说明当中的几种校准方式,都没有解决?频率已经在 25Hz 上了。不知如何解决?请确认电源和基准的稳定性,在频率为 25Hz,增益为 1 的条件下,看数据手测上 Table II 可知其有效值区分率为 21.5bit,那么其实际的峰峰值区分率为21.5-2.7=18.
5、8bit,也就是说假设有 5bit 码在跳就是正常的。8. 请问 ADC 的输入和传感器相连,如何将传感器输出信号本身的干扰排解?假设传感器输出是共模干扰,需要加仪表运放如 AD8221/0 等滤除。假设是差模干扰,加滤波器就可以滤除。9. 我要设计一个 16 路的数据采集系统,每路的采样率为 100K,16BIT,请问一下,我要承受什么样的AD 芯片,另外,AD 转换器的输入通道比较少,要选择什么样的外部多路模拟切换开关?另,对模拟切换开关的选择有什么要求,要关注哪些参数。我们没有 16bit 和 16 通道的 ADC,您可以选择用两片 AD7689,16bit 8 通道。或者选择 16:1
6、 的 ADG1206.要留意导通电阻,注入电荷,导通时间等。10. 一个 12 位的高速模数转换器能不能降低以及如何降低到 8 位来使用,因我们的系统精度只需要 8 位,高了反而有害。你在读取数据的时候,只需要读 8bit 即可。11. 有一些 ADC 集成有抗混叠滤波器,请问有什么好处?一般抗混叠滤波器指的是 ADC 前端的滤波器,而 sigma-delta ADC 内部会集成一些陷波器,来实现工频 50Hz 和 60Hz 陷波,总的好处就是 ADC 有更好的抗噪声性能。12. 请问怎样才能降低相邻通道相互间的干扰? 在布局布线时可以考虑在相邻通道间加地屏蔽。13. 想设计高精度校准仪表,如
7、直流电压输出毫伏级,能不能推举几款芯片? 请问怎样消退伴随的量化噪声?如何保证ADC 的精度,AD 转换的满量程即是电源电压,对于单电源供电,零点确实定和量程都与电源电压有关,假设电源电压波动势必导致转换的误差,电路中如何解决,特别对小信号的采集.请问什么是 DAC 的输出静态误差?怎样提高数模转换器中电阻或者电流源单元的匹配程度?在给ADC 供电时,数字地与模拟地之间是否需要串接小电感?1) ADI 的运放,仪放产品种类很多,最好把具体的指标要求列出来,这样比较简洁找。2) ADC 的量化噪声是固有的,没方法消退。3) ADC 的电源对测量精度有直接的影响。所以要选择高精度低噪声的电源信号,
8、且在布线的时候也要留意避开干扰。4) 一般手册里会分别给出 zero error,gain error 等等,不知道具体问的是哪一个,或者可以举一个具体型号的例子。5) 这应当是 DAC 内部构造的问题,一般来讲,我们不关心内部电阻或电流源确实定值,只关心它们之间的比例,现在的工艺可以很好地保证这个。 6一般来讲,用 0 欧姆电阻连接就可以了。14. ADC 的内部增益越大,其产生的噪声也越大,专家能说说两者之间的原理是什么?ADC 内部的 PGA 增益越大,本身PGA 的噪声会增加,另外ADC 输入噪声被放大的越多。所以 ADC 内部增益越大,区分率越小。15. 电源纹波对转换精度的影响 ?
9、假设 ADC 有 PSRR 这个指标,可以使用这个指标去算电源纹波对 ADC 的影响。假设没有,一般基准源都有这个指标,你可以使用基准源的 PSRR 去算对 ADC 采样的影响。16. 数据转换器在布线长度、通信串扰和匹配电阻等方面是如何设计的?高速 ADC 会考虑这些问题。尤其对于 LVDS 接口的 ADC,尽量保证一对信号的布线等长等距,放置端接电阻。这方面的布局布线最好是参考评估板来做。17.ADI 产品高速数模转换最大速度能到达多少?采样频率大了是不是稳定性会下降?我们的 DAC 的最大速度能到达 2.5GHZ,它是 AD9739 电流输出型的,这不会影响到稳定性。18. ADC 的标
10、称的位数很高,但是实际中末尾的几位会被内部噪声而漂浮,我在选择 ADC 时如何确定内部噪声这个参数?对于高精度的 ADC,一般来讲都会给出一个有效区分率的参数,也就是器件可以到达不跳码的位数。另外在设计中还有考虑电源,参考电压的噪声,以及 ADC 前端调理电路引入的噪声。需要把这些噪声掌握在 ADC 的 1 个 LSB 之内。19. 评估 ADC 的时候,由于评估 SNR,比较困难,所以我一般会考虑评估在接地时候的跳码程度来比较两种同类 ADC 的差异,这种评估方法科学吗?有没有更科学的方法?有没有具体的文档?实际上对于高速 ADC 来说,应当是加一个高精度的基准信号,而后用 ADC 采样,
11、再做 FFT 分析来评估 SNR。而对于高精度的ADC 来说才是您用的方法,可以参考我们的应用笔记 AN-835。20. 如何理解压摆率这个指标?为什么要对电压变化率做限制?举个简洁的例子,假设压摆率不够,那么就是实际的输出跟不上输入信号的变化, 这样对信号的处理就会有失真。21. 开关电源的纹波对 12 位以上的ADC 的影响有多大?是否需要为ADC 局部单独处理电源纹波?高精度的 ADC,比方 16 位及以上的 ADC,不建议使用开关电源来供电。22. 请问使用高成效开关稳压器替换传统的 LDO 稳压器电源对高速模数转换器有没有负面影响?对产品寿命有何影响?在高速 ADC 场合,一般对电源
12、的纹波和噪声有较高的要求。开关电源效率比较高, 但是有较大的纹波和噪声,会对系统的精度有影响。而高速场合对 SNR,SFDR 要求比较高,所以选择 LDO 会比较好。23. 关于运算放大器的阻抗匹配在设计中,需要如何留意?只有在高速的状况下才需要考虑阻抗匹配,我们在网站上有一个软件可以直接帮助您计算阻抗匹配的,请看如下链接: :/ analog /en/tools-software-simulation-models/resources/a mplifiers-and-comparators/differential-amplifiers/index.html24. 电源精度会导致 ADC 的
13、精度提不上去吗?有可能。具体要看你 ADC 的位数和 PSRR 这个参数。假设位数很低如 10bit,你用再低噪声的电源也只能是 10bit 精度。但是 16bit 系统,你假设使用噪声很大的电源,会使得系统精度不能到达 16bit。25. AD 前抗射频干扰滤波器一般应当到达什么样的性能指标呢,比方截至频率,滚降 ?这取决于您的实际应用,固然抱负状况下是截至频率等于有效的输入信号,而滚降特性是无限陡峭,但实际上没有这样的滤波器,且越接近抱负状况,本钱会越高,要折衷考虑。26. 如何抑制输入“毛刺“?加滤波器抑制,或者是对采样结果做数字滤波。27. 有什么好的建议,使用软件来提高 ADC 的精
14、度与位数?请留意参考和电源的质量,同时还需要留意 layout 来防止噪声引入。28. 请问对于 ECG 信号的 AD 转换需要有多大的区分率?可以推举几款型号吗? 取决于 ECG 的信号链。假设信号链中为 AC 隔离,这样信号可以被放大很大,比如放大 1000 倍,这样 ADC 的选取 12 位16 位。假设信号链为 DC 隔离,这样信号不能被放大很多,一般增益为 10,这样 ADC 的位数就得选的大些,18 位24 位。ECG 产品会有相应的标准,即 ECG 产品最小能区分多小的信号,ADC 的选取与此也有关。29. 我设计的一个基于 FPGA 的 DDS 系统中使用的芯片是 AD9777
15、,请问在电流足够的状况下,系统电源设计中是否可以将 DA 芯片与 FPGA 芯片共用 3.3V 数字电源,以到达简化电源设计的目的?可以 。30. 随着数字视频信号应用的越来越普及,数模转换器在视频方面会不会无用武之地,乃至被淘汰数模转换器是不会被淘汰的,由于最终都是要将数字信号转会人们能所识别的模拟信号。31. 恶劣环境下(高温下),ADC 的供电电源怎么设计?一般 DC-DC 很难到达+85摄氏度,ADI 是否有相关的参考设计?选择适宜的器件,DC-DC 能工作在 85 度,关键是你选择适宜的器件和适宜的设计,使得系统的温升在其标定的范围,如加风扇或者散热片,多个器件并联提高电源效率等。3
16、2. 我在使用 ADuC841 的 A/D 时,采集的数据间或会时零,为什么?如何解决? 这种状况要用示波器监测输入信号,看输入端是否真的发生跳变了,假设没有请认真检查 ADUC841 的数据读取程序。33. 请问把一个直流信号加到转换器输入端时,怎样确定输出端应当消灭的数码数目?一般来讲,依据计算公式,Vin/Vref=code/2N. N 为 ADC 的位数,Vin 为输入电压,Vref 为参考电压。假设是有负电压,需要考虑输出码字的类型,比方二进制补码等等。绝大多数 ADC 的数据手册中都会给出一个图来说明这个问题。34.AD7710 使用时,噪音过高。如何使用说明书当中的校准?在布线过
17、程当中如何做比较适宜?建议参考芯片的评估板来做 Layout 设计。35. 请问怎样尽量减小系统噪音对的影响?尽量削减输入噪音可以差分输入的ADC,减小电源噪音。设计适宜的滤波器等。36. 如何确定温度对基准的影响以及多最终转换精度的影响基准芯片资料中会有相关温度对基准影响的温度系数指标,一般为几个ppm/C。一般 ADC 芯片资料没有参考电压随温度变化对 ADC 性能影响的测试参数。37.如何实现对高速 ADC 的 THD 测试?实际中是加一个高精度的基准源,而后用 ADC 采样,再做 FFT 分析,具体请见AN-835 上面的介绍。38. 有什么方法可以削减开关电源的噪声对 ADC 的影响
18、?参加 LC 滤波,合理的 layout 如模拟地数字地分开。假设还不行,只能加低噪声的 LDO。39. 假设 ADC 的传递函数线形度比较差,如何进展校准,有没有通过验证比较科学的方法?是否可以举例说明?一般状况下都是做线性校正的,假设校正后还不能满足要求,那建议承受分段校正的方法。40. 相对于单端,差分有很多优势,但是还是有很多单端的 ADC,差分模式有什么弱点吗?和单端的输入相比,外围的电路相对简单一些。41. 请问在高速数据采集系统设计中,我们怎样来确定采样率和存储器带宽? 采样率由待处理信号的频率打算。存储器带宽由采样率和处理器力量来打算。42.请问 AD 前抗射频干扰滤波器一般应
19、当到达什么样的性能指标 ?这取决于您的应用,抱负状况下就是只让有效带宽内的信号通过,但滤波器设计很难到达抱负状况,所以要折衷考虑。43. 假设对视频信号进展数模/模数转换该如何选择转换器,它的关键性规格是哪几个方面呢 ?主要是要看您所需要转换的视频信号格式,需不需要做颜色空间转换。是一般的并口接口还是 HDMI 的接口。44. ADC 的输出延时主要受什么因素的影响?这是由 ADC 的内部参数打算的,具体要看不同型号的数据手册。45.请问如何减小截断误差和增益误差?对一个特定的ADC 来说,它的Offset 误差和Gain 误差根本是肯定的。但是Offset误差和 Gain 误差是可以通过软件
20、校正消退的。46. 采集的数据中总是有错误的代码,有何种方法能够消退此错误代码?要先确定错误代码是输出错误还是读取错误。假设是前者,那得看系统的设计是否合理,布局布线是否合理。47. 开关电源的地是否需要和 ADC 的模拟地分开吗 ?ADC 的模拟地通过一点接入开关电源输出滤波电容的地会减小电源纹波对ADC 的影响。48. PSRR 指标指什么? 指的是电源电压抑制比。49. 最近我鉴定一只双电源 ADC。 我将待测转换器的输入端接地, 并 且在 LED 指示灯上观看其输出的数码。 令我格外惊异的是为什么我所观看到的输出数码范围不是我所期望的一个数码?导致这个问题的缘由有很多种:输入信号源的范
21、围,参考电压源的值,噪音的影响等等。50. ADC 的量化噪声为什么没方法消退?由于采样不是抱负,而是无限靠近的概念。51. 实际应用中 INL、DNL 那个指标对用户更有意义? 这两个指标都比较重要。52. 模拟地与数字地最终的连接方式应当是怎么样的?尽量将模拟地和数字地分开,为了避开相互的干扰。但是在高速的 ADC 应用中, 数字和模拟要求共地。53. 我现在需要安装节约空间的数据转换器,认为串行式转换器比较适合。为了选择和使用这种转换器,请问我需要了解些什么?串行接口的 ADC 一般转换速度比较低,在 10M 以下,但是封装,读取会比较便利。你可以先看看你需要的位数,以低于 10M 的速
22、度能不能满足你的要求。另外关键是 MCU 和 ADC 的接口,是使用模拟的 SPI 还是 MCU 的标准 SPI 接口。54. 对 ad 的时钟信号有什么要求?需不需要做一些温度、抖动方面的补偿? 不需要做补偿。ADC 中内部已经做了相关的补偿。55. 对于单板构造,板子上有多个比方 9 片 ADC 的话,本讲座是建议 ADC 跨接模拟地和数字地?是否意味着要多点接地?ADC 需要接在系统的模拟局部。56. 什么时候用 FPBW,什么时候用小信号 BW,数据手册并没有把全部状况告知我们。FPBW 与芯片的 Slew Rate 有关,当要把信号放大时,假设 Slew Rate 跟不上, 输出信号
23、就会失真。FPBW = SlewRate/2piVp,Vp 为输出信号的电压。57. 请教专家,在承受R、C 隔离时,假设R 较大会影响后面的 ADC,假设C 较大会影响相位,具体设计时应当如何选择呢?可以考虑在 RC 滤波后加一级运放做 buffer.58. 数据转换器中最常见的错误主要有哪些?如何避开ADC 转换会受到 Noise 的影响,假设ADC 转换的结果与理论值或许相等,那么可以通过在同一个输入电压上读屡次转换结果,将转换结果平均来得到更为准确的值。59. 我们要的带宽为 100hz,结果用的是带宽为 1khz 的放大器,如何有效解决抗干扰问题?一般来讲,ADC 前端需要加一个滤波
24、,滤掉把有用带宽以外的噪声。60. 影响 ADC 的重要参数有哪些?如何在 pcb 设计中避开?考虑 ADC 前端的抗混叠滤波器的设计,阻抗匹配,输入输出的阻抗。61. 在高速模数转换时,是不是不能以芯片内部的参考电压为准,都需要外部参考,有没有可能芯片内部参考电压也到达一般外部参考那么稳定?使用内部参考电压,由于参考电压在 ADC 转换时会 sink/source 电流,这会影响ADC 的电源电压,进而影响 ADC 的 SNR。一般系统精度要求很高的场合常使用外部参考。62. 目前ADI 公司的ADC 芯片中,区分率高于 14bit,最高速率能到达多少?双通道,区分率高于 14bit,最高速
25、率能到达多少?14bit 的 ADC 最高为 150MSPS。可以到一下网址来搜寻。 :/ analog /dynamic/parametric/scResultsDisplay.asp?SearchT ype=PSS&ProductLine=ADC&la=en63. 传递函数不连续DNL 不连续会导致什么问题?假设应用中遇到这个问题, 我应当如何处理?使用软件补偿吗?假设不连续,为什么芯片不能从硬件角度去做补偿?DNL 不连续会导致丢码,这个问题没有方法在外部做补偿,这是 ADC 本身的特性。ADI 的 ADC 都是保证没有丢码的问题存在的。64. 开关电源对数据转换出错的影响有多大?开关电
26、源的频率建议多高最为合理?你可以加 LDO 或者 LC 滤波器减小电源纹波和噪声。一般 ADC 的 PSRR 会比较高, 位数低的 ADC 如 10bit 对电源要求不高,但高位数的 ADC 如 16bit 对开关电源要求比较高。开关电源频率选择和功率,效率有关。一般的开关频率一般选择为100KHz-300KHz。65. 从信噪比角度来看,要实现多路 AD,是承受单个多路 AD 的芯片实现?还是用多个个单路的 AD 实现好?承受多个 ADC 芯片效果会更好。由于单芯片多通道的芯片,通道之间会有干扰。66. 怎样推断转换错误是干扰信号引起的还是转换本身引起的?对于高频的要用高精度的基准源,高精度
27、的可以将输入端短路来测试 ADC 本身上的噪声特性。67. 为了降低高频干扰,开关稳压器后面使用 LDO 是否有好处? 会有好处。你可以选择低噪声的 LDO。68. 那种类型的 A/D 在进展布线的时候,要特别的留意电磁干扰的抑制?有什么好的建议?一般来讲 ADC 不需要考虑这个,而是在电源端考虑电磁干扰抑制。假设用到高速的数字器件或者时钟的话,可以考虑加一个屏蔽罩。69. 陷波器和抗混叠滤波器有什么不同?陷波器就是将某一频率下的干扰做足够的衰减,可以理解为带阻滤波器,而抗混叠滤波器可以理解为低通滤波器。70. 噪声混叠是否会导致 ADC 的 SNR 下降?混叠是由于采样率2 倍的信号频率是产
28、生的,这是会使得滤波器的设计变得困难,从而噪声的滤除变得困难,SNR 也会受到影响。71. 由 LDO 向 ADC 供电改为使用开关电源向 ADC 供电时,对 EMC 性能的影响?这要看你开关电源的 EMC 处理状况,假设开关电源 EMC/I 处理不好,系统就有EMI/C 问题。由 LDO 向 ADC 供电改为使用开关电源向 ADC 供电可能会影响 ADC 的精度。72. 假设测量的是很低频率的模拟信号小于 10Hz,直接单端测量和将信号转换成差分信号后驱动 ADC 相比,哪种方式测量精度会更高?你可以直接单端测量就可以。73. 脉冲模式的 A/D 时序掌握简单吗?是 A/D 内部实现的吗?对
29、于用户端来说,都是用 CPU 掌握 ADC 的通信接口,这并不简单。74.为了消退噪声干扰,如何才能尽量削减 AC 环路 ?布局布线的时候要尽量考虑信号线的回流路径,使得回路面积尽量小。75. 现在想做一个工程用到 16 位的高速 ADC,但是前端模拟信号本身的噪声比较大,会铺张掉 34 位的精度,为此你们觉得选择 16 位的 ADC 有必要吗?假设输入信号本身的噪声只要 12 位,而且无法通过处理来降低噪声,那么就不要使用 16bit 的 ADC。76. 一般 ADC 封装上都有很多模拟电源引脚,比方 AD7656 就有 8 个 AVcc,在设计 PCB 时,如何把他们连接到电源上?最好是有
30、一层电源平面,就近将 AVCC 接到电源上,留意电容的分布。设计建议使用 AD7656-1,与 AD7656 相比,-1 电源引脚上需要的电容较少。77. 专家是否能推举几款低温漂的 Rail-to-Rail 的高精度运算放大器呢?AD8628、AD863878. 现在的系统中很多都是单一的开关电源供电,那么对于系统中 ADC、DAC 的数字电源、模拟电源、数字地、模拟地,要如何处理?数字电源可以通过一个磁珠后从模拟电源引出。假设允许,尽量使用分别的电源芯片为模拟和数字电源供电。79. 有些 ADC 会在时钟输入端参加高频抖动源,这样做能够提升 adc 的有效位数么?可以用单电源供电,但要留意 AD620 的 Reference 需要接到 0.5 的电源电压处。80. 请问采样时如何才能避开信号的丧失? 只能通过提高采样率或滤波。81. 如何区分干扰是从前端进去的?还是从电源进去的?对于高精度的应用,可以把输入端短路来测输出,假设干扰照旧不变,就应当是电源和参考等引起的。82. 高速 ADC 和低速 ADC 在干扰的处理上有什么不同吗?一样的是参加去藕电容来消退干扰。layout 可能有些不同,高速 ADC 一般采样地平面,就近接地,低速一般是数字地模拟地分开,单地接地