《DSP原理与应用试题A.docx》由会员分享,可在线阅读,更多相关《DSP原理与应用试题A.docx(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、0708 学年第 2 学期DSP原理与应用试题A 卷一、选择题共 10 题,每题 2 分,共 20 分1、D2、A3、A4、A5、B6、C7、A8、D9、C10、B二、填空题共 10 题,每题 2 分,共 20 分一空的每空 2 分,二空的每空一分1、高速、实时 2、哈佛3、信号抖动、电磁干扰 4、算术、规律5、外部中断、唤醒中断6、连续递增7、1068、SECT INTM、CLRC INTM9、外部复位引脚、看门狗定时器10、查询法、回调法1. 目前市场上 DSP 生产厂商位居榜首的是() A、MotorolaB、ADIC、ZilogD、TI2. TMS320C2022 系列的主要应用领域为
2、A、测控领域B、无线通信和有线通信设备中C、无线基站D、图像处理3. 系统掌握状态存放器 1SCSR1的地址是 7018h,其 DP 值为A、E0hB、E1hC、E2hD、E3h4. 假设要去除中断标志位,应当向 IFR 的相应位写入A、1B、0C、自动去除D、0 或 15. ADC 转换模块中,MAXCONV 可以设置的最大值是A、16B、15C、8D、76. SCI 的发送端可以产生的中断标志位是A、RXRADYB、BRKDTC、TXRADYD、RX ERROR7. 仿真系统中,主机通过仿真器与目标系统的接口相连。A、JTAGB、PCIC、并口D、USB 接口8以下段不属于 COFF 目标
3、文件的是 A、.textB、.dataC、.bssD、.prj 9目标文件的.text 段对应的虚拟的目标存储器是第 6 页 共 6 页A、RAMB、EEPROMC、ROMD、FLASH10汇编器的作用是A、将 C 语言源代码编译成 DSP 汇编语言源代码B、将汇编语言源代码汇编成机器语言 COFF 目标文件C、把汇编生成的可重定位的 COFF 目标模块组合成一个可执行的 COFF 目标模块D、以上答案均不对得 分阅卷人二、填空题共 10 空,每空 2 分,共 20 分1. DSP 与单片机、嵌入式微处理器的最大区分是能够地进展数字信号处理运算。_、 2. DSP 的根本构造是承受构造,即程序
4、和数据是分开的。3.锁相环PLL使用外部滤波器电路主要作用是抑制、。4. 中心算术规律单元CALU的功能是实现大局部的运算。和 5唤醒低功耗的模式除了复位之外,还可以承受和。6. 当工作于计数模式时,通用定时器会产生一个非对称波形。7. 假设系统时钟频率为 40MHz,SCI 的 BRR 值设置为 4,则 SCI 的异步波特率为 。8. 全局中断使能位INTM,关全局中断的命令是,开全局中断的命令是。9. LF2407 DSP 器件的复位源主要有两个,分别是的电平变化引起的复位和溢出引起的复位。10. 同传统的单片机中断处理方式类似,DSP 中断的处理也有两种方法,分别是 和。得 分阅卷人三、
5、简答题共 5 题,每题 6 分,共 30 分1. 中断响应的等待时间有那些?1、1外设同步接口时间。(2 分)(2) CPU 响应时间。(2 分)(3) ISR 转移时间。(2 分)2. 定时器大事治理器的核心模块,它可以供给的独立的时间基准有哪些?2、1掌握系统中的采样周期的产生。(2 分)(2) 为 QEP 电路和捕获单元的操作供给时间基准。(2 分)(3) 为比较单元和相应的 PWM 电路操作供给时间基准。(2 分)3. 简述 PWM 调速方法?3、1定宽调频法,这种方法是保持t1 不变,只转变t2,这样使周期T或频率也随之转变2 分2调宽调频法,这种方法使保持t2 不变,只转变t1,这
6、样使周期T或频率也随之转变3定频调宽法,这种方法是使中期 T或频率保持不变,而转变 t1 和 t24简述 DSP 系统开发主要包含的步骤。2 分2 分4、1明确开发任务,确定计数指标1 分2依据技术指标要求确定总体方案1 分3硬件实现1 分4软件实现1 分5系统集成5请列出通用定时器的 4 中可选计数模式。5、1停顿/保持模式1.5 分2连续递增计数模式1.5 分3定向的增/减计数模式1.5 分(4) 连续增/减计数模式1. 大事治理器通用定时器工作于连续递增计数模式,且定时器的使能信号和定时器时钟信号如以下图所示,当周期存放器的值 TxPR=3 时,画出通用定时器连续递增计数模式的示意图至少
7、画出 2 个计数周期。1、计数周期的起始位置必需正确,位置不正确酌情扣分;计数周期的个数必需正确,不这确酌情扣分。33221144002、1 3,24 分2每空 1 分Bit1512I4Bit118I3Bit74I2Bit30I1CHSELSEQ1XV3V1V1CHSELSEQ2XXXXCHSELSEQ2XXXXCHSELSEQ23、2. ADC 模块中的排序器工作于启动/停顿操作,使用触发信号 1 启动 3 个自动转换 I1、I2、I3、I4,触发信号 2 启动 3 个自动转换 V1、V2、V3。(1) MAX CONV1 的值应当设置为,MAX CONV1 的值应当设置为(2) 在 ADC 输入通道选择排序掌握存放器设置表中填入相应的转换值。Bit1512Bit118Bit74Bit30CHSELSEQ1XCHSELSEQ2XXXXCHSELSEQ2XXXXCHSELSEQ23. 外部程序存储器扩展,SARAM 是 16K8 位的存储芯片,要求将其扩展为 16K16 位。