《2023年第五章同步时序电路超详细解析答案.pdf》由会员分享,可在线阅读,更多相关《2023年第五章同步时序电路超详细解析答案.pdf(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、学习必备 欢迎下载 第五章同步时序电路 5.1、分析图 583 所示时序电路,作出它的状态表和状态图。作出电平输入 X 序列为 1011100 时电路的时序图。解:nnQXDQ 1 nXQZ 5.2、分析图 584 所示时序电路,作出它的状态表和状态图并作当 X1=1111110 及 X2=0110110 时的时序图(设触发器初态为“00”)。解:nXQJ01 XK 1 XJ0 nXQK10 nnnnnnXQXQXQQXQQ1011011 nnnnnnXQQXQXQQXQ1001010 nnQXQZ10 Q1nQ0nX Q1n+1Q0n+1 Z 0 0 0 0 0 1 0 0 1 0 1 1
2、0 1 0 0 0 1 0 1 1 1 0 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 0 K J CP Q Q K J CP Q Q CP X Z Y1 Y0 图 584 1 0 1/1 1/0 0/1 0/1 D CP Q Q CP X Z Y 图 583 X 0 1 0 1 0/1 1/1 1/1 0/0 nQ CP X 1nQ 1nQ Z 初态为“1”nnQQ01 X/Z 01 10 00 11 0/1 1/1 0/1 1/1 0/1 1/1 0/1 1/0 CP X 11 nQ 10 nQ Z CP X 11 nQ 10 nQ Z“
3、1”学习必备 欢迎下载 5.3、分析图 585 所示时序电路,作出它的状态图和时序图。起始状态 Y2Y1Y0=000。解:nnnQQDQ02010 nnnnnnnQQQQQQDQ010101111 nnnnQQQDQ012212 逻辑功能:可自启动的同步五进制加法计数器。5.4、画出图 586 所示时序电路的状态图和时序图,起始状态为 Y3Y2Y1Y0=0001。逻辑功能:移位寄存器型四进制计数器。5.5、画出图 587 图所示同步十进制减法计数器的状态图和时序图。状态图:nnnnQQQQ1234 D CP Q Q D CP Q Q D CP Q Q+CP 0 1 2 图 585 Q2nQ1n
4、Q0n Q2n+1Q1n+1Q0n+1 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 1 1 1 0 0 1 0 0 0 0 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 0 0 0 010 000 001 011 100 111 101 110 nnnQQQ012 Q Q J K 3 Q Q J K 2 Q Q J K 1 Q Q J K 0 CP 图 586 Y0 Y1 Y2 Y3 Y3 Y2 Y1 Y0 0001 1000 0100 0010 nnnQQQJ1234 nQK14 nnQQJ143 nnQQK123 nnnQQQJ1342 n
5、QK12 111KJ nnnnnnnQQQQQQQ14123414 nnnnnnnQQQQQQQ31213413)(nnnnnnnQQQQQQQ12123412)(1001 1000 0111 0110 0101 0100 0011 0010 0001 0000/0/0/0/0/0/0/0/0/0/1/0 1010 1011 1110 1111 1100 1101/0/0/0/0 14 nQ CP 13 nQ 12 nQ 11 nQ Z nnQQ111 nnnnQQQQZ1234 时序图:备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必
6、备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.6、分析于 588 所示集成电路的原理,列其功能表,定性画出表示CKRPEDDDDES与,30 的配合关系的波形图,并分析这些参数与内部电路开关参数的关系。)(000EPEPEQPEEDPEDDEEEsE )(1011EPEPEQPEEQPEDDEEEE )(2122EPEPEQPEEQPEDDEEEE )(3233EPEPEQPEEQPEDDEEEE EPE:当EPE,为 00 时,并入 EEEPEPEEPEE)(,1,0EPE时移位 EPPEEPEPEEPEPEEEEEEE)()(EPE
7、EPEEPPEEEEE)(E为 1 时,保持。DR EP E SD 30 DD CK 30 QQ 功能 0 x x x xx x 00 清”0”1 0 0 x 30 DD 30 DD 并入 1 1 0 SD xx 20 QQDs 移位 1 x 1 x xx 30 QQ 保持 suFFpdsuttt;pdHFFHttt pdsuFFORpdsutttt 2;ORpdpdHFFHtttt2。EPE,:由1100,EP可以不变,EP变化不影响,即由并入转到保持,EPE,应为X1,二级或非门的传输时间即可,最大sut为二级或非门加一级与非门+FF的sut即可!0D 1D 2D 3D t t t t t
8、 E EP D0D3、DS 0 0 0 1 1 CK 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 12 nQ 5.7、画出在图 588 电路中加上如图 589 所示输入波形时输出波形。5.10、图 592 所示电路是为某接收机而设计的分频电路,初始状态为“00”,问:(1)当 X1X2=“00”;(2)当 X1X2=“01”;(3)当 X1X2=“11”时,各种状态为几分频?画出波形图。解:(1)当 X1X2=“00”;初始状态为“0
9、0”时:112nQ 121nQJ 1111 XJK nnQQ111 逻辑功能:电路实现 2 分频。(2)当 X1X2=“01”;初始状态为“00”时:nQJ21 1111 XJK nnnQQQ1211 nQJ12 1112XQKn nnnQQQ1212 逻辑功能:电路实现 3 分频。(3)当 X1X2=“11”;初始状态为“00”时:nQJ21 nQXJK2111 nnnnnnQQQQQQ2121211 nQJ12 nnQXQK1112 nnnnnnQQQQQQ1212112 逻辑功能:电路实现 4 分频。11 nQ 12 nQ 11 nQ 11 nQ 12 nQ“1”图 592 图 589
10、清零 Q0 Q1 Q2 Q3 保持 并入 移位 保持 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 DnCnBnAnQQQQ 0001 1001 0101 1101 0011 1011 0111 1111 DnCnBnAnQQQQ 0000 1000 0100 1100 0011 1011 0111 1111 0010 1010 0110 1110 0011 0001 1001 0101 1101 5.11、同步 4 位二进制计数器的功
11、能表及逻辑符号如图 593(a)所示。如果同步二进制计数器 按图 593(b)所示电路连接,要求:(1)列出该计数器的计数顺序。(2)QD端输出是几分频、占空比是多少?(1)(2)QD端输出是 12 分频,占空比是 50%。5.12、将图 593(a)所示 4 位同步二进制计数器接成图 594 所示电路。问:(1)M=“1”时,A 端输出为几分频;(2)M=“0”时,A 端输出为几分频;(3)占空比是多少?解:(1)M=“1”时:A 端是 8 分频;占空比为 25%。(2)M=“0”时:A 端是 16 分频;占空比为 12.5%。DnCnBnAnQQQQ 0000 0100 1100 0010
12、 0110 1110 0001 0101 1101 0011 0111 1111 1CnQ A CP 1BnQ 1DnQ“1”CP A 1BnQ 1DnQ 1CnQ 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 图 595 5.13、由图 593(a)所示 4 位同步二进制计数器接成图 595 所示电路,画出输出端 QD的波 形,说明 QD为几分频。解:QD为 10 分频。5.14、图 596(a)所示逻辑符号为 4 位并行通道移位寄存
13、器及功能表。分析图 596(b)所构 成的逻辑图:(1)写出状态图;(2)画出 CK 与 QD对应的波形图。(1)DQJ DCBQQQK)(5.16、分析由图 596(a)所示移位寄存器组成的图 598 所示电路,分析电路的逻辑功能,画出 QD的波形,分析电路能否自启动。解:K 闭合时清零,0000DCBAQQQQ K 打开时:DCAQQQLS/DQKJ 电路可以自启动。DnCnBnAnQQQQ 0000 1000 0100 1010 0101 0010 1001 1100 0110 1011 1101 1110 1111 0001 0011 0111 DnCnBnAnQQQQ CK 1DnQ
14、 0000 0010 1001 0100/0/1/0/0 0001 0011 0111 1111 1110 1100 1000 0101 1011 0110 1101 1010 CK 1DnQ 图 596 0000 0010 1010 1110 0001 0011 1011 0111 1111 0110 1110 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 图 5100 DnCnBnAnQQQQ 1100 1110 1000 0111
15、 0011 0001 1111 DnCnBnAnQQQQ 1100 1110 1000 0111 0011 0001 1111 0000 CK QA QB QC 1Q 2Q 3Q 4Q 5Q 6Q 7Q 8Q 5.17、分析由图 596(a)所示移位寄存器组成如图 599(a)、(b)、(c)的逻辑电路,说 明各输出 QD是几分频?解:(a)(b)QD是 7 分频。QD是 8 分频。(c)QD是 16 分频。5.18、分析图 5100 所示同步时序电路的功能。画出各输出端的时序图。电路由 1 片 4 位二进制计数器、1 片(38)变量译码器和 1 片 8 位锁存器组成。电路实现逻辑功能:顺序脉
16、冲发生器。10000000 11000000 11111111 01111111 00111111 00000001 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.19、已知时序电路的状态表如表 513 所示,作出它的状态图。5.20、设有表 514 所示的 3 种完全指定状态表;试求最小化状态表。A B C D X/Z 0/0 1/0 0/0 0/0 1/0 1/0 1/1 0/1(a)表 514 AD A B B C C D D
17、 E AB AE AB 关联比较后的隐含表 X Y 0 1 A B C E A/0 B/0 C/1 A/0 B/1 E/0 A/0 A/0 简化状态表 A、D A(b)1 2 3 4 5 6 7 7 6 5 4 3 2 8 47 15 15 15 38 38 46 48 48 67 关联比较后的隐含表 1、5 1 4、7 4 X Y 0 1 1 2 4 6 7 8/0 4/1 3/0 1/0 1/1 8/0 1/1 3/0 4/0 6/1 简化状态表 2、3 2(c)A B B C C D D E AB AE 关联比较后的隐含表 X Y 00 01 A B D B/0 B/0 A/0 B/0
18、B/0 D/0 A、E A CD BC CD AC BE 11 10 简化状态表 B/1 B/1 A/1 A/1 D/1 B/1 B、C B 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.21、按照规定的状态分配,分别写出采用 D 触发器、JK 触发器来实现状态表 515 所示的时 序逻辑电路。解:四种状态应使用 2 个触发器。设:Q1=Y1,Q0=Y0 1)用 D 触发器设计;XQQXQQXQQXQQXQQQDn010010101
19、111 0100QQDn 01QQZ 2)用 JK 触发器设计;XQQXQQXQQXQQQn0101010111 =1010)(QXQQXQ XQKJ011 010QQn 122KJ 01QQZ 5.26、用负边沿 JK 触发器及 2 输入 4 输出变量译码器,设计一个 4 相时钟分配器。解:用 JK 触发器设计一个 4 进制计数器,Q1Q0为变量译码器的输入。nnnnnQQQQQ101011 nQKJ011 nnQQ010 100KJ 5.27、用 JK 触发器设计一个可控计数器,当控制端 C=1 时,实现 000100110111011 000;当 C=0 时,实现 00010011001
20、0011000 计数。要求写出:(1)状态图;(2)状态表;(3)状态方程;(4)检查能否自启动,画出状态图;(5)画出逻辑图。解:Y1 Y0 X 00 01 11 10 0 1 0 0 0 0 1 1 1 1 Y1 Y0 X 00 01 11 10 0 1 1 1 1 1 0 0 0 0 Q Q J K 0 Q Q J K 1 Z Q0 Q1 CP RD X Q0 CP D0 Q0 Q1 CP D1 Q1 CP X RD Z nQ1 nQ0 11 nQ 10 nQ 0 0 0 1 0 1 1 0 1 1 1 0 1 1 0 0 Q Q J K 0 Q Q J K 1 RD CP“1”Q0 Q
21、1 A1 A0 Y3 Y2 Y1 Y0 E CP 11 nQ 10 nQ Y0 Y1 Y2 Y3 nnnQQQ012 000 111 001 010 011 010 101 001 111 0/X/0/0/1/1/1/X/X/X/X/110 100 X/备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.28、用 JK 触发器设计“1011”序列检测器。要求写出:(1)状态图;(2)状态表;(3)三种 独立的状态分配方案;(4)分别写出三
22、种分配方案的状态方程;(5)画出最佳设计的逻辑 图。解:设 S0:初始及检测成功状态;S1:输入一个“1”状态;S2:输入“10”状态;S3:输入“101”状态;X:输入;Z:输出。(1)状态图 (2)状态表 (3)状态分配方案 XQQQnnn012 101112nnnQQQ 001122KJKJKJ 0 0 0 0 0 0 0 1 1 0 0 0 1 0 0 1 1 1 0 0 1 1 0 1 0 1 0 0 1 1 1 1 0 1 1 1 0 1 1 0 1 0 0 1 0 0 1 1 0 1 1 0 0 1 0 1 1 1 0 1 1 0 1 1 0 0 0 0 0 0 0 0 1 0
23、0 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 1 1 0 1 1 0 1 1 0 0 0 00 00 01 01 11 11 10 10 nQ2 nQ1 nQ0 X nQJ12 nQJ21 0 0 1 1 00 00 01 01 11 11 10 10 nQ2 nQ1 nQ0 X 1 0 1 0 0 00 00 01 01 11 11 10 10 nQ2 nQ1 nQ0 X XQQKnn102 0 0 1 0 1 0 0 00 00 01 01 11 11 10 10 nQ2 nQ1 nQ0 X XQQQJnnn1120 0 1 1 0 0 0 00 00 0
24、1 01 11 11 10 10 nQ2 nQ1 nQ0 X nnQQK021 1 1 0 00 00 01 01 11 11 10 10 nQ2 nQ1 nQ0 X nQK20 Q Q J K 0 Q Q J K 1 Q Q J K 2+CP RD X 状态 X 0 1 S1 S0 S2 S3 S0/0 S2/0 S0/0 S2/0 S1/0 S1/0 S3/0 S0/1 1 2 3 S0 00 00 01 S1 01 01 00 S2 11 10 10 S3 10 11 11 S0 S1 S2 S3 0/0 1/0 1/0 0/0 0/0 1/0 0/0 1/1 X/Z 备欢迎下载分析图所
25、示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 Q Q J K 0 Q Q J K 1+CP X RD(4)状态方程 方案一:方案二:方案三、从 JK 的卡诺图可以看出电路的 简化结果相似,以方案三画逻辑电路 X Z 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 0 0 1 1 0 0 0 0 1 1 1 1 1 1 0 0 0 1 1 0 0 1 1 0 0 1 1 0 1 0 0
26、 1 1 0 nQ1 nQ0 11 nQ 10 nQ 0011KJKJ 1 0 00 1 01 11 10 nQ1 nQ0 X 1 1 0 00 1 01 11 10 nQ1 nQ0 X XQQXQKJnnn01011 1 1 0 00 1 01 11 10 nQ1 nQ0 X 1 1 0 00 1 01 11 10 nQ1 nQ0 X XQQQQXQKJnnnnn0101100 X Z 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 1 0 1 0 0 1 1 0 1 1 0 1 0 0 0 1 0 0 0 0 0 1 0 1 0 1 1 1 0 0 1 1 1 0 1
27、0 0 0 1 1 1 1 0 0 1 1 1 nQ1 nQ0 11 nQ 10 nQ 0011KJKJ 1 0 00 1 01 11 10 nQ1 nQ0 X 1 1 0 00 1 01 11 10 nQ1 nQ0 X 1 1 1 0 00 1 01 11 10 nQ1 nQ0 X XQXQXQKJnnn01000 1 1 0 00 1 01 11 10 nQ1 nQ0 X XQQXQQXQQKJnnnnnn01010111 X Z 0 1 0 0 1 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 0 0 1 0 0 0 1 0 1 1
28、1 0 1 1 1 0 0 1 1 1 0 1 0 0 0 1 1 1 1 0 1 1 1 0 nQ1 nQ0 11 nQ 10 nQ 0011KJKJ XQQQQXQKJnnnnn0101100 1 0 00 1 01 11 10 nQ1 nQ0 X 1 1 0 00 1 01 11 10 nQ1 nQ0 X XQQXQKJnnn01011 1 1 0 00 1 01 11 10 nQ1 nQ0 X 1 1 0 00 1 01 11 10 nQ1 nQ0 X 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变
29、变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 5.30、用正边沿 D 触发器及其他门电路,设计一个节拍发生器,节拍顺序如图 5101 所示,要求 写出设计过程。解:从时序图可得出状态图为:方法一:若将i看作触发器的输出,三个触发器不可能有这样的状态,因此应有 6 个状态,并且在传输“1”,可用 6 个触发器构成移位寄存器型计数器。其中533211,QQQ。此时,状态图为:逻辑图:方法二:用 3 个触发器构成 6 进制计数器,123为输出。同理:nnQQ123 nnnQQQ0122 nnQQ011 123 000 001 000 010 000 100 nnnnnnQQ
30、QQQQ543210 100000 010000 001000 000100 000010 000001/001/010/100/000/000/000 123/Q CP D Q Q CP D Q Q CP D Q Q CP D Q Q CP D Q Q CP D Q 1 2 3 CP RD SD Q0 Q1 Q2 Q3 Q4 Q5 CP 1 2 3 图 5101 0 CP Q D 1 CP Q D 2 CP+3 2 1 RD CP Q Q Q Q 000 001 011 010 110 100/000/001/000/000/100 nnnQQQ012 123/0 0 0 0 0 1 0 0
31、 0 0 0 1 0 1 1 0 0 1 0 1 1 0 1 0 0 0 0 0 1 0 1 1 0 0 1 0 1 1 0 1 0 0 0 0 0 1 0 0 0 0 0 1 0 0 nnnQQQ012 101112nnnQQQ 123 1 1 0 00 1 01 11 10 nQ1 nQ0 nQ2 nnnQQQD12100 1 1 1 0 00 1 01 11 10 nQ1 nQ0 nQ2 nnnnQQQQD120111 1 1 0 00 1 01 11 10 nQ1 nQ0 nQ2 nnnQQQD01122 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时
32、序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 CP Y1 Y2 Z X 图 5102 X/Y1Y2Z 0/110 0/010 S0 S0 S0 S0 S0 S0 S0 S0 0/101 0/000 1/100 1/011 1/110 1/000 5.32、用正边沿 D 型触发器设计一个满足图 5102 所示波形要求的逻辑电路,CP、X 为输入,写出设计过程。解:方法一:从时序图中可以看出将 Y1、Y2、Z 为输出时,每经过 8 个时钟为一个循环。其状态图为:若以自然态序状态分配,状态表为:XQQXQXQQDnnnn
33、n0110122 或 nnnnnnnnQQQQQQQQD0121202122 同理,从卡诺图可以求出:01111QQQDn nnQQD0100 nQY01 XQQQQQQYnnnnn101122 XQQXQQZnnnn0101 方法二:从时序图中可以看出 Y1Y2的状态为 0011011000。设:nnQYQY0211;则状态图、状态表为:nnQQD1111 同理:XQQQDnnn01100 XQQXQQZnnnn0101 显然,方法二的结果比方法一的结果要简单得多。其逻辑图为:nnQQ01 X/Z 00 11 01 10 0/0 0/0 0/0 0/1 1/0 1/1 1/0 1/0 Q C
34、P D Q Q CP D Q +Y2 Y1 Q0 Q1 Z X CP RD 1 1 1 1 00 00 01 01 11 11 10 10 nQ1 nQ2 nQ0 X 1 1 1 1 00 00 01 01 11 11 10 10 nQ1 nQ2 nQ0 X X Y1 Y2 Z 0 0 0 0 0 0 1 1 1 0 0 0 1 0 0 1 0 0 1 0 0 1 0 0 0 1 1 1 0 1 0 1 1 0 1 0 0 0 0 0 1 0 0 1 1 0 1 1 0 0 1 0 1 1 1 1 0 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 0 0 0 0 0
35、nnnQQQ012 101112nnnQQQ 1 1 1 1 0 00 1 01 11 10 nQ1 nQ0 X X Z 0 0 0 1 1 0 0 0 1 1 0 0 0 1 0 1 0 0 0 1 1 1 1 1 1 0 0 0 0 1 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 0 0 0 nQ1 nQ0 11 nQ 10 nQ 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载 Q CP D Q+Q CP D Q CP
36、 RD X W Z 5.33、用正边沿 D 触发器设计一个具有如下功能的电路(电路如图 5103 所示);(1)开关 K 处于位置 1(即 X=0)时,输出 ZW=00;(2)当开关 K 掷到 2(即 X=1)时,电路要产生完整的系列输出,即 ZW:00011110(开始 X 在位置 1);(3)如果完整的系列输出后,K 仍在位置 2,则 ZW 一直保持 10 状态,只有当 K 回到位置 1 时,ZW才重新回到 00。要求:(1)画出最简状态图;(2)列出状态表;(3)给定状态分配;(4)写出状态方程及输出方 程;(5)画出逻辑图。解:ZW 的状态为 00、01、10、11,所以设:输出 Z=
37、Q1;W=Q0;输入:X 状态图 状态表 XQQQDnnn10111 逻辑图 XQQDnn1100 5.34、设计一个无堵塞的脉冲发生器,产生一个 010011000 的序列脉冲,如图 5104 所示。要求:(1)用 4 个正边沿 D 型触发器,采用移位方式实现;(2)用数据选择器,同步 4 位计数器和“与非“门实现;(3)用图 597 所示移位寄存器实现。解:Z=01011000,01011000 (2)用四位二进制计数器构成一个 8 进制计数器,其输出端控制一个 8 选 1 数据选择器。设计 的 电路 图 5103 Z W X K 2 1 R+5V nnQQ01 X/00 01 11 0/
38、1/1/1/0/10 1/nnQQ01 X 0 0 0 0 0 0 0 1 0 1 0 1 1 1 1 1 1 1 1 1 1 0 0 0 0 1 0 1 1 0 1011nnQQ 1 1 1 0 00 1 01 11 10 nQ1 nQ0 X 1 1 0 00 1 01 11 10 nQ1 nQ0 X 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 图 5104 4位二进制计数器 QA QB QC QD L A B C D 8选1数据选择D0 D1 D2 D3 D4 D5 D6 D7 S2 S1 S0 Y E CP Z CP“1”“0”备欢迎下载分析图所示时序电路作出它的状态
39、图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载(1)码长 m=8,3,8nm时,序列为 0Q 1Q 2Q 有重复 000,n=4 0 1 0 0Q 1Q 2Q 3Q 1 0 1 5 1 0 1 0 1 1 0 11 1 1 0 1 0 1 1 6 0 1 1 0 0 0 1 12 0 0 1 1 0 0 0 8 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 1 0 0 0 0 1 0 2 0 1 0 0 00 01 11 10 00 1000 0100 xxx
40、x 1010 01 xxxx 1101 xxxx 0011 11 0001 xxxx xxxx xxxx 10 0000 xxxx 0110 xxxx 13121110nnnnQQQQ nnQQD2133 nnQQD1122 nnQQD0111 nnnnnnnQQQQQQQD123023100 检查能否自启动 当00103210nnnnQQQQ时 10011312110nnnnQQQQ 100113121110nnnnQQQQ时 01003210QQQQ 如此检查各约束项,均可进入循环,所以可以自启动。0 1 2 5 11 6 12 8 14 3 15 7 9 4 10 13 Q CP D Q
41、 Q CP D Q Q CP D Q Q CP D Q+Q0 Q1 Q2 Q3(Z)CP 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的学习必备 欢迎下载(3)用四位右移移位寄存器实现 KJ AQ BQ CQ DQ 求KJ的表达式 1 1 0 1 0 00 01 11 10 0 1 1 0 1 00 1 0 x 1 0 0 1 1 0 01 x 1 x 0 0 0 0 1 1 11 x 0 x x 0 0 0 0 1 10 0 x 0 x 1 0 0 0
42、0 0 1 0 0 0 DCBDCAQQQQQQKJ 1 0 1 0 0 1 1 0 1 0 另一种设计:CACBDQQQQQKJ 检查自启动(无堵塞):0010DnCnBnAnQQQQ时01001001 同前!QB QA QD QC 4 位右移移位寄存器 CK S/L A B C D RD QA QB QC QD J K“1”CP+QD Z 4 位右移移位寄存器 CK S/L A B C D RD QA QB QC QD J K“1”CP QD+CP 备欢迎下载分析图所示时序电路作出它的状态图和时序图起始状态解逻计数器的状态图和时序图状态图图图时序图学习必备欢迎下载分析于所由可以不变变化不影响即由并入转到保持为二级或非门加一级与非门的