计算机组成原理期末考试复习资料汇编.pdf

上传人:无*** 文档编号:90869415 上传时间:2023-05-18 格式:PDF 页数:79 大小:8.84MB
返回 下载 相关 举报
计算机组成原理期末考试复习资料汇编.pdf_第1页
第1页 / 共79页
计算机组成原理期末考试复习资料汇编.pdf_第2页
第2页 / 共79页
点击查看更多>>
资源描述

《计算机组成原理期末考试复习资料汇编.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理期末考试复习资料汇编.pdf(79页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、试卷代号:1254国家开放大学2022年春季学期期末统一考试计算机组成原理试题2 0 2 2 年 7月超越高度温馨提醒:可以使用word查找功能快速查找对应题目和答案。查找快捷键:Ctrl+F一、选择题(每小题3 分,共 3 6 分)1.己知X1 a=1 1 0 1 0 0,XM=()oA.1 0 1 1 0 0 B.0 0 1 1 0 0C.1 0 1 0 1 1D.0 1 1 0 1 12.两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时()。A.也有可能产生溢出C.一定不会产生溢出3.定点运算器用来进行()。A.十进制加法运算C.浮点运算B.会产生溢出I).不一定会产生溢出B.

2、定点运算D.既进行定点运算也进行浮点运算4 .运算器由许多部件组成,其核心部分是()。A.多路开关 B.数据总线C.累加寄存器 D.算逻运算单元5 .指令系统中采用不同的寻址方式的目的是()oA.降低指令译码的难度B.提高指令读取的速度C.缩短指令字长,扩大寻址空间,提高编程灵活性D.实现程序控制6 .基址寻址方式中,操作数的有效地址等于()加上形式地址。A.基址寄存器内容 B.堆栈指示器内容C.变址寄存器内容 D.程序计数器内容7 .C PU中的通用寄存器()oA.只能存放数据,不能存放地址B .只能存放地址,不能存放数据C.可以存放数据和地址D.不仅存放数据和地址.还可代替指令寄存器8.微

3、程序控制器中,机器指令与微指令的关系是()。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成9.存取周期是指()。A.存储器的写入时间B.存储器的读出时间C.存储器进行一次读操作和一次写操作之间所需要的最短时间D.存储器进行一次完整的读写操作所需要的全部时间1 0.C PU通过指令访问C ache所用的程序地址叫做()。A.逻辑地址 B.物理地址C.虚拟地址 D.真实地址1 1 .在独立编址方式下,存储单元和I/O 设备是靠()来区分的。A.不同的地址和指令代码 B.不同的

4、数据和指令代码C.不同的数据和地址 D.不同的地址1 2 .在采用D M A方式高速传输数据时,数据传送是()。A.在总线控制器发出的控制信号控制下完成的B.在 D M A控制器本身发出的控制信号控制下完成的C.由C P U 执行的程序完成的D.由C P U 响应硬中断处理完成的二、判 断 题(将判断结果填在括弧内,正确打J号,错误打X号。每小题3分,共 1 5 分)1 3.海明校验码是对多个数据位使用多个校验位的一种检错纠错编码方案,不仅可以发现是否出错,还能发现是哪一位出错。()14 .计算机的指令越多,功能越强越好。()15 .计算机中的流水线是把若干个子过程合成为一个过程,使每个子过程

5、实现串行运行。()16 .在 C ac h e 的地址映像中,全相联映像是指主存中的任意一字块均可映像到C ac h e 内任意一字块位置的一种映像方式。()17 .在采用DM A 方式高速传输数据时,数据传送是通过为DM A 专设的数据总线传输的。()三、简 答 题(共 2 9 分)18 .相对C IS C 指令系统,R IS C 指令系统有哪些优点?(7 分)19 .硬连线控制器和微程序控制器各有哪些优缺点?(7分)2 0 .什么是虚拟存储器?它有什么特点?(8分)2 1.同步通信与异步通信的主要区别是什么?说明通信双方如何联络。(7分)四、计 算 题(每小题10 分,共 2 0 分)2

6、2 .把正确的答案写进括号内(二进制需要小数点后保留8位)。(0.7 1)1 0=()2=()1 6=()BCD(1A 9)16=()广()102 3 .写出x n o i l l i o i,Y=-0 0 10 10 11的原码和补码表示,并用补码计算两个数的差。试卷代号:12 5 4国家开放大学2 0 2 2 年春季学期期末统一考试计算机组成原理试题答案及评分标准(供参考)2 0 2 2 年7 月一、选择题(每小题3 分,共3 6 分)l.B 2.C 3.B 4.D 5.C6.A 7.C 8.B 9.D 10.A11.A 12.B二、判断题(每小题3 分,共15 分)13.V 14.X 1

7、5.X 16.7 17.X三、简答题(共2 9 分)18 .相对C IS C 指令系统,R IS C 指令系统有哪些优点?(7 分)答:R IS C 系统的指令格式规范且种类少,使用的寻址方式简单,指令条数少,指令完成的操作功能简单。19 .硬连线控制器和微程序控制器各有哪些优缺点?(7 分)答:硬连线控制器的优点是运行速度明显快,缺点是设计与实现较复杂。微程序的控制器的优点是设计与实现较简单,易用于实现系列计算机产品的控制器,理论上可实现动态微程序设计,缺点是运行速度要慢一些。2 0 .什么是虚拟存储器?它有什么特点?(8 分)答:虚拟存储器是计算机的存储区系统中用一部分硬盘空间实现扩展虚拟

8、内存空间的技术,当实际的内存不足时,利用虚拟存储器技术能够使内存不足的问题得到缓解。在计算机的存储器系统中,虚拟存储器属于主存-外存层次,它由存储器管理硬件和操作系统中存储器管理软件支持,借助于硬盘等辅助存储器,以透明方式向用户提供速度接近主存、容量和成本与辅存差不多的存储器。2 1 .同步通信与异步通信的主要区别是什么?说明通信双方如何联络。(7 分)答:同步通信与异步通信的主要区别是前者有公共时钟,总线上的所有设备按统一的时序、统一的传输周期进行信息传输,通信双方按事先约好的时序联络。后者没有公共时钟,没有固定的传输周期,采用应答方式通信。四、计算题(每小题1 0 分,共2 0 分)2 2

9、 .(1 0 分)(0.7 1)1 0=(0.1 0 1 1 0 1 0 1)2=(0.B 5)(0.0 1 1 1 0 0 0 1)(1 A 9)1 6=(0 0 0 1 1 0 1 0 1 0 0 1)2=(4 2 5)i a2 3 .(1 0 分)X 第=0 1 0 1 1 1 1 0 1 1 =1 0 0 1 0 1 0 1 1 X 补=0 1 0 1 1 1 1 0 1 Y =1 1 1 0 1 0 1 0 1 X-Yt t=0 1 1 1 0 1 0 0 0试卷代号:1 2 5 4国家开放大学2 0 2 1 年春季学期期末统一考试计算机组成原理试题2 0 2 1 年 7 月一、选

10、择 题(每小题3 分,共 3 6 分)1.下列数中最大的数是()。A.(1 0 1 0 0 1)2C.(OOIHOODB C DB.(5 2)D.(2 C)1 62.两个补码数相减,在符号位相同时不会产生溢出,符号位不同时()产生溢出。A.有可能B.没有可能C.一定会3.定点运算器用来进行()。D.一 定不会A.十进制加法运算C.浮点运算B.定点运算D.既进行定点运算也进行浮点运算4.长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为()。A.两者可表示的数的范围和精度相同C.后者可表示的数的范围小但精度高5.计算机硬件能

11、直接识别和运行的只能是(A.机器语言C.高级语言B.前者可表示的数的范围大且精度高D.前者可表示的数的范围小且精度高)程序。B.汇编语言D.VH D L6 .变址寻址方式中,操作数的有效地址等于()。A.基址寄存器内容加上形式地址C.变址寄存器内容加上形式地址B.堆栈指示器内容加上形式地址D.程序计数器内容加上形式地址7 .在控制器中,部件()能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。A.指令指针I P B.地址寄存器A RC.指令寄存器I R D.程序计数器PC8 .微程序控制器中,机器指令与微指令的关系是()。A.每一条机器指令由一条微指令来执行B.每一条机

12、器指令由一段用微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成9 .存取周期是指()0A.存储器的写入时间B.存储器的读出时间C.存储器进行一次读操作和一次写操作之间所需要的最短时间D.存储器进行一次完整的读写操作所需要的全部时间1 0.C PU通过指令访问C ache所用的程序地址叫做()。A.逻辑地址 B.物理地址C.虚拟地址 D.真实地址1 1.C PU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用()。A.并行技术C.缓冲技术B.通信技术D.虚存技术1 2 .当采用()输入数据时,除非C P U 等待否则无法传

13、送数据给计算机。A.直接存储器访问方式 B.程序查询方式C.程序中断方式 D.I/O 通道方式二、判 断 题(将判断结果填在括弧内,正确打J号,错误打X号。每小题3分,共 1 5 分)1 3 .奇偶校验码可以校验奇数个位的出错,并能确定出错的位置。()1 4 .一个指令周期通常包含读取指令、指令译码、A L U 执行、内存读写和数据写回5个步骤。()1 5 .计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完成流水线中不同指令的不同功能。()1 6 .使用高速缓存是为了提高主存的容量。()1 7 .在三总线计算机系统中,外设和主存单元统一编制,可以不使用I/O 指令。()三、

14、简 答 题(共 2 9 分)1 8 .什么是定点数?什么是浮点数?(7分)1 9 .计算机控制器中,程序计数器(P C)起什么作用?(7分)2 0 .在三级存储体系中,主存、外存和高速缓存各起什么作用?(8分)2 1 .串行传输和并行传输有何区别?各应用于什么场合?(7 分)四、计 算 题(每小题1 0 分,共 2 0 分)2 2 .将十进制数-0.2 8 8 和 4 9 化成二进制数,再写出各自的原码、反码、补码表示(符号位和数值位共8位)。2 3 .已知定点小数的真值X=0.1 0 1 1,Y-0.0 0 0 1,分别计算:风 原、X 朴、-X 朴;(2)Y s,朴、X+朴。试卷代号:12

15、54国家开放大学2 0 2 1年春季学期期末统一考试计算机组成原理试题答案及评分标准(供参考)2 0 2 1年7月一、选择题(每小题3分,共3 6分)1.D 2.A 3.B 4.C6.C 7.D 8.B 9.D1 1.C 1 2.B5.A1 0.A二、判 断 题(每小题3分,共1 5分)1 3.X 1 4.V 1 5.V 1 6.X 1 7.X三、简 答 题(共2 9分)1 8.什么是定点数?什么是浮点数?(7分)答:小数点位置固定不变的数为定点数,它可分为定点整数和定点小数。定点整数的小数点固定在最低位的右侧,定点小数的小数点则固定在符号位之后。浮点数用阶码和尾数表示数据,阶码不同则小数点的

16、位置不同。1 9.计算机控制器中,程序计数器(P C)起什么作用?(7分)答:用于提供指令在内存中地址的部件,服务于读取指令,能执行内容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。2 0.在三级存储体系中,主存、外存和高速缓存各起什么作用?(8分)答:三级存储体系中,运行速度快慢依次为高速缓存、主存和外存,但在价格上速度高的存储器价格会高很多,为了追求整个存储器系统有更高的性能/价格比,必须合理配置三者的关系,所以它们各自发挥的作用也有所不同,具体是:主存的运行速度较快,通常配置的存储容量适中,所以主存是三级存储体系的核心;高速缓冲存储器是用于缓解主存读写速度慢、不能满足C P

17、 U运行速度需要的矛盾;外存在三级存储体系中起虚拟存储器的作用,因为价格低存储空间可以大很多,可以解决主存容量小、存不下规模更大的程序与更多数据的难题。2 1 .串行传输和并行传输有何区别?各应用于什么场合?(7分)答:串行传输是指数据在一条线路上按位依次进行传输,线路成本低,速度慢,适合于远距离的数据传输。并行传输是每个数据位都有一条独立的传输线,所有的数据位同时传输,传输速度快,成本低,适用于近距离、高速传输的场合。四、计 算 题(每小题1 0分,共2 0分)2 2 .(1 0 分)2 3.(1 0 分)(1)X B=(0 1 0 1 1),X i h-(0 1 0 1 1),X h=(l

18、 0 1 0 1)(-0.2 8 8)1 0 =(-0.0 1 0 0 1 0 0)2(4 9 )I O=(O1 1 OOO1)2原码1 0 1 0 0 1 0 000 1 1 0 0 0 1反码1 1 0 1 1 0 1 100 1 1 0 0 0 1补码1 1 0 1 1 1 0 000 1 1 0 0 0 1 Y=(l 0 0 0 1),YH=(1 1 1 1 1),-Yt t=(0 0 0 0 1)(3)X+YH=(0 1 0 1 0)试卷代号:1 2 5 4国家开放大学2 0 2 0 年秋季学期期末统一考试计算机组成原理试题2 0 2 1 年 1 月一、选 择 题(每小题3 分,共

19、3 6 分)1 .下列数中最大的数是(A.(1 0 1 0 0 1 1)2C.(1 0 0 1 1 0 0 0)B C DB.(4 2)sD.(5 A).62 .两个补码数相减,只有在时有可能产生溢出,在一时一定不会产生溢出。()A.符号位相同,符号位不同B.符号位不同,符号位相同C.符号位都是0,符号位都是1 D.符号位都是1,符号位都是03 .在定点运算器中,必须要有溢出判断电路,它一般用()来实现。A.与非门C.异或门B.或非门D.与或非门4.浮点数范围和精度取决于()。A.阶码的位数和尾数的位数C.阶码和尾数采用的编码B.阶码采用的编码和尾数的位数D.阶码采用的位数和尾数的编码5 .指

20、令系统中采用不同的寻址方式的目的是()oA.降低指令译码的难度B.提高指令读取的速度C.缩短指令字长,扩大寻址空间,提高编程灵活性D.实现程序控制6 .寄存器间接寻址方式中,操作数在()中。A.通用寄存器 B.堆栈C.主存单元 D.外存储器7 .在控制器中,部件()用于存放下一条指令的地址。A.指令指针I P B.地址奇存器A RC.指令寄存器I R D.程序计数器PC8 .指令周期是()。A.C PU 执行一条指令的时间B.C PU 从主存中读取一条指令的时间C.C PU 分析一条指令的时间D.C PU 从主存中读取一条指令并分析、执行这条指令的时间9 .若主存每个存储单元为1 6 位,则其

21、地址线()。A.与 1 6 无关 B.与 1 6 有关C.也 为 1 6 位 D.为 8 位1 0 .虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的目的是为了给每个用户提供比主存容量()编程空间。A.小得多的逻辑 B.大得多的逻辑C.小得多的物理 D.大得多的物理1 1 .在独立编址方式下,存储单元和I/O设备是靠()来区分的。A.不同的地址和指令代码 B.不同的数据和指令代码C.不同的数据和地址 D.不同的地址1 2 .在采用DMA 方式的I/O系统中,其基本思想是在()之间建立直接的数据通路。A.C PU 与外设C.C PU 与主存B.主存与外设D.外设与外设二、判 断 题(将判断

22、结果填在括弧内,正确打J号,错误打X号。每小题3分,共 1 5 分)1 3 .海明校验码是对多个数据位使用多个校验位的一种检错纠错编码方案,不仅可以发现是否出错,还能发现是哪一位出错。()1 4.只有定点数运算才可能溢出,浮点数运算不会产生溢出。()1 5 .每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。()1 6 .随机访问存储器包括静态存储器SR A M、动态存储器D R A M 和只读存储器R O M。()1 7 .中断服务程序的最后一条指令是中断返回指令。()三、简 答 题(共 2 9 分)1 8 .按照操作数的个数不同,把指令分成哪几种?(7分)1 9 .微程序控制器

23、和硬连线控制器在组成和运行原理方面有何不同之处?(8 分)2 0 .什么是虚拟存储器?它能解决什么问题?(7分)2 1 .什么是总线周期?(7 分)四、计 算 题(每小题1 0 分,共 2 0 分)2 2 .将十进制数-0.2 7 6 和 4 6 化成二进制数,再写出各自的原码、反码、补码表示(符号位和数值位共8位)。2 3 .已知 X=0.1 1 0 1,Y=0.0 1 1 1,求 x 氐 Y 原、X 朴、Y 扑、X+Y 补。试卷代号:1 2 5 4国家开放大学2020年秋季学期期末统一考试计算机组成原理试题答案及评分标准(供参考)2 0 2 1 年 1 月一、选择题(每小题3分,共 3 6

24、 分)1.C2.B3.C4.A5.C6.C7.D8.D9.A1 0.B1 1.A1 2.B二、判断题(每小题3分,共 1 5 分)1 3.V1 4.X1 5.X1 6.X1 7.J三、简答题(共 2 9 分)1 8.按照操作数的个数不同,把指令分成哪几种?(7分)答:按照操作数的个数不同,指令分为下面四种:(1)无操作数指令(2)单操作数指令(3)双操作数指令(4)多操作数指令1 9.微程序控制器和硬连线控制器在组成和运行原理方面有何不同之处?(8分)答:两种控制潜主要在处理指令执行步骤的办法和提供控制信号的方案两个方面是不一样的:(1)微程序的控制器是通过微指令地址的衔接区分指令执行步骤,应

25、提供的控制信号从控制存储器中读出,并经过一个微指令寄存器送到被控制部件;(2)硬连线控制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应提供的控制信号。2 0 .什么是虚拟存储器?它能解决什么问题?(7分)答:虚拟存储器属于主存-外存层次,由存储器管理硬件和操作系统中存储器管理软件支持,借助于硬磁盘等辅助存储器,并以透明方式提供给用户的计算机系统具有辅存的容量。虚拟存储器的运行速度较主存低,但价格成本低很多,主要用来缓解内存不足的问题。2 1.什么是总线周期?(7分)答:总线周期,通常指的是通过总线完成一次内存读写操作或完成一次输入/输出设备的读写操作所必需的时间。依据具体的操作性质

26、,可以把一个总线周期分为内存读周期,内存写周期,1/0读周期,I/O写周期4种类型。四、计算题(每小题1 0 分 洪 2 0 分)2 2 .(1 0 分)X+Y#=O 0 1 1 0(-0.2 7 6)1 0=(-0.0 1 0 0 0 1 1)2(4 6)i o=(0 1 0 1 1 1 0)2原码1 0 1 0 0 0 1 10 1 0 1 1 1 0反码1 1 0 1 1 1 0 00 1 0 1 1 1 0补码1 1 0 1 1 1 0 10 1 0 1 1 1 02 3.(1 0 分)X te=0 1 1 0 1Y =1 0 1 1 1X tt=0 1 1 0 1Y *=l 1 0

27、0 1试卷代号:1254 座位号国家开放大学2 0 2 0 年春季学期期末统一考试计算机组成原理试题2020年 7 月一、选 择 题(每小题3 分,共 36分)1.已知 X 原=010100,X 反=()。A.010100B.001011C.101011 D.1011002.下列说法正确的是()。A.采用双符号位补码进行加减运算可以避免溢出B.只有定点数运算才有可能溢出,浮点数运算不会产生溢出C.只有将两个正数相加时才有可能产生溢出D.只有带符号数的运算才有可能产生溢出3.逻辑运算中的“逻辑加”是指()。A.与运算 B.或运算C.非运算 D.异或运算4.运算器由许多部件组成,其核心部分是()。

28、A.多路开关 B.数据总线C.累加寄存器 D.算逻运算单元5.输入输出指令的功能是()。A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C.进行CPU和 I/O设备之间的数据传送D.改变程序执行的顺序6.相对寻址方式中,若指令中地址码为X,则操作数地址为()。A.X B.(PC)+XC.基地址+X D.变址寄存器内容+X7.在控制器中,部件()用于接收并保存从内存读出的指令内容,在执行本条指令的过程中提供本条指令的主要信息。A.指令指针IP B.地址寄存器ARC.指令寄存器IR D.程序计数器PC8.指令流水线需要处理好()3 个方面问题。A.结构相关、数据相关、控制相关B.结构相

29、关、数据相关、逻辑相关C.结构相关、逻辑相关、控制相关D.逻辑相关、数据相关、控制相关9.RAM芯 片 串 联 的 目 的 是,并 联 的 目 的 是。()A.增加存储器字长,提高存储器速度B.增加存储单元数量,增加存储器字长C.提高存储器速度,增加存储单元数量D.降低存储器的平均价格,增加存储器字长1 0.程序的执行过程中,Cache与主存的地址映像是由()。A.操作系统来管理的 B.程序员调度的C.由软件自动完成的D.由硬件自动完成的在统一编址方式下,存储单元和I/O设备是靠指令中的()来区分的。A.不同的地址C.不同的数据和地址B.D.不同的数据上述都不对1 2.中断允许触发器用来()。

30、A.表示外设是否提出了中断请求 B.CPU是否响应了中断请求C.CPU是否正在进行中断处理 D.开放或关闭可屏蔽硬中断二、判 断 题(将判断结果填在括弧内,正确打J 号,错误打X 号。每小题3 分,共 15分)1 3.长度相同但格式不同的2 种浮点数,前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则前者可表示的数的范围大但精度低。()14.运算器内部寄存器的个数与系统运行的速度无关。()15.硬连线控制器中,每条指令不同的执行步骤是通过控制信号形成部件的不同编码状态来区分的。()16.CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。()17.同

31、步通信方式下,所有设备都从同一个时钟信号中获得定时信息。()三、简 答 题(共 29分)18.什么是指令字长、存储字长和机器字长?(7 分)19.简述微程序控制器的优缺点。(7 分)20.比较动态存储器DRAM和静态存储器SRAM的异同点。(8 分)21.什么是数据传送控制中的异步通信方式?(7 分)四、计 算 题(每小题10分,共 20分)22.将十进制数-0.276和 4 7 化成二进制数,再写出各自的原码、反码、补码表示(符号位和数值位共8 位)。23.写出X=10111001,Y=-00101011的原码和补码表示,并用补码计算 X-Y 补。试卷代号:1 2 54国家开放大学2 0 2

32、 0年春季学期期末统一考试计算机组成原理试题答案及评分标准(供参考)2 0 2 0年7月一、选 择 题(每小题3分,共3 6分)1.A 2.D 3.B 4.D5.C6.B 7.C 8.A 9.B 1 0.D1 1.A 1 2.D二、判 断 题(每小题3分,共1 5分)1 3.V 1 4.X 1 5.X 1 6.X1 7.V三、简 答 题(共2 9分)1 8.什么是指令字长、存储字长和机器字长?(7分)答:指令字长是机器指令包含的二进制代码的位数;存储字长是存储单元中二进制数的位数;机器字长是运算器一次运算的二进制数的位数。1 9.简述微程序控制器的优缺点。(7分)答:优点:设计与实现简单,易用

33、于实现系列计算机产品的控制器,理论上可实现动态微程序设计;缺点:运行速度相对硬连线控制器要慢一些。2 0.比较动态存储器DR AM和静态存储器S R AM的异同点。(8分)答:相同点:动态存储器DR AM与静态存储器S R AM都是存放二进制数据的物理器件,读写方法大致相同,断电后数据丢失;不同点:动态存储器DR AM的成本低,存取速度较慢,需要定期刷新,一般用于大容量存储器;静态存储器S R AM的成本较高,存取速度较快,一般用于小容量存储器。2 1.什么是数据传送控制中的异步通信方式?(7分)答:数据传送时双方使用各自的时钟信号的通信方式称为异步通信方式。异步通信的双方 采 用“应答方式”

34、(又称握手方式)解决数据传输过程中的时间配合关系,而不是使用同一个时钟信号进行同步。为此,C P U必须再提供一个时钟信号,通知接收设备接受巳发送过去的数据。接收设备还将用这一时钟信号作为自己接收数据时的选通信号。四、计算题(每小题1 0分,共2 0分)2 2 .(1 0 分)(-0.2 7 6)i o=(-0.0 1 0 0 0 1 1)2(4 7)IO(O1O1111)2原码 1 0 1 0 0 0 1 1 0 1 0 1 1 1 1反码补码1 1 0 1 1 1 0 0 0 1 0 1 1 1 11 1 0 1 1 1 0 1 0 1 0 1 1 1 12 3.(1 0 分)X ;=0

35、1 0 1 1 1 0 0 1,X 补=0 1 0 1 1 1 0 0 1 Y h =1 0 0 1 0 1 0 1 1,Y补=1 1 1 0 1 0 1 0 1,-Y i b=0 0 0 1 0 1 0 1 1 X-Y补=0 1 1 1 0 0 1 0 0国家开放大学(中央广播电视大学)2015年春季学期“开放本科”期末考试计算机组成原理A试题2015年 7 月题 可二三四总 分分 数得 分评卷人1下列数中最大的数是().A.(101001),B.(56)C.(00111001 D.(2D)W2.两个补码数相加,在符号位相同时有可能产生溢出,符号位不同的情况下().A.也有可能产生溢出 B.

36、会产生溢出Q 一定不会产生溢出 D.不一定会产生溢出3.在定点二进制运算器中,减法运算-般通过()来实现.A.原码运算的二进制减法器 R.补码运算的二进制减法器C.补码运算的十进制加法器 D.补码运算的二进制加法器4.长度相同但格式不同的2 种浮点数.假设前者阶玛长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范网和精度为().A,两者可表示的数的范闱和精度相同R 前者可表示的数的范围大且精度自C.后者可我示的数的范围小但精度高D.前者可表示的数的范围小且精度淘5,计算机硬件能直接识别和运行的只能是A.机器语言C高级语言6.堆检寻址的原则是().A.随意进出a后进先出)程序.

37、出汇编语百D.VHDLR 先进先出D.后进后出7.程序计敷器PC的 位 数 取 决 于,指令寄存器1R的 位 数 取 决 于A.申联,并联 B串联,申联C并联申戢 D.并联,并联10.在 CPU与主存之同加入Cache,能弊提高CPU访问存储器的连率,一般情况下Cache的容量 命中率因此Cache容()A.超大,越高,与主存越接近越好B.施小,越高,与主存越差异大越好C.越大,越高,只要几百K 就可达90%以上D.越小越岛,只要几K 就可达90%以上11.在数据传送过程中,数据由申行变并行或由并行变申行这种转换是由接口电路中的 )实理的.A.镇存器 R 移位寄存器c数据寄存器 n状态寄存各1

38、2.同期寄用方式常用于()的归人输出中.A.直接存偌黠访问方式 a程序香海方式c程序中断方式 a i/o 通道方式860得 分 评 卷 人二、判断题(将判断结果填在括弧内,正0打J号,错误打X哥。每小-题3分 供1 5分)1 3.海明校验码是对多个数据位使用多个校险位的种检错到错编码方案不仅可以发现是否出错,还能发现是哪一位出 错.()1 4.计算机的指令越多,功能越强越 好.()1 5.在多周期CPU系统中不是所有指令使用相同的执行时间,而是指令需要几个周期就为其分配几个冏期.()1 6 .随机访问存储器包括静态存储器S R A M、动态存储器DR AM和只读存储器R OM。()1 7 .按

39、数据传送方式的不同,计算机的外部接口可分为串行接口和并行接口两大 类.()得 分|评艳人三、简答a n共2 9分)1 8.什么是定点数?什么是浮点数?(7分)1 9.计算机指令中要用到的操作数一般可以来自哪些部件?(8分)2 0.硬连线控制器是使用什么子部件来区分和表示指令不同的执行步骤的?它的基本工作原理是什么?(7分)2 1 .多级结构的存储器是由哪3级存储器组成的?每一级存储器使用什么类型的存储介质?(7分)得 分|评 花 人-L 四、计算题(每小题1 0分,共2 0分)2 2.将十进制数一0.2 7 6和4 7化成二进制数,再写出各自的原码、反码、补码表示(符号位和数值位共8位)2 3

40、.写出X=1 0 1 1 U 0 1,Y=-0 0 1 0 1 0 1 1的原码和补码表示,并用补码计算两个数的差.计算机组成原理A试题答案及评分标准(供参考)*2015年7月一、选择题(卷小题3分,共36分)1.B2.C 3,D4.C5.A6.C7.B 8.D9.A10.C11.B12.A二、判断题(每小题3分,共15分)13.714.X 15.J16.X17.V三、筒答题(共29分)18.什么是定点数?什么是浮点数?(7分)答案:小数点位置固定不变的数为定点数,它可分为定点整数和定点小数.定点整数的小数点固定在最低位的右偏定点小数的小数点则固定在符号位之后.浮点数用阶码和尾数表示数据,阶码

41、不同则小数点的位置不同.19.计算机指令中要用到的操作数一般可以来自哪些部件?(8分)答案“DCPU内部的通用寄存器.此时应在指令字中给出用到的寄存器编号(寄存器名),通用寄存器的数量般为几个、十几个,故在指令字中须为其分配2、3、5或更多一点的位数来表示一个寄存器,(2)外圉设备(接口)中的一个寄存器.通常用设备编号、或设备入出端口地址、或设备映像地址 与内存储器地址统编址的一个设备地址编号)来表示.(3)内存储器的一个存储单元。此时应在指令字中蛤出该存储单元的地址。20.硬连线控制器是使用什么子部件来区分和表示指令不同的执行步骤的?它的基本工作原理是什么?(7分)答案:在硬连线控制器中,由

42、节拍发生器(timing)来区分指令不同的执行步骤的.862节拍发生器是由几个触发器电路实现的典型的时序逻辑电路,它为指令的每一个执行步雯提供一个节拍状杰信号.而节拍状卷的变换标明了一条指令执行步骤的次序关系.21.多级结构的存储器是由哪3级存储器组成的?每级存储器使用什么类型的存储介瓯?(7分)答案:多级结构的存储器是由高速缓存、主存储器和辅助存佬器(或虚拟存储器)组成的.扃速缓冲存储器使用静态存储器芯片实现,主存储器通常使用动态存储器芯片实现,而辅助存储器(或虚拟存储器)则使用快速磁盘设备上的片存储区.前两者是半导体电路器件,以数字逻辑电路方式进行读写,后者则是在磁性介质层中通过电磁转换过

43、程完成信息读写。四、计算磔(每小题10分,共20分)22.(10 分)(-0.2 7 6)la=(-0.O100011)f47)|0=B.+(2”-1),一(2 一1)C.+(2 -l),7 2 w一1)D.+2D 一1-2却)2,两个补回数相加在符号位相同时有可使产生湛出,符号位不相同时(A.会产生溢出B也有可能产生溢出G不一定会产生溢出D.一定不会产生说出3.逻辑运算中的“逻辑加”是指(A与运算或运算C.非运算D.算或运算4.运算器由AI.U完成运算后,除r运算结果外,下面所列()不是运算器给出的靖果特径信息.A.是否沿出K市无进位C.时钟信号D.结果是否为零5.相对寻址方式中,若指令中堆

44、址利为X,则操作数地址为A.XB.(PC)+XC.基地址+XD.变址寄存器内容+X6.变址寻址方式中,操作数的有效地址等于()A.基址寄存器内容加上形式地址K地枝指示器内容加上形式地址C.变址寄存器内容加上形式地址D.程序计数器内容加上形式地址7.在控制器中部件()能提供指令在内存中的地址.版务于读取指令,并接收下条将被执行的指令的地址.A.指令指计IP R地址寄存善ARC.指令寄存器IR D.程序计数器PC8.核连级控制戕中.使用 )来区别指令不同的执行步咪.A.节拍发生器 R程序计数器C.指令寄存器 D,控制信号形成部件9.RAM芯 片 串 联 的 目 的 是,并 联 的 目 的 是.()

45、A,增加存储器字长提高存储器速度R巾加存储单元数量增加存储舞字氏C.提高存储器速度,增加存储单元数量IX降低存储器的平均价格,增加存储得字氏10.在CPU与主存之间加入C.che,能够().A.少大主存容量B.提离存取速度G吃扩大主存容又提高存取速度IX解 决CPU和主存之间的速度匹配问题11.在数据传送过程中,数据由申行变弁行或由并行变串行.这种转换是由接口电路中的 )实现的.A.镇存得 a移位寄存赛C.数据寄存器 D.状W寄存器12.CPU正在处理优先级低的一个中断的过程中又可以响应史高优先级中蜥的解决中断优先级别问胸的办法被称为().A,中断嵌套 a中新请求C中新响应 D.中断处理738

46、得 分 评 卷 入-二、则敲愚(将列新结果填在括弧内,正确打J号,锚俣打x号每小-相3分 供15分)13.定点数的表示范围有限,如果运算结果超出表示范国,称为溢出.()U.指令系统中采用不同寻址方式的目的主要是蝠短指令长度,犷大寻址空间.提高编程灵活性.()15.每个指令执行步骤控制器都将为计算机的各部件产生一个控制信号.)16.CPU访问存储券的时间是由存储器的容量决定的.存储器容量越大.访问存储器所需的时间越长 )17.在采用D M A方式高速传给数据时.数据传送是通过为D M A专设的数据总线传输的.()得 分评卷入三、筒答翔(共29分)18.为读写输入/端出设备.通常有哪几种常用的寻址

47、方式用以指定被读写设备?7分)19.控制差的设计和该计算机的指令系统是什么关系?(7分)20.计算机的存储器系统设计是如何实现“容大.J速度快”和“成本低”的要求的?(8分)21.什么是总线周期?(7分)得 分评卷入*四、计算题(每小题10分,共20分)22.将十进制数一0.276和45化成二进制数,再写出各自的原码、反码、补码衣示(符号位和敢值位共B位兀2 3.写 出X-10101101.Y-00101011的原码和扑码我示并用补码计算两个数的差 X-Y .国家开放大学(中央广播电视大学)2017年春季学期“开放本科”期末考试计算机组成原理试题答案及评分标准(供参考)2017年6月一、选择题

48、(每小超3分,共36分)1.A 2.n 3.H 4.C5.B6.C 7.D 8.A 9.B10.D1LB 12.A二、判断题(每小翅3分,共15分)13.V 1 4.7 15.X 16.X17.X三、简答题(共29分)18.为读写陆人/输出设缶,通常有哪几种常用的寻址方式用以指定被读写设各?(7分)答:为读写输入/输出设备,通常有两栉常用的编址方式用以指定被读写设符一 是I/O端口与主存储器统一的编制方式.另一种是I/O端口与主存储器彼此独立的编制方式.19.控制器的设计和该计算机的指令系统是什么关系?(7分)答:控制器的基本功能是依据当前正在执行的指令和它所处的执行步要形成并提供在这一时刻整

49、机各部件饕用到的控制信号.所以,控制器的设计和读计算机的指令系统是一一对应的关系,也就是控第器的设计应依据指令的要求来进行特别是要分析每条指令的执行步琛,产生每个步骤所需要的控制信号.20计算矶的存佬器系统设计是如何实现“容量大”速度快”和-成本低”的要求的?(8分)答:将存储器系统设计成由高速慢冲存体器,生存僚器和辅助存储骞组成的多皴靖构.其中离速援冲存储器的存取速度与C PU速度处于同一个数景级,但其具有价格高,功耗大,集成度低的特点.所以不送合用作大容量的存储器,主存梏器的存取速度略低,价格略高,具有集成度胃、功耗低的特点,用来存储经常使用的数据或程序;辅助存储器是存取速度相对较慢但存储

50、容量较大的存储器用来存储不太常用的大部分程序和数据.74021.什么是总线周期?(7分)答:总线周期,通常指的是通过总统完成一次内存读写操作或完成次人/输出设箱的读写掾作所必需的时间.依据具体的操作性质.可以把一个总线周期分为内存读周期,内存写周期.1/0读周期J/O写周期4种类型.四、计费题(卷小题10分,共2 0分)22.(10#)(-0.276)io-(-0.0100011),(45)=(0101101),原码 10100011 0101101反码 11011100 0101101扑码 11011101 010110123.(10 分)X.-11010110UXw-101010011Y2

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁