电工电子技术与技能(非电类少学时)(第2版 (4)教学课件 高教版.ppt

上传人:春哥&#****71; 文档编号:90819459 上传时间:2023-05-17 格式:PPT 页数:66 大小:6.08MB
返回 下载 相关 举报
电工电子技术与技能(非电类少学时)(第2版 (4)教学课件 高教版.ppt_第1页
第1页 / 共66页
电工电子技术与技能(非电类少学时)(第2版 (4)教学课件 高教版.ppt_第2页
第2页 / 共66页
点击查看更多>>
资源描述

《电工电子技术与技能(非电类少学时)(第2版 (4)教学课件 高教版.ppt》由会员分享,可在线阅读,更多相关《电工电子技术与技能(非电类少学时)(第2版 (4)教学课件 高教版.ppt(66页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、YCF电工电子技术与技能(非电类少学时)电工电子技术与技能(非电类少学时)(第(第2版版(4)教学课件教学课件高教版高教版第第4篇篇数字电子技术数字电子技术教学纲要教学纲要知识目标知识目标掌握数字信号的特点,数字电路中的数制与码制,基本逻辑门和复合逻辑门,集成门电路的型号以及使用常识等组合逻辑电路的特点及其逻辑功能分析方法,编码器和译码器的工作原理及使用方法,掌握时序逻辑电路的特点,触发器、寄存器和计数器的工作过程及其应用,555集成定时器的工作原理和应用。技能目标技能目标学会正确使用编码器74LS148、译码器CD4511。掌握用555集成定时器构成施密特触发器。掌握用555集成定时器构成单

2、稳态触发器。第第12章章数字电子技术基础数字电子技术基础12.1数字电路基础知识数字电路基础知识12.1.1数字信号的特点数字信号的特点12.1.2数制与码制数制与码制12.2逻辑代数与逻辑门逻辑代数与逻辑门12.2.1逻辑代数与基本逻辑门逻辑代数与基本逻辑门12.2.2集成门电路使用常识集成门电路使用常识12.1数字电路基础知识数字电路基础知识12.1.1 12.1.1 数字信号的特点数字信号的特点电子技术中的工作信号可以分为模拟信号和数字电子技术中的工作信号可以分为模拟信号和数字信号两大类。信号两大类。模拟信号:模拟信号:时间上和幅度上都连续变化的信号。时间上和幅度上都连续变化的信号。数字

3、信号:时间上和幅度上都断续的信号。数字信号:时间上和幅度上都断续的信号。12.1数字电路基础知识数字电路基础知识12.1.2 12.1.2 数制与码制数制与码制1 1数制数制用数字量表示物理量的大小时,只用一位数码往用数字量表示物理量的大小时,只用一位数码往往不够,经常需要用进位计数的方法组成多位数往不够,经常需要用进位计数的方法组成多位数码使用。多位数码中每一位的构成方法及从低位码使用。多位数码中每一位的构成方法及从低位到高位的进位规则称为计数制。到高位的进位规则称为计数制。常用的计数进制有十进制、二进制、八进制、十常用的计数进制有十进制、二进制、八进制、十六进制等。无论哪种进制,数值的表示

4、都包含两六进制等。无论哪种进制,数值的表示都包含两个基本要素:基数和位权。个基本要素:基数和位权。12.1.2数制与码制数制与码制(1 1)十进制)十进制 十进制是日常生活和工作中最常使用的进位计十进制是日常生活和工作中最常使用的进位计数制,通常表示为数制,通常表示为(xxx)10(xxx)10 或或 (xxx)D(xxx)D,在不引,在不引起误会的情况下,角标起误会的情况下,角标1010或或D D可省去不写。可省去不写。在十进制中,每一位有在十进制中,每一位有0 09 9十个数码,所以计十个数码,所以计数的基数是数的基数是1010。超过。超过9 9的数必须用多位数表示,其的数必须用多位数表示

5、,其中相邻位间的关系是中相邻位间的关系是“逢十进一逢十进一”,“借一当十借一当十”,故称为十进制。,故称为十进制。任意一个十进制数任意一个十进制数D D均可展开为:均可展开为:12.1.2数制与码制数制与码制 (2)二进制)二进制二进制是数字电路中应用最多的进位计数制,通常二进制是数字电路中应用最多的进位计数制,通常表示为表示为(xxx)2或或(xxx)B。在二进制中,每一位有。在二进制中,每一位有0和和1两两个数码,所以计数基数为个数码,所以计数基数为2。超过。超过1的数必须用多位数表的数必须用多位数表示,如示,如2表示成表示成10(读作壹零),相邻位间的关系是(读作壹零),相邻位间的关系是

6、“逢二进一逢二进一”,“借一当二借一当二”,故称为二进制。,故称为二进制。二进制的运算规则简单,利于简化数字电路的结构,二进制的运算规则简单,利于简化数字电路的结构,提高运算速度,具体规则如下:提高运算速度,具体规则如下:加法规则:加法规则:0+0=0,0+1=1,1+0=1,1+1=10。乘法规则:乘法规则:00=0,01=0,10=0,11=1。二进制数的展开式的通式为:二进制数的展开式的通式为:12.1.2数制与码制数制与码制2码制码制码制即编码的方式。将若干个二进制数码码制即编码的方式。将若干个二进制数码0和和1按一定规则排列起来表示某种特定含义的代码称按一定规则排列起来表示某种特定含

7、义的代码称为二进制代码,简称二进制码。编码,就是用一为二进制代码,简称二进制码。编码,就是用一定规则组合而成的二进制码来表示数或字符等。定规则组合而成的二进制码来表示数或字符等。最常用的码制有二最常用的码制有二十进制编码(十进制编码(BCD码)、码)、奇偶校验码、奇偶校验码、ASCII码等。码等。BCD码是用四位二进制数表示一位十进制数,码是用四位二进制数表示一位十进制数,BCD码又有码又有8421BCD码、余码、余3码等码等12.2逻辑代数与逻辑门逻辑代数与逻辑门12.2.1 12.2.1 逻辑代数与基本逻辑门逻辑代数与基本逻辑门1 1逻辑代数逻辑代数逻辑代数又叫开关代数或布尔代数。逻辑代数

8、中逻辑代数又叫开关代数或布尔代数。逻辑代数中也用字母表示变量,这种变量称为逻辑变量。逻也用字母表示变量,这种变量称为逻辑变量。逻辑变量的取值只有两个:辑变量的取值只有两个:0 0或或1 1。这里的。这里的0 0,1 1不再不再表示数量的大小,而是表示两种相互对立的逻辑表示数量的大小,而是表示两种相互对立的逻辑状态(如用状态(如用1 1和和0 0分别表示开和关、高和低、真和分别表示开和关、高和低、真和假等)。假等)。12.2逻辑代数与逻辑门逻辑代数与逻辑门2基本逻辑门基本逻辑门逻辑代数的基本运算有与、或、非三种。相应基逻辑代数的基本运算有与、或、非三种。相应基本逻辑门有与门、或门和非门三种。本逻

9、辑门有与门、或门和非门三种。逻辑与:逻辑与:决定事物结果的全部条件同时具备时决定事物结果的全部条件同时具备时,结果才发,结果才发生。这种因果关系叫做生。这种因果关系叫做“与与”逻辑,可以用逻辑逻辑,可以用逻辑函数式表达为:函数式表达为:YABAB与运算的规律是:与运算的规律是:能够实现能够实现“与与”逻辑的电路叫做与门逻辑的电路叫做与门 12.2逻辑代数与逻辑门逻辑代数与逻辑门逻辑或:逻辑或:决定事物结果的诸多条件中只要有任何一个满足决定事物结果的诸多条件中只要有任何一个满足时时,结果就会发生,结果就会发生,这种因果关系叫逻辑或,也,这种因果关系叫逻辑或,也叫逻辑加法运算,可以用逻辑函数式表达

10、为叫逻辑加法运算,可以用逻辑函数式表达为YAB或运算的规律是:或运算的规律是:能够实现能够实现“或或”逻辑的电路叫做或门逻辑的电路叫做或门逻辑非逻辑非条件具备了条件具备了,结果便不发生,结果便不发生,而条件不具备时,而条件不具备时,结果一定发生。这种因果关系叫逻辑非。可以用结果一定发生。这种因果关系叫逻辑非。可以用逻辑函数式表达为:逻辑函数式表达为:Y=能够实现能够实现“非非”逻辑的电路叫做非门逻辑的电路叫做非门 12.2逻辑代数与逻辑门逻辑代数与逻辑门3复合逻辑门复合逻辑门除了与、或、非三种最基本的逻辑运算之外,除了与、或、非三种最基本的逻辑运算之外,还有与非、或非、与或非、异或、同或等复合

11、逻还有与非、或非、与或非、异或、同或等复合逻辑运算,实现它们的门电路分别是与非门、或非辑运算,实现它们的门电路分别是与非门、或非门、与或非门、异或门和同或门,为方便读者理门、与或非门、异或门和同或门,为方便读者理解,将它们的逻辑符号、逻辑函数式、真值表和解,将它们的逻辑符号、逻辑函数式、真值表和逻辑功能列于后表。逻辑功能列于后表。12.2逻辑代数与逻辑门逻辑代数与逻辑门 12.2逻辑代数与逻辑门逻辑代数与逻辑门12.2.2集成门电路使用常识集成门电路使用常识以半导体器件为基本单元,集成在一块硅片上,以半导体器件为基本单元,集成在一块硅片上,并具有一定的逻辑功能的电路称为集成门电路。根并具有一定

12、的逻辑功能的电路称为集成门电路。根据制造工艺和工作机制的不同,集成电路分为双极据制造工艺和工作机制的不同,集成电路分为双极型电路(两种载流子导电)和单极型电路(一种载型电路(两种载流子导电)和单极型电路(一种载流子导电)两大类。流子导电)两大类。TTL门电路和门电路和CMOS门电路分门电路分别是双极型和单极型集成门电路中用得最多。别是双极型和单极型集成门电路中用得最多。12.2逻辑代数与逻辑门逻辑代数与逻辑门 1TTL门电路门电路TTL全称晶体管全称晶体管-晶体管逻辑电路(晶体管逻辑电路(Transistor-TransistorLogic),主要由半导体三极管和电阻),主要由半导体三极管和电

13、阻构成。其优点是开关速度较高,抗干扰能力较强,构成。其优点是开关速度较高,抗干扰能力较强,带负载的能力比较强,缺点是功耗较大。带负载的能力比较强,缺点是功耗较大。(1)TTL门电路的型号门电路的型号TTL集成电路产品主要有集成电路产品主要有54/74通用系列,通用系列,54H/74H高速系列,高速系列,54S/74S肖特基系列和肖特基系列和54LS/74LS低功低功耗肖特基系列,耗肖特基系列,54AS/74AS低延迟肖特基系列以及低延迟肖特基系列以及54ALS/74ALS低延迟低延迟-功耗积肖特基系列。上述系功耗积肖特基系列。上述系列的主要差别反映在典型门的平均传输延迟时间和列的主要差别反映在

14、典型门的平均传输延迟时间和低功耗两个参数上,其他参数和外引线基本上彼此低功耗两个参数上,其他参数和外引线基本上彼此兼容兼容 12.2逻辑代数与逻辑门逻辑代数与逻辑门 不同系列不同系列TTL门电路的延迟时间和功耗门电路的延迟时间和功耗54系列的系列的TTL电路和电路和74系列电路具有完全相同的电路系列电路具有完全相同的电路结构和电气性能参数,只是结构和电气性能参数,只是54系列比系列比74系列的工作温系列的工作温度范围更宽,允许的电源工作范围也更大。度范围更宽,允许的电源工作范围也更大。12.2逻辑代数与逻辑门逻辑代数与逻辑门 (3 3)TTLTTL门的选用要点门的选用要点 实际使用中的最高工作

15、频率实际使用中的最高工作频率 f fm m 应不大于逻辑门应不大于逻辑门最高工作频率最高工作频率 f fmax max 的一半。的一半。不同系列不同系列 TTL TTL 中,器件型号后面几位数字相同中,器件型号后面几位数字相同时,通常逻辑功能、外型尺寸、外引线排列都相同。时,通常逻辑功能、外型尺寸、外引线排列都相同。但工作速度但工作速度(平均传输延迟时间平均传输延迟时间 t tpd)pd)和平均功耗不和平均功耗不同。实际使用时,同。实际使用时,高速门电路可以替换低速的;反高速门电路可以替换低速的;反之则不行。之则不行。(4 4)TTLTTL门的使用常识门的使用常识 消除电源的干扰消除电源的干扰

16、 闲置输入端的处理闲置输入端的处理 输出端输出端不许接地。输出端输出端不许接地。12.2逻辑代数与逻辑门逻辑代数与逻辑门 2 2CMOSCMOS门电路门电路 CMOSCMOS集成逻辑门电路是互补金属集成逻辑门电路是互补金属氧化物氧化物半导半导体场效应管门电路的简称。它是由增强型体场效应管门电路的简称。它是由增强型PMOSPMOS管和管和增强型增强型NMOSNMOS管组成的互补对称管组成的互补对称MOSMOS门电路。国产门电路。国产CMOSCMOS数字集成电路主要有数字集成电路主要有40004000系列和高速系列。高速系列和高速系列。高速CMOSCMOS电路主要有电路主要有CC54HC/C04H

17、CCC54HC/C04HC和和CC54HCT/CC74HCCC54HCT/CC74HC等等两个子系列。两个子系列。CMOSCMOS集成门电路的逻辑功能与集成门电路的逻辑功能与TTLTTL门电门电路相同,和路相同,和TTLTTL数字集成电路相比,数字集成电路相比,CMOSCMOS电路的突出电路的突出优点是微功耗、高抗干扰能力。因此,它在中、大优点是微功耗、高抗干扰能力。因此,它在中、大规模数字集成电路中有着广泛的应用。规模数字集成电路中有着广泛的应用。12.2逻辑代数与逻辑门逻辑代数与逻辑门 实际使用实际使用CMOS门电路时需要注意如下事项:门电路时需要注意如下事项:(1)防静电)防静电存储、运

18、输采用金属屏蔽层作包装;不用的输入端存储、运输采用金属屏蔽层作包装;不用的输入端不许悬空;组装、调试时应将所用工具良好接地,不许悬空;组装、调试时应将所用工具良好接地,人员穿着无静电服装。人员穿着无静电服装。(2)输入电路的过流保护)输入电路的过流保护在输入与外接设备连线间及输入与大电容间串接保在输入与外接设备连线间及输入与大电容间串接保护电阻。护电阻。(3)闲置输入端的处理)闲置输入端的处理多余的输入端,不允许悬空,应按逻辑要求接地多余的输入端,不允许悬空,应按逻辑要求接地(公共地端)或通过(公共地端)或通过50k100k的电阻接电源,的电阻接电源,以免静电感应造成逻辑混乱甚至导致以免静电感

19、应造成逻辑混乱甚至导致“栅穿栅穿”。13.1组合逻辑电路组合逻辑电路13.1.1组合逻辑电路的特点及其逻辑功能组合逻辑电路的特点及其逻辑功能13.1.2编码器的功能及选用编码器的功能及选用13.1.3译码器的功能及选用译码器的功能及选用13.2技能训练技能训练10测试编码器与译码器的功能测试编码器与译码器的功能13.3时序逻辑电路时序逻辑电路13.3.1RS触发器触发器13.3.2寄存器与移位寄存器寄存器与移位寄存器13.3.3计数器计数器*13.4555定时器定时器13.4.1电路结构电路结构13.4.2工作原理工作原理13.4.3实际应用实际应用*13.5技能训练技能训练11555时基电路

20、组成应用电路时基电路组成应用电路第第13章章组合逻辑电路和时序逻辑电路组合逻辑电路和时序逻辑电路13.1组合逻辑电路组合逻辑电路 13.1.1组合逻辑电路的特点及其逻辑功能组合逻辑电路的特点及其逻辑功能在数字电路中,任何时刻输出信号的稳态值,仅取在数字电路中,任何时刻输出信号的稳态值,仅取决于该时刻电路各个输入信号取值的组合,而与电决于该时刻电路各个输入信号取值的组合,而与电路原来的状态无关,这种电路叫组合逻辑电路。各路原来的状态无关,这种电路叫组合逻辑电路。各种逻辑门、编码器、译码器、数据选择器、数字加种逻辑门、编码器、译码器、数据选择器、数字加法器、数字比较器等都是常见的组合逻辑电路。法器

21、、数字比较器等都是常见的组合逻辑电路。1组合逻辑电路的特点组合逻辑电路的特点(1)组合逻辑电路的逻辑功能特点:)组合逻辑电路的逻辑功能特点:没有存储和记忆作用。没有存储和记忆作用。(2)组合逻辑电路的组成特点:)组合逻辑电路的组成特点:由门电路构成,不含记忆单元,只存在从输入到输由门电路构成,不含记忆单元,只存在从输入到输出的通路,没有反馈回路。出的通路,没有反馈回路。2组合逻辑电路的逻辑功能组合逻辑电路的逻辑功能常用真值表、逻辑表达式、逻辑图等表示。常用真值表、逻辑表达式、逻辑图等表示。(1)真值表真值表将输入变量所有取值所对应的输出值找出来,列成将输入变量所有取值所对应的输出值找出来,列成

22、表格,即可得到真值表。表格,即可得到真值表。(2)逻辑表达式逻辑表达式用与、或、非等逻辑运算表示输出变量与各输入变用与、或、非等逻辑运算表示输出变量与各输入变量之间的关系式,叫逻辑表达式。量之间的关系式,叫逻辑表达式。如:如:(3)逻辑图逻辑图将逻辑表达式(函数式)中各变量之间的关系用逻将逻辑表达式(函数式)中各变量之间的关系用逻辑符号的连接图表示出来,就得到了逻辑图。辑符号的连接图表示出来,就得到了逻辑图。13.1组合逻辑电路组合逻辑电路13.1组合逻辑电路组合逻辑电路 3组合逻辑电路的逻辑功能分析组合逻辑电路的逻辑功能分析分析组合逻辑电路的逻辑功能,就是根据给定的组分析组合逻辑电路的逻辑功

23、能,就是根据给定的组合逻辑电路,找出输出与输入之间的逻辑关系。一般合逻辑电路,找出输出与输入之间的逻辑关系。一般按以下步骤进行:按以下步骤进行:(1)根据给定的逻辑电路图,写出输出端的逻辑表)根据给定的逻辑电路图,写出输出端的逻辑表达式。达式。(2)根据逻辑表达式列出真值表。)根据逻辑表达式列出真值表。(3)根据真值表分析电路的逻辑功能。)根据真值表分析电路的逻辑功能。逻辑图逻辑图逻辑逻辑表达式表达式说说明明电电路路功能功能真真值值表表列表列表分析分析推推导导上述分析步上述分析步骤骤,可用,可用图图来描述。来描述。13.1组合逻辑电路组合逻辑电路 13.1.2编码器的功能及选用编码器的功能及选

24、用编码:用文字、符号或数码表示特定对象的过程叫编编码:用文字、符号或数码表示特定对象的过程叫编码。实现编码操作的电路叫编码器。编码器的逻辑功码。实现编码操作的电路叫编码器。编码器的逻辑功能就是把输入的每一个高、低电平信号编成一个对应能就是把输入的每一个高、低电平信号编成一个对应的二进制代码。的二进制代码。用二进制代码表示有关对象的过程叫二进制编码。一用二进制代码表示有关对象的过程叫二进制编码。一位二进制代码有两种状态,可以表示两个信号;两位位二进制代码有两种状态,可以表示两个信号;两位二进制代码有四种状态,可以表示四个信号,二进制代码有四种状态,可以表示四个信号,n位二进位二进制代码则有制代码

25、则有2n种状态,可以表示种状态,可以表示N2n个信号。因此个信号。因此在设计编码器时,应根据信号的个数在设计编码器时,应根据信号的个数N,来选择二进,来选择二进制的位数制的位数n。公式为:。公式为:13.1组合逻辑电路组合逻辑电路 编码器可分为普通编码器和优先编码器两类,编码器可分为普通编码器和优先编码器两类,而每类又分为二进制编码器和二而每类又分为二进制编码器和二十进制编码器两十进制编码器两种。种。1.二进制普通编码器二进制普通编码器图图13-4是用是用3个与非门组成的三位二进制编码电路。个与非门组成的三位二进制编码电路。它的输入是它的输入是I0I7共共8个信号(高电平有效),(注:个信号(

26、高电平有效),(注:I0的编码是隐含的),输出是三位二进制代码的编码是隐含的),输出是三位二进制代码Y2,Y1,Y0(也是高电平有效),所以它又叫(也是高电平有效),所以它又叫8线线3线线编码器。其功能表如表编码器。其功能表如表13-4所示。在普通编码器中,所示。在普通编码器中,任何时刻只允许输入一个编码信号,否则输出将发任何时刻只允许输入一个编码信号,否则输出将发生混乱。生混乱。13.1组合逻辑电路组合逻辑电路 13.1组合逻辑电路组合逻辑电路 13.1组合逻辑电路组合逻辑电路 2.二进制优先编码器二进制优先编码器在普通编码器中,每个时刻只允许输入一个在普通编码器中,每个时刻只允许输入一个编

27、码信号,即要求输入信号都是相互排斥的。优编码信号,即要求输入信号都是相互排斥的。优先编码器则不同,允许几个信号同时输入,但是先编码器则不同,允许几个信号同时输入,但是电路只对其中优先级别最高的信号进行编码,电路只对其中优先级别最高的信号进行编码,(信号的优先级别是在设计优先编码器时就事先(信号的优先级别是在设计优先编码器时就事先定好了的)。这样的编码器电路叫做优先编码器。定好了的)。这样的编码器电路叫做优先编码器。74LS148是目前最常用的二进制(是目前最常用的二进制(8线线3线)优线)优先编码器,后图中分别是其逻辑符号和外引脚排先编码器,后图中分别是其逻辑符号和外引脚排列图,表列图,表13

28、-5给出了给出了74LS148的功能表。的功能表。13.1组合逻辑电路组合逻辑电路 83线优先编码器线优先编码器74LS14813.1组合逻辑电路组合逻辑电路 13.1组合逻辑电路组合逻辑电路1二进制译码器的基本功能及功能表二进制译码器的基本功能及功能表把二进制代码的各种状态,按其原意译成对应把二进制代码的各种状态,按其原意译成对应输出高低电平的电路,叫做二进制译码器。输出高低电平的电路,叫做二进制译码器。13.1.3 13.1.3 译码器的功能及选用译码器的功能及选用 实现译码操作的电路称为译码器。译码器的逻实现译码操作的电路称为译码器。译码器的逻辑功能是把代码的特定含义译成对应的输出高、低

29、辑功能是把代码的特定含义译成对应的输出高、低电平信号,译码是编码的逆过程。常用的译码器有电平信号,译码是编码的逆过程。常用的译码器有二进制译码器、二二进制译码器、二十进制译码器和显示译码器十进制译码器和显示译码器3 3类。类。13.1组合逻辑电路组合逻辑电路 38线译码器线译码器74LS138三位二进制译码器的框图三位二进制译码器的框图13.1组合逻辑电路组合逻辑电路 13.1组合逻辑电路组合逻辑电路 2 2数码管的结构及等效电路数码管的结构及等效电路 要进行数字显示,最常用的器件就是七段数码管,要进行数字显示,最常用的器件就是七段数码管,它是由它是由a a、b b、c c、d d、e e、f

30、 f、g g七个七个LEDLED(发光二极管)(发光二极管)组成。通过使不同的组成。通过使不同的LEDLED组合发光,达到数字和字母的组合发光,达到数字和字母的显示效果,如图所示。显示效果,如图所示。数码管的优点是工作电压低(数码管的优点是工作电压低(1.5 V1.5 V3 V3 V)、颜)、颜色丰富、响应速度快色丰富、响应速度快(一般不超过一般不超过0.1s)0.1s)、体积小、体积小、寿命长(寿命长(1000 h1000 h)。缺点是工作电流比较大,每一段)。缺点是工作电流比较大,每一段的工作电流在的工作电流在10 mA10 mA左右。一般的左右。一般的LEDLED额定电压为直流额定电压为

31、直流2.7V2.7V左右,因此我们在使用左右,因此我们在使用+5V+5V电源供电时要串联一个电源供电时要串联一个分压电阻,同时也起到限流作用。阻值一般选分压电阻,同时也起到限流作用。阻值一般选400400左左右,如果需要高亮显示或者扫描显示,可以适当减小。右,如果需要高亮显示或者扫描显示,可以适当减小。13.1组合逻辑电路组合逻辑电路 七段数码管显示七段数码管显示七段数码管实物图七段数码管实物图13.1组合逻辑电路组合逻辑电路 3 3显示译码器功能及选用显示译码器功能及选用 在数字系统中,经常需要将得到的结果直接显示在数字系统中,经常需要将得到的结果直接显示出来,以便查看。因此希望译码器能同显

32、示器配合出来,以便查看。因此希望译码器能同显示器配合使用或能直接驱动显示器,这种类型的译码器称为使用或能直接驱动显示器,这种类型的译码器称为显示译码器。显示译码器。CD4511CD4511是常用的显示译码器之一,具有是常用的显示译码器之一,具有BCDBCD转换、转换、消隐和锁存控制、七段译码及驱动功能的消隐和锁存控制、七段译码及驱动功能的CMOSCMOS电路电路能提供较大的拉电流,可直接驱动能提供较大的拉电流,可直接驱动LEDLED显示器。与数显示器。与数码管相连接时,需要在每段输出接上限流电阻,引码管相连接时,需要在每段输出接上限流电阻,引脚排列见后图。脚排列见后图。13.2技能训练技能训练

33、10编码器与译码器电路使用训练编码器与译码器电路使用训练 1验证验证74LS148的逻辑功能的逻辑功能74LS148的的引引脚脚图图如如图图所所示示。将将其其电电源源(VCC)及及地地(GND)分分别别接接至至稳稳压压源源的的+5V和和GND端端,输出端接输出端接3个个LED灯,搭建的实物图如图所示。灯,搭建的实物图如图所示。74LS148的引脚图的引脚图验证验证74LS148的逻辑功能接线图的逻辑功能接线图13.2技能训练技能训练10编码器与译码器电路使用训练编码器与译码器电路使用训练 13.2技能训练技能训练10编码器与译码器电路使用训练编码器与译码器电路使用训练 2.CD4511译码器的

34、功能测试译码器的功能测试译码显示原理图译码显示原理图译码显示实物图译码显示实物图13.2技能训练技能训练10编码器与译码器电路使用训练编码器与译码器电路使用训练 13.3时序逻辑电路时序逻辑电路 13.3.1RS触发器触发器触发器和门电路是构成数字电路的基本单元。门电路无触发器和门电路是构成数字电路的基本单元。门电路无记忆功能,由它构成的电路在某时刻的输出完全取决于该记忆功能,由它构成的电路在某时刻的输出完全取决于该时刻的输入,与电路原来状态无关。时刻的输入,与电路原来状态无关。触发器有记忆功能,由它构成的电路在某时刻的输出不触发器有记忆功能,由它构成的电路在某时刻的输出不仅取决于该时刻的输入

35、,还与电路原来状态有关,这种电仅取决于该时刻的输入,还与电路原来状态有关,这种电路称为时序逻辑电路。路称为时序逻辑电路。触发器的基本功能:触发器的基本功能:(1)有两个稳定状态(双稳态)有两个稳定状态(双稳态)0状态和状态和1状态。状态。(2)能接收、保持和输出送来的信号。能接收、保持和输出送来的信号。按逻辑功能触发器分为按逻辑功能触发器分为RS触发器、触发器、JK触发器、触发器、D触触发器、发器、T触发器、触发器、T触发器等。触发器等。13.3时序逻辑电路时序逻辑电路 。13.3时序逻辑电路时序逻辑电路 常用术语:常用术语:1状态状态即即Q=1,=0;0状态状态即即Q=0,=1。可见触发器的

36、状态是指可见触发器的状态是指Q的状态,而是互补输出。的状态,而是互补输出。次态次态用用Qn+1表示,代表触发器经外界信号作用后表示,代表触发器经外界信号作用后的新状态;的新状态;现态现态用用Qn表示,代表触发器原来的状态(信号作表示,代表触发器原来的状态(信号作用前的状态)。用前的状态)。13.3时序逻辑电路时序逻辑电路 (2)逻辑功能)逻辑功能:若若=1,则触发器保持原来的状态(,则触发器保持原来的状态(1状态或状态或0状态)状态),即,即Qn+1=Qn。若若=0,=1,则,则Qn+1=1,=0,触发器置,触发器置1。若若=1,R=0,则,则Qn+1=0,=1,触发器置,触发器置0。=0,=

37、0(两个均为有效电平),触发器为不定态。(两个均为有效电平),触发器为不定态。13.3时序逻辑电路时序逻辑电路 RS触发器的逻辑功能特性表和时序图触发器的逻辑功能特性表和时序图RS触发器的时序图13.3时序逻辑电路时序逻辑电路 (3 3)或非门构成的基本)或非门构成的基本RSRS触发器触发器图图13-1513-15是由或非门构成的基本是由或非门构成的基本RSRS触发器。分析方法触发器。分析方法同与非门构成的基本同与非门构成的基本RSRS触发器类似。只是输入端触发器类似。只是输入端S S和和R R上面无非符号,表示高电平有效。即上面无非符号,表示高电平有效。即S=1S=1,R=0R=0时,触时,

38、触发器置发器置1 1;S=0S=0,R=1R=1时,触发器置时,触发器置0 0。13.3时序逻辑电路时序逻辑电路 2RS触发器电子控制电路触发器电子控制电路13.3时序逻辑电路时序逻辑电路 3同步同步RS触发器触发器由于基本由于基本RS触发器输入直接控制输出状态,所以抗触发器输入直接控制输出状态,所以抗干扰能力差,且不易与其他触发器协调工作,为此引入干扰能力差,且不易与其他触发器协调工作,为此引入同步时钟同步时钟CP,只有时钟到达时才按输入信号改变。,只有时钟到达时才按输入信号改变。(1)电路构成及逻辑符号电路构成及逻辑符号同步同步RS触发器电路构成及逻辑符号如图所示。触发器电路构成及逻辑符号

39、如图所示。13.3时序逻辑电路时序逻辑电路 (2)工作原理工作原理CP=0时,时,G3,G4被封锁,被封锁,RS不影响输出,所以不影响输出,所以触发器保持原状态不变;触发器保持原状态不变;CP=1时,时,G3,G4对对S,R来来说相当于非门,工作过程同基本说相当于非门,工作过程同基本RS触发器。触发器。(3)逻辑功能及其描述逻辑功能及其描述逻辑功能:仍是置逻辑功能:仍是置0,置,置1,保持,不过这些功能必,保持,不过这些功能必须在须在CP=1期间才能实现。期间才能实现。特性表:同步特性表:同步RS触发器的特性表如表触发器的特性表如表13-11所示。所示。时序图:时序图:13.3时序逻辑电路时序

40、逻辑电路 13.3时序逻辑电路时序逻辑电路 4JK触发器触发器(1)逻辑符号:如图。这是带)逻辑符号:如图。这是带直接置位、复位端,的直接置位、复位端,的JK边沿触边沿触发器,所谓边沿触发器,即触发发器,所谓边沿触发器,即触发器的次态仅仅取决于器的次态仅仅取决于CP信号上升信号上升沿或下降沿到达时输入信号的状沿或下降沿到达时输入信号的状态,而在此前后输入状态的变化态,而在此前后输入状态的变化时触发器的次态没有影响。时触发器的次态没有影响。CP输输入端有小圈,且具有入端有小圈,且具有“”表示表示下降沿有效(若下降沿有效(若CP输入端无小圈,输入端无小圈,且具有且具有“”表示上升沿有效)。表示上升

41、沿有效)。JK触发器逻辑符号13.3时序逻辑电路时序逻辑电路 2)逻辑功能及其描述:)逻辑功能及其描述:JK触发器具有置触发器具有置0,置,置1,保持、翻转的逻辑功能,是,保持、翻转的逻辑功能,是触发器中功能最全的。所谓翻转功能,即每次触发器中功能最全的。所谓翻转功能,即每次CP信号信号作用后触发器必翻转成与现态相反的状态,即作用后触发器必翻转成与现态相反的状态,即。特性表:特性表:时序图:时序图:13.3时序逻辑电路时序逻辑电路13.3.2寄存器与移位寄存器寄存器与移位寄存器1 1寄存器的基本功能及构成寄存器的基本功能及构成寄存器用于寄存一组二进制代码(数据、指令),具有寄存器用于寄存一组二

42、进制代码(数据、指令),具有接收、存储和清除数码的功能。接收、存储和清除数码的功能。因为一个触发器能存储一位二值代码,所以用因为一个触发器能存储一位二值代码,所以用n n个触发个触发器组成的寄存器能储存一组器组成的寄存器能储存一组n n位二值代码。位二值代码。如图所示电路是一个由如图所示电路是一个由4 4个个D D触发器构成的基本寄存器,触发器构成的基本寄存器,可存放四位二进制数。可存放四位二进制数。13.3时序逻辑电路时序逻辑电路 2移位寄存器的工作过程及应用移位寄存器的工作过程及应用移位寄存器除了具有寄存数码的功能以外,还有移位移位寄存器除了具有寄存数码的功能以外,还有移位的功能。即寄存器

43、中所存数据可以在移位脉冲的作用下的功能。即寄存器中所存数据可以在移位脉冲的作用下,逐次左移或右移。,逐次左移或右移。移位寄存器分为单向移位寄存器和双向移位寄存器,移位寄存器分为单向移位寄存器和双向移位寄存器,其中单向移位寄存器又分为左移移位寄存器和右移移位其中单向移位寄存器又分为左移移位寄存器和右移移位寄存器。寄存器。所谓左移,即把数据从触发器的高位移向低位;而右所谓左移,即把数据从触发器的高位移向低位;而右移则是把数据从触发器的低位移向触发器的高位。而双移则是把数据从触发器的低位移向触发器的高位。而双向移位寄存器则再另加一控制信号,以决定移位寄存器向移位寄存器则再另加一控制信号,以决定移位寄

44、存器实现左移移位或右移移位。实现左移移位或右移移位。13.3时序逻辑电路时序逻辑电路 引脚图说明如下:引脚图说明如下:异步清零端,低电平有效。所谓异步清零,异步清零端,低电平有效。所谓异步清零,是指只要为低电平,则立刻使四个输出端为零,而与是指只要为低电平,则立刻使四个输出端为零,而与CP脉冲无关;脉冲无关;MAMB工作状态控制端(共有工作状态控制端(共有4种工作状态);种工作状态);00保持;保持;01左移;左移;10右移;右移;11并行置数;并行置数;DSL左移串行输入端;左移串行输入端;DSR右移串行输入端;右移串行输入端;D3D0并行数据输入端并行数据输入端CP移位脉冲输入端。移位脉冲

45、输入端。13.3时序逻辑电路时序逻辑电路 74LS194的功能表 74LS194共有共有5种种逻辑逻辑功能:异步清零、保持、右移移功能:异步清零、保持、右移移位、左移移位和并行置数。除异步清零是靠控制外,位、左移移位和并行置数。除异步清零是靠控制外,其余其余4种种则则由由MA MB的不同的不同组组合决定。合决定。13.3时序逻辑电路时序逻辑电路 13.3.3 13.3.3 计数器计数器1 1计数器的功能及类型计数器的功能及类型计数器是数字电路中使用最多的一种时序逻辑电路。计数器是数字电路中使用最多的一种时序逻辑电路。计数器不仅能用于对时钟脉冲计数,还可以用于分频、计数器不仅能用于对时钟脉冲计数

46、,还可以用于分频、定时,产生节拍脉冲和脉冲序列以及进行数字运算等。定时,产生节拍脉冲和脉冲序列以及进行数字运算等。计数器从不同的角度出发,有不同的分类方法:计数器从不同的角度出发,有不同的分类方法:按照计数进位制的不同,可分为二进制计数器、十按照计数进位制的不同,可分为二进制计数器、十进制计数器和称进制计数器和称N N进制器;进制器;按照触发器是否同时动作分类,可把计数器分为同按照触发器是否同时动作分类,可把计数器分为同步计数器和异步计数器;步计数器和异步计数器;按照计数器中所表示的数字的变化规律来分,有加按照计数器中所表示的数字的变化规律来分,有加法计数器、减法计数器和可逆计数器。法计数器、

47、减法计数器和可逆计数器。2典型计数器的应用典型计数器的应用(1)74LS160简介简介(a)实物图实物图(b)逻辑符号逻辑符号(c)引脚图引脚图十进制同步加法计数器十进制同步加法计数器74LS16013.3时序逻辑电路时序逻辑电路(2)利用)利用74LS160构成任意进制计数器构成任意进制计数器利用集成计数器可方便构成任意进制计数器,构利用集成计数器可方便构成任意进制计数器,构成方法有置数法和置零法。置零法是当输入第成方法有置数法和置零法。置零法是当输入第N个计个计数脉冲时,利用置零功能对计数器进行置零操作,数脉冲时,利用置零功能对计数器进行置零操作,强迫计数器进入计数循环,从而实现强迫计数器

48、进入计数循环,从而实现N进制计数,这进制计数,这种计数器的起始状态值必须是零。置数法是当输入种计数器的起始状态值必须是零。置数法是当输入第第N个计数脉冲时,利用置数功能对计数器进行置数个计数脉冲时,利用置数功能对计数器进行置数操作,强迫计数器进入计数循环,从而实现操作,强迫计数器进入计数循环,从而实现N进制计进制计数。这种计数器的起始状态值就是置入的数,可以数。这种计数器的起始状态值就是置入的数,可以是零,也可以非零,因此应用更灵活。是零,也可以非零,因此应用更灵活。13.3时序逻辑电路时序逻辑电路13.4555定时器定时器555 555 定时器是一种多用途的集成电路,它将模拟电路定时器是一种

49、多用途的集成电路,它将模拟电路和数字电路兼容在一起,集成在同一硅片上,可产生精和数字电路兼容在一起,集成在同一硅片上,可产生精确的时间延迟和振荡,由于其内部有确的时间延迟和振荡,由于其内部有3 3个个5K5K的电阻分压的电阻分压器,故称器,故称555 555 13.4.1 13.4.1 电路结构电路结构555555集成定时器的电路结构和管脚功能图如图所示集成定时器的电路结构和管脚功能图如图所示13.4555定时器定时器 13.4.213.4.2工作原理工作原理定定时时器器的的工工作作主主要要取取决决于于比比较较器器,比比较较器器的的输输出出控控制制RS触发器和放电管触发器和放电管VT的状态。的

50、状态。555定时器的功能表如表所示定时器的功能表如表所示 13.4555定时器定时器 13.4.313.4.3实际应用实际应用1 1555555定时器构成施密特触发器定时器构成施密特触发器13.4555定时器定时器 13.4.313.4.3实际应用实际应用2 2555555定时器组成单稳态触发器定时器组成单稳态触发器13.5技能训练技能训练14555时基电路组成应用电路时基电路组成应用电路 1555集成定时器构成施密特触发器集成定时器构成施密特触发器555集成定时器构成施密特触发器集成定时器构成施密特触发器实际搭建的施密特触发器实际搭建的施密特触发器13.5技能训练技能训练14555时基电路组

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 大学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁