《组合逻辑电路习题(共2页).doc》由会员分享,可在线阅读,更多相关《组合逻辑电路习题(共2页).doc(2页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、精选优质文档-倾情为你奉上组合逻辑电路习题-(一) 姓名_ 班级_1、 填空题1. 如果要将一组并行输入的数据转换为串行输出,则应该采用( )电路。2. 显示器是译码器的( ),它将译码器输出的数字信号在数码管上直观的反映出( ),数字电路中常用( )显示数码管。3. 半加器指两个一位二进制数求和,只考虑( ),不考虑( )。4. 分段数码显示器有( )、( )、和( )等几种,虽然它们形状各异,但是( )是相同的。5. 时序逻辑电路按照状态转换情况可以分为( )和( )两大类。6. 时序逻辑电路的特点:任意一个时刻的输出,不仅取决于该时刻的( ),还与( )有关。7. 时序逻辑电路主要有组合
2、逻辑电路和( )组成。8. 在编码电路中,用n位二进制数可以表示( )个状态。9. 三极管( )的时候,相当于开关的接通;三极管( )的时候,相当于开关的断开。也就是说,三极管相当于一个由( )控制的无触点开关。10. CMOS门的电路特点是( )、( )、( )、( )。2、 选择题1. 下列选项中不可以作为无触点开关的是( ) A.二极管 B.三极管 C.电阻 D.可控硅2. 能够将串行输入数据转换为并行输出的电路是( ) A.编码器 B.译码器 C.比较器 D.数据分配器3. 下列器件不属于组合逻辑电路的是( ) A.编码器 B.译码器 C.触发器 D.加法器4. 三位二进制编码器输出与
3、输入端的数量分别为( ) A.3个、2个 B.3个、8个 C.8个、3个 D.2个、3个5. 七段显示译码器,当译码器七个输出端状态是abcdefg=,高电平有效,输入一定为( ) A.0011 B.0110 C.0100 D.01016. 译码器输出的是( ) A.纯数字 B.纯字母 C.信号 D.不能确定7. 计算机系统中进行的基本运算是( ) A.加法 B.减法 C.乘法 D.除法8. 要使一路数据分配到多路装置中可以用( ) A.编码器 B.数据选择器 C.数据分配器 D.译码器9. 译码器驱动输出为低电平,则显示器应该选用( ) A.共阴极显示器 B.共阳极显示器 C.两者均可 D.
4、不能确定10. 构成计数器的基本电路是( ) A.与门 B.555 C.非门 D.触发器3、 判断题1. 数字集成电路能够完成数学运算和逻辑运算。( )2. 在数字电路中,三极管的放大状态是一个很短的过渡状态。( )3. 逻辑“1”大于逻辑“0”。( )4. 同一个逻辑函数可以表示为多种逻辑图。 ( )5. 任何一个逻辑电路,它的输入输出之间的逻辑关系都可以用逻辑函数表示,反之,任何一个逻辑函数式都可以有至少一个逻辑电路与之对应。( )6. 逻辑变量的取值只有两种可能。( )7. 根据逻辑功能设计逻辑电路将会得到唯一确定的电路。( )8. 数字3经过编码器后可以编为0011,经过译码器被译成3.( )9. 带使能端的译码器可以作为数据分配器使用。( )10. 一个全加器可以由两个半加器和一个或门构成。( )4、 应用题1. 将用异或门实现的半加器改为用与非门实现。 2. 分别用与非门设计下面的电路: (1) .三变量的奇数电路(三变量中有奇数个 1时,输出为1) (2)三变量的偶数电路(三变量中有偶数个1 3.分析逻辑电路,写出和的表达式,并且时,输出为1,全0为偶数个1) 列出真值表,说明逻辑功能。 4.分析电路,写出完整步骤。5.用与非门设计四变量的多数表决电路,输入的四个 变量中有三个或者三个以上的为1时,输出为1,输入其他状态时,输出为0. 专心-专注-专业