《程控与交换技术第02章.ppt》由会员分享,可在线阅读,更多相关《程控与交换技术第02章.ppt(38页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、第二章第二章 数字交换和数字交数字交换和数字交换网络换网络2.1 数字交换原理数字交换原理2.2 T型时分接线器型时分接线器2.3 S型时分接线器型时分接线器2.4 多级时分交换网络多级时分交换网络2.5 阻塞的概念与计算阻塞的概念与计算2.1 数字交换原理数字交换原理2.1.12.1.1数字交换数字交换程程控控数数字字交交换换机机的的根根本本任任务务是是通通过过数数字字交交换换来来实实现现任任意意两两个个用用户户之之间间的的语语音音交交换换,即即在在这这两两个个用用户户之之间间建建立立一一条条数数字字话话音通道。音通道。最简单的数字交换方法是给这两个要最简单的数字交换方法是给这两个要求通话的
2、用户之间分配一个公共时隙(时求通话的用户之间分配一个公共时隙(时分通路),两个用户的模拟话音信号经数分通路),两个用户的模拟话音信号经数字化后都进入这个特定的时隙(字化后都进入这个特定的时隙(Time Slot,TS),),这就是动态分配时隙的方法。这就是动态分配时隙的方法。2.1.22.1.2时隙交换原理时隙交换原理时序开关时序开关K入入和和K出出每秒旋转每秒旋转8000周,周,每周所需时间是每周所需时间是125 s。在在TS1时隙时,时隙时,K入入和和K出出分别与接点分别与接点1#入入和和2#出出相连,即相连,即K入入和和1#存储单元相连,存储单元相连,K出出与与2#存储单元输出相连,此时
3、在存储单元输出相连,此时在TS1时隙时隙里传送来的里传送来的a话音信息就存入话音存储器的话音信息就存入话音存储器的1#单元,而话音存储器的单元,而话音存储器的2#单元内存放的单元内存放的b话音信息就在此时通过话音信息就在此时通过K出出的的1#接点送出,接点送出,也就是输出端在也就是输出端在TS1时隙送出时隙送出b话音信息给话音信息给TS1用户。用户。2.1.32.1.3数字交换网络数字交换网络2.2 T型时分接线器型时分接线器2.2.12.2.1T T接线器的基本组成接线器的基本组成T型型时时分分接接线线器器(Time Switch)又又称称时时间间型型接接线线器器,简简称称T接接线线器器。它
4、它由由话话音音存存储储器器(Speech Memory,SM)和和控控制制存存储储器器(Control Memory,CM)两两部部分分组组成成,其其功功能能是是进进行行时时隙隙交交换换,完完成成同同一一母母线线不不同同时时隙隙的的信信息息交交换换,即即把把某某一一时时分分复复用用线线中的某一时隙的信息交换至另一时隙。中的某一时隙的信息交换至另一时隙。话音存储器(话音存储器(SM)用于暂存经过用于暂存经过PCM编码的数字化话音信息,由随机存取编码的数字化话音信息,由随机存取存储器(存储器(Random Access Memory,RAM)构成。构成。控制存储器(控制存储器(CM)也由也由RAM
5、构成,构成,用于控制话音存储器信息的写入或读出。用于控制话音存储器信息的写入或读出。话音存储器存储的是话音信息,控制话音存储器存储的是话音信息,控制存储器存储的是话音存储器的地址。存储器存储的是话音存储器的地址。2.2.22.2.2T T接线器的工作原理接线器的工作原理一、读出控制方式一、读出控制方式读读出出控控制制方方式式的的T接接线线器器是是顺顺序序写写入入控控制制读读出出的的,如如图图2.3所所示示,它它的的话话音音存存储储器器SM的的写写入入是是在在定定时时脉脉冲冲控控制制下下顺顺序序写写入入,其读出是受控制存储器的控制读出的。其读出是受控制存储器的控制读出的。图图2.3 读出控制方式
6、的读出控制方式的T接线器接线器话音存储器中每个存储单元内存入的话音存储器中每个存储单元内存入的是发话人的话音信息编码,通常是是发话人的话音信息编码,通常是8位编码。位编码。T接接线线器器的的工工作作是是在在中中央央处处理理机机的的控控制制下下进进行行。当当中中央央处处理理机机得得知知用用户户的的要要求求(拨拨号号号号码码)后后,首首先先通通过过用用户户的的忙忙闲闲表表,查查被被叫叫是是否否空空闲闲,若若空空闲闲,就就置置忙忙,占占用用这这条条链链路路。中中央央处处理理机机CPU根根据据用用户户要要求求,向向控控制制存存储储器器发发出出“写写”命命令令,将将控控制制信信息写入控制存储器。息写入控
7、制存储器。用户用户B的回话信息的回话信息b如何传送,也要由如何传送,也要由中央处理机控制,向控制存储器下达中央处理机控制,向控制存储器下达“写写”命令,令其在命令,令其在1#单元中写入单元中写入“8”。二、写入控制方式二、写入控制方式T接接线线器器采采用用写写入入控控制制方方式式时时,如如图图2.4所所示示,它它的的话话音音存存储储器器SM的的写写入入受受控控制制存存储储器器控控制制,它它的的读读出出则则是是在在定定时时脉脉冲冲的控制下顺序读出。的控制下顺序读出。图图2.4 写入控制方式的写入控制方式的T接线器接线器当中央处理机(当中央处理机(Central Processing Unit,C
8、PU)得知用户要求后,即向控制得知用户要求后,即向控制存储器下存储器下“写写”令,命令在控制存储器的令,命令在控制存储器的1#单元写入单元写入“8”,在,在8#单元写入单元写入“1”。2.2.32.2.3T T接线器的电路组成接线器的电路组成时时分分接接线线器器的的交交换换容容量量主主要要取取决决于于组组成成该该接接线线器器的的存存储储器器容容量量和和速速度度,多多以以8端端或或16端端PCM交交换换来来构构成成一一个个交交换换单单元元,每每一条一条PCM线称线称HW(Highway)。)。图图2.5是是8端端脉脉码码输输入入的的T接接线线器器方方框框图图,由由复复用用器器、话话音音存存储储器
9、器(SM)、控控制制存存储储器(器(CM)和分路器所组成。和分路器所组成。图图2.5 8端输入的端输入的T接线器接线器一、复用器一、复用器复复用用器器的的基基本本功功能能是是串串/并并变变换换和和并并路路复复用用。其其目目的的是是减减低低数数据据传传输输速速率率,便便于于半半导导体体存存储储器器件件的的存存储储和和取取出出操操作作;尽尽可可能能利利用用半半导导体体器器件件的的高高速速特特性性,使使在在每每条条数数字字通通道道中中能能够够传传送送更更多多的的信信息息,提提高高数字通道的利用率。数字通道的利用率。1串行码和并行码串行码和并行码如如图图2.7(a)所所示示,串串行行码码是是指指各各时
10、时隙隙内内的的8位位码码D0D7是是按按时时间间的的顺顺序序依依次次排排列。列。如如图图2.7(b)所所示示,并并行行码码是是指指各各时时隙隙内内的的8位位码码D0,D1,D7分分别别同同时时出出现现在在8条线上。条线上。图图2.7 8端脉码输入的串行码和并行码端脉码输入的串行码和并行码每一端的脉码传输速率是每一端的脉码传输速率是2.048Mbit/s,若若8端端PCM脉码输入以串行传输时,其脉码输入以串行传输时,其传输速率将达到传输速率将达到16.384Mbit/s,若若16端输入端输入时,其传输速率将达到时,其传输速率将达到32.768Mbit/s,这样这样高的传输速率会带来许多问题。高的
11、传输速率会带来许多问题。2控制时序控制时序8端端PCM脉脉码码输输入入的的256个个时时隙隙排排列列方方式式应应是是HW0的的TS0,HW1的的TS0,HW2的的 TS0,HW7的的TS0;HW0的的TS1,HW1的的TS1,HW2的的TS1,HW7的的TS1等等。等等。3串串/并变换并变换在在图图2.6所所示示的的复复用用器器中中,每每一一条条HW接接一一个个移移位位寄寄存存器器,移移位位寄寄存存器器的的输输入入端端为为一一条条线线,线线上上传传输输的的是是32个个时时隙隙的的串串行行码。码。4并路复用并路复用在在图图2.6所所示示的的复复用用器器中中,8选选1的的电电子子选选择择器器的的功
12、功能能是是把把8个个HW的的并并行行码码按按一一定定的次序进行排列,一个一个地送出。的次序进行排列,一个一个地送出。二、分路器二、分路器分分路路器器由由锁锁存存器器和和移移位位寄寄存存器器组组成成,如如图图2.9所所示示。其其功功能能与与复复用用器器正正好好相相反反,完成并完成并/串变换和分路输出功能。串变换和分路输出功能。三、话音存储器三、话音存储器话话音音存存储储器器由由RAM组组成成,是是暂暂存存话话音音信信息息编编码码的的存存储储设设备备。图图2.10所所示示为为读读出出控控制制方方式式的的话话音音存存储储器器的的原原理理方方框框图图。话话音音存存储储器器的的写写入入受受定定时时脉脉冲
13、冲控控制制(顺顺序序写写入入),读读出出是是由由控控制制存存储储器器读读出出数数据据B0B7控制进行。控制进行。四、控制存储器四、控制存储器控控制制存存储储器器是是由由RAM、锁锁存存器器、比比较较器器和和读读写写控控制制器器组组成成,图图2.11所所示示为为具具有有256个个存存储储单单元元的的控控制制存存储储器器,所所以以由由8个个二二进进制制数数据据码码A0A7分分别别表表示示256个个单单元元地地址。址。A0A7是定时脉冲。是定时脉冲。2.3 S型时分接线器型时分接线器S型时分接线器是空间型接线器型时分接线器是空间型接线器(space switch),其功能是完成其功能是完成“空间交换
14、空间交换”。即在一根入线中,可以选择任何一根。即在一根入线中,可以选择任何一根出线与之连通。出线与之连通。2.3.12.3.1S S型接线器的基本组成型接线器的基本组成S型接线器由型接线器由mn交叉点矩阵和控制交叉点矩阵和控制存储器组成。在每条入线存储器组成。在每条入线i和出线和出线j之间都有之间都有一个交叉点一个交叉点Kij,当某个交叉点在控制存储当某个交叉点在控制存储器控制下接通时,相应的入线即可与相应器控制下接通时,相应的入线即可与相应的出线相连,但必须建立在一定时隙的基的出线相连,但必须建立在一定时隙的基础上。础上。2.3.22.3.2S S型接线器的工作原理型接线器的工作原理根根据据
15、控控制制存存储储器器是是控控制制输输出出线线上上交交叉叉接接点点闭闭合合还还是是控控制制输输入入线线上上交交叉叉接接点点的的闭闭合合,可可分分为为输输出出控控制制方方式式和和输输入入控控制制方方式式两种。两种。一、输出控制方式一、输出控制方式图图2.13所所示示为为88 S型型时时分分接接线线器器的的组组成方框图。成方框图。二、输入控制方式二、输入控制方式输输入入控控制制方方式式的的S型型时时分分接接线线器器,每每条条输输入入线线上上都都配配有有一一个个控控制制存存储储器器,控控制制该输入线与输出线的所有交叉接点。该输入线与输出线的所有交叉接点。2.4 多级时分交换网络多级时分交换网络2.4.
16、12.4.1T-S-TT-S-T型时分交换网络型时分交换网络一、读一、读写方式的写方式的T-S-T网络网络T-S-T交交换换网网络络是是由由输输入入级级T接接线线器器(TA)和和输输出出级级T接接线线器器(TB),中中间间接接有有S型时分接线器组成。型时分接线器组成。1奇偶关系奇偶关系2相差半帧的关系相差半帧的关系反相法反相法二、写二、写读方式的读方式的T-S-T交换网络交换网络三、三、T-S-T交换网络的分析交换网络的分析1输入级输入级T接线器和输出级接线器和输出级T接线器接线器的安排的安排从原理上讲,输入从原理上讲,输入T级和输出级和输出T级采用级采用何种控制方式都是可以的,但是从控制的何
17、种控制方式都是可以的,但是从控制的方便,以及维护管理的角度出发,还是有方便,以及维护管理的角度出发,还是有讨论的必要。讨论的必要。2控制存储器的合用控制存储器的合用由由于于输输入入T级级和和输输出出T级级采采用用了了不不同同的的控制方式,故它们的存储器可以合用。控制方式,故它们的存储器可以合用。(1 1)读)读)读)读写方式的合用写方式的合用写方式的合用写方式的合用从从图图2.15可可以以看看出出,CMA0和和CMB0两两个个控控制制存存储储器器,一一个个是是在在2#单单元元里里存存24#地地址址,一一个个是是在在130#单单元元里里存存24#地地址址,这这说说明明两两者者合合用用后后,只只要
18、要在在相相差差半半帧帧(或或相相差差一一个个时时隙隙)的的单单元元地地址址里里写写入入同同样样的的话话音音在在SM的存放地址就可以了。的存放地址就可以了。(2 2)写)写)写)写读方式的合用读方式的合用读方式的合用读方式的合用从从图图2.16可可以以看看出出,CMA0和和CMB0占占用用的的单单元元地地址址是是相相同同的的,都都是是24#单单元元,只只是是单单元元里里存存放放的的话话音音存存储储器器的的地地址址相相差差半半帧。帧。2.4.22.4.2S-T-SS-T-S型时分交换网络型时分交换网络S-T-S三三级级时时分分交交换换网网络络是是由由输输入入S级级、中间中间T级和输出级和输出S级组
19、成,如图级组成,如图2.19所示。所示。2.4.32.4.3 其其他他形形式式的的多多级级时时分分交交换网络换网络一、一、T-S-S-T 网络网络日日本本NEC公公司司生生产产的的NEAX-61是是典典型型的的T-S-S-T时分交换网络结构。时分交换网络结构。二、二、S-S-T-S-S网络网络S-S-T-S-S是是 意意 大大 利利 Telettra公公 司司 的的DTN-1数数字字交交换换机机的的交交换换网网络络所所采采用用的的结结构构,这这种种网网络络是是在在两两侧侧各各配配备备两两级级S型型接接线线器,中间为一级器,中间为一级T型接线器。型接线器。2.5 阻塞的概念与计算阻塞的概念与计算
20、2.5.12.5.1阻塞的概念阻塞的概念所所谓谓阻阻塞塞是是指指主主叫叫向向被被叫叫发发出出呼呼叫叫时时,被被叫叫虽虽然然空空闲闲,但但由由于于网网络络内内部部链链路路不不通通,而使呼叫损失的情况。而使呼叫损失的情况。2.5.22.5.2阻塞概率的计算阻塞概率的计算以以图图2.15的的T-S-T网网络络为为例例,这这是是一一个个具具有有16条条输输入入母母线线,16条条输输出出母母线线,每每条条母线上有母线上有256时隙的交换网络。时隙的交换网络。为为了了降降低低阻阻塞塞概概率率,就就需需要要增增加加级级间间的链路数即内部时隙数。的链路数即内部时隙数。这这样样低低的的阻阻塞塞概概率率可可以以近近似似地地看看作作为为零,即交换网络可认为是无阻塞网络。零,即交换网络可认为是无阻塞网络。