《2019“计算机电路基础”作业.pdf》由会员分享,可在线阅读,更多相关《2019“计算机电路基础”作业.pdf(6页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、、简答题(6 小题)1 共射极放大电路如图 1-1 所示,已知Ucc 20V,UBE 0.7V,晶体管的电流放大系 3=50,欲满足Ic 2 mA,UCE 8V的要求,试问Rc、冷、RB的值应分别为多 写出如图 1-2 所示电路中门电路的类型,并写出输出端 丫1、丫2、Y 的表达式。Vcc 4、电路如图 1-4 所示,写出触发器输入端 D 的表达式、是 CP 的上升沿或下降沿触发、触 发时次态 Qn+1的表达式,并说明该电路对于输入信号 A 来讲相当于哪种逻辑功能的触发器。2、RL&Q:TTL Yi 丫2 图 1-2 写出如图 1-3 所示电路中门电路的类型,并分别写出图 时输出端丫1、丫2、
2、Y 的表达式或逻辑状态。3、1-3 中当控制信号 EN=0 和 EN=1 TTL A B&EN 丫 图 1-3 5、电路如图 1-5 所示,写出触发器输入端 J、K 的表达式、是 CP 的上升沿或下降沿触发、触发时输出次态 Qn+1的表达式,并说明该电路对于输入信号 A 来讲相当于哪种逻辑功能的 触发器。A 一*-1 0-CP 图 1-5 6、由 555 定时器组成的电路分别如图 1-6、1-7、1-8 所示,555 定时器的功能表如图 1-9 所 示。问:(1)哪个电路构成单稳态触发器?试定性画出单稳态触发器的输入 V|、输出vO的 电压波形图;并写出单稳态触发器的暂稳态持续时间 tw的计算
3、式;(2)哪个电路构成多谐 振荡器?试定性画出多谐振荡器电压 V|和VO的波形图,并写出多谐振荡器输出VO的周期 T 555 定时器功能表 输入 输出 RD 4 脚 V|1(TH)6脚 Vi2(TR)2 脚 Vo 3 脚 放电端 TD 7 脚 0 X X 0 导通 1 2VCC 3 1VCC 0 导通-VCC 3-VCC 3 保持 保持 3VCC 1 截止 3VCC 1 截止 1J Q C1 一 1K 一 Q 和频率 f 的计算式;(3)哪个电路构成施密特触发器?若 VCC 12V,则其正向阈值电压 V、负向阈值电压VT、回差电压 VT分别为多少?VI C=555 3 -Q+VCC 8 4 7
4、 6 555 3 2 V。5 ,丰 0.01 忻 +VCC 555 3 V。图 1-6 图 1-8 R2 7 6 8 4 图 1-7 vo+VCC 1 5 I 丰 0.01 忻 VI 8 4 二、直流电路计算(2 小题)1、电路如图 2-1 所示,试用电压源与电流源等效变换方法或戴维南定理求电流 2、电路如图 2-2 所示,试用结点电压法或支路电流法计算电压 3A 4+图 2-2 与或式变换为与非-与非式。排列)将Y(A,B,C,D)化简为最简与或式,并进一步将该最简与或式变换为与非6VI+()()+12V 2A 三、逻辑函数化简与变换(2 小题)1、用公式法将逻辑函数 Y ABC AB AB
5、 BC化为最简与或式,并进一步将该最简 2、已知 Y(代 B,C,D)A C D ABCD ABCD,给定约束条件为 ABCD ABCD ABCD ABCD ABCD ABCD 0,利用卡诺图(按图 3-1 所示-与非式。U。图 3-1 四、组合逻辑电路设计(3 小题)1 设计一个全加器,设输入为 A、B、C,输出为 S(和)、CO(进位)。(1)列出真值表;(2)写出输出 S 和 CO的最小项之和表达式;(3)利用卡诺图分别将 S 和 CO化为最简与或表达式;(4)画出用门电路构成的最简的逻辑电路图,假设各类型门电路齐备。2、8 选 1 数据选择器 74LS151 的功能表和逻辑符号分别如图
6、 4-1、4-2 所示,试用 74LS151 实现组合逻辑函数 Y(A,B,C)ABC ABC ABC,画出相应的连线图。74LS151 的功能表 图 4-1 图 4-2 3、试用 3 线-8 线译码器 74LS138 和少量门电路,实现逻辑函数 R(A,B,C)A和 F2(A,B,C)A B。74LS138 的功能表和逻辑符号分别如图 4-3、4-4 所示。图4-4输入 输出 S A2 A1 A0 丫 1 X X X 0 0 0 0 D。0 0 0 1 D1 1 1 0 De 1 1 1 D7 Y-S 2 10 01 2 3 4 5 67 AAA DDDDDDDD 输入 输出 0 S+S$A
7、2 A1 A0 丫0 丫1 丫2 丫3 丫4 丫5 丫6 丫7 0 X X X X 1 1 1 1 1 1 1 1 X 1 X X X 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 0 A S 52 5
8、3 Yo 丫1 丫2 丫3 丫4 丫5 丫图4-3 74LS13 的功能表 CP RD LD EP ET 功能 X 0 X X X 直接置零 r 1 0 X X 预置数 X 1 1 0 1 保持 X 1 1 X 0 保持(但 C=0)r 1 1 1 1 计数 EP Do D1 D2 D3 C ET 74LS161 LD CPQo Q1 Q2 Q3 RD 图 5-4 五、时序逻辑电路分析和设计(3 小题)1 逻辑电路如图 5-1 所示,各触发器的初始状态均为“0”试分析:(1)该计数器是同步 计数器还是异步计数器?(2)写出各触发器的驱动方程和状态方程;(3)按 Q2Q1Q0顺序 列出完整的状态
9、转换表或画出完整的状态转换图;(4)说明是几进制计数器,能否自启动。图 5-1 2、由十六进制计数器 74LS161 和门电路构成的电路如图 5-2 所示,74LS161 的功能表和逻 辑符号分别如图 5-3、5-4 所示。(1)画出电路在 N=0 时的状态转换图,并说明电路在 N=0 时是多少进制的计数器;(2)画出电路在 N=1 时的状态转换图,并说明电路在 N=1 时是多 少进制的计数器。ET Do D1 D2 D3 C EP 74LS161 一 LD Qo Q1 Q2 Q3 RD 图 5-2 74LS161 的功能表 CP、CP 计数脉冲 _ _ 计数脉冲_ 一.N 图 5-3 3、试用同步 4 位二进制计数器 74LS161 和尽量少的门电路设计一个 12 进制计数器,已知 输入时钟为 CLK。要求:采用反馈清零法,并写出 RD的表达式,有关引脚不允许悬空。74LS161 的功能表和逻辑符号分别如图 5-5、图 5-6 所示。74LS16 啲功能表 图 5-5 图 5-6 CP RD LD EP ET 功能 X 0 X X X 直接置零 r 1 0 X X 预置数 X 1 1 0 1 保持 X 1 1 X 0 保持(但 C=0)r 1 1 1 1 计数 EP Do D1 D2 D3 C ET 74LS161 LD CPQo Q1 Q2 Q3 只。