《课程设计毕业设计智能数字抢答器的设计1163.pdf》由会员分享,可在线阅读,更多相关《课程设计毕业设计智能数字抢答器的设计1163.pdf(7页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、 电子技术课程设计报告书 课题名称 智能数字抢答器的设计 姓 名 曾 凡 林 学 号 0412201*29 院、系、部 物理与电信工程系 专 业 电子信息工程 指导教师 张学军 2009 年 06 月 24 日 2007级学生电子技术 课程设计 一、设计任务及要求:设计任务:设计一个具有锁存与显示功能的8 人抢答逻辑电路。要 求:1.抢答器同时供8 名选手或8 个代表队比赛,分别用8 个按钮S0 S7表示。2.设置一个系统清除和抢答控制开关S,该开关由主持人控制。3.抢答器具有锁存与显示功能。4.抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30 秒)。5.参赛选手在设定的时间内进行
2、抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。指导教师签名:2009 年 6 月 20 日 二、指导教师评语:指导教师签名:2009 年 6 月 24 日 三、成绩 验收盖章 2009 年 6 月 26 日 图 1 数字抢答器框图 智能数字抢答器的设计 1 设计目的(1)熟悉集成电路的引脚安排。(2)掌握各芯片的逻辑功能及使用方法。(3)了解面包板结构及其接线方法。(4)了解数字抢答器的组成及工作原理。(5)熟悉数字抢答器的设计与制作。2 设计思路(1)设计抢答器电路。(2)设计可预置时间的定时电路。(3)设计报警电路。(4)设计时序控制电路
3、。3 设计过程 3.1 方案论证 数字抢答器总体方框图如图1 所示。其工作原理为:接通电源后,主持人将开关拨到“清除”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置于“开始”状态,宣布“开始”抢答器工作。定时器倒计时,扬声器给出声响提示。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作“清除”和“开始”状态开关。3.2 电路设计 抢答器电路如图2 所示。图 2 数字抢答器电路 该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编
4、号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。工作过程:开关S 置于“清除”端时,RS 触发器的R端均为,4 个触发器输出置,使74LS148 的ST,使之处于工作状态。当开关S 置于“开始”时,抢答器处于等待工作状态,当有选手将键按下时(如按下S5),74LS148 的输出,010012YYY,0EXY经RS 锁存后,1Q=1,BI=1,74LS48处于工作状态,4Q3Q2Q=101,经译码显示为“5”。此外,1Q,使74LS148ST,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74LS148 的,1EXY此时由于仍为1Q,使ST,所以74LS148 仍处于禁止状态
5、,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由主持人将开关重新置于“清除”然后再进行下一轮抢答。定时电路如图3 所示。由节目主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。可预置时间的电路选用十进制同步加减计数器74LS192 进行设计。报警电路如图4 所示。由555 定时器和三极管构成的报警电路如图4 所示。其中555 构成多谐振荡器,振荡频率fo 1.43/(RI 2R2)C,其输出信号经三极管推动扬声器。PR 为控制信号,当 PR 为高电平时,多谐振荡器工作,反之,电路停振。图 3 可预置时间的定
6、时电路 图 4 报警电路 时序控制电路如图5 所示。时序控制电路是抢答器设计的关键,它要完成以下三项功能:主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进人正常抢答工作状态。当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。当设定的抢答时间到,无人抢答时,扬声器发声,同时抢答电路和定时电路停止工作。图中,门G1 的作用是控制时钟信号CP 的放行与禁止,门G2的作用是控制74LS148 的输人使能端ST。图 5 的工作原理是:主持人控制开关从“清除”位置拨到“开始”位置时,来自图 2 中的74LS279的输出 1Q=0,经G3 反相,A 1,则时钟信号CP 能够
7、加到74LS192的 CPD时钟输入端,定时电路进行递减计时。同时,在定时时间未到时,则“定时到信号”为 1,门G2的输出ST=0,使 74LS148 处于正常工作状态,从而实现功能的要求。当选手在定时时间内按动抢答键时,1Q 1,经 G3反相,A 0,封锁 CP 信号,定时器处于保持工作状态;同时,门 G2的输出ST=1,74LS148处于禁止工作状态,从而实现功能的要求。当定时时间到时,则“定时到信号”为 0,ST=1,74LS148 处于禁止工作状态,禁止选手进行抢答。同时,门G1处于关门状态,封锁 CP 信号,使定时电路保持00 状态不变,从而实现功能的要求。集成单稳触发器74LS12
8、1 用于控制报警电路及发声的时间。4 系统调试与结果(1)组装调试抢答器电路。(2)可预置时间的定时电路,并进行组装和调试。当输人1Hz 的时钟脉冲信号时,要求电路能进行减计时,当减计时到零时,能输出低电平有效的定时时间到信号。(3)调试报警电路。(4)定时抢答器的联调,注意各部分电路之间的时序配合关系。然后检查电路各部分的功能,使其满足设计要求。图 5 时序控制电路 5 主要仪器与设备 数字电路实验箱 或 EDA 软件MAX PLUS 集成电路 74LS148 1 片,74LS279 1 片,74LS48 3 片,74LS192 2 片,NE555 2 片,74LS00 1 片,74LS12
9、1 1 片。电 阻 510 2 只,1K 9 只,4.7k l 只,5.1k l 只,100k l 只,10k 1 只,15k 1 只,68k l 只。电 容 0.1uF 1 只,10 uF 2 只,100 uF 1 只。三极管 3DG12 1 只。其 它 发光二极管2 只,共阴极显示器3 只。6 设计体会与建议 6.1 设计体会 通过这次对数字抢答器的设计与制作,让我了解了设计电路的程序,也让我了解了关于抢答器的基本原理与设计理念,要设计一个电路总要先用仿真仿真成功之后才实际接线的。但是最后的成品却不一定与仿真时完全一样,因为,再实际接线中有着各种各样的条件制约着。而且,在仿真中无法成功的电
10、路接法,在实际中因为芯片本身的特性而能够成功。所以,在设计时应考虑两者的差异,从中找出最适合的设计方法。此外,本实验也可通过EDA 软件Multisim10 实现。通过这次学习,让我对各种电路都有了大概的了解,所以说,坐而言不如立而行,对于这些电路还是应该自己动手实际操作才会有深刻理解。6.2 对设计的建议 我希望老师在我们动手制作之前应先告诉我们一些关于所做电路的资料、原理,以及如何检测电路的方法,还有关于检测芯片的方法。这样会有助于我们进一步的进入状态,完成设计。参考文献 1 康华光.电子技术基础.北京:高等教育出版社,1999 年 2 彭华林等编.数字电子技术.长沙:湖南大学出版社,2004 年 3 金唯香等编.电子测试技术.长沙:湖南大学出版社,2004 年 4 侯建军.数字电路实验一体化教程.北京:清华大学出版社,北京交通大学出版社,2005年 5 阎石.数字电子技术基础.北京:高等教育出版社,2001 年 6 赵春华、张学军.电子技术基础仿真实验.北京:机械工业出版社出版社,2007 年 上交材料:(1)、要求纸制文档一份,用A4 纸张打印。(2)、电子文档一份,用自己的学号和姓名命名文件名。(3)、必须有仿真结果。设计时间:第18 周星期一至星期五 注意:第 18 周星期五下午五点之前必须提交所有材料给指导老师。