《微机题库之选择.pdf》由会员分享,可在线阅读,更多相关《微机题库之选择.pdf(18页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、1、微处理器只启动外设而不干预传送过程的传送方式是(B )方式。A.中断 B.DMA C.查询 D.无条件 2、微处理器只启动外设而不干预传送过程的传送方式是(B )方式。A.中断 B.DMA C.查询 D.无条件 3、8086CPU 向 86H 单元写入一个字,写入过程中BHE和 A0 的逻辑电平是(A )。A、0 和 0 B、0 和 1 C、1 和 1 D、1 和 0 4、8086/8088 可寻址访问的最大 I/O 空间为(B )A、16K B、64K C、640K D、1M 由 8088 组成的 PC 机的数据总线是(D )A、8 条单向线 B、16 条单向线 C、16 条单向线 D、
2、8 双向线 对内存单元进行读操作后,该单元的内容(B )。A、变反 B、不变 C、随机 D、被修改 (B )可实现数据总线的双向传输。A、锁存器 B、三态逻辑开关 C、暂存器 D、寄存器 8086/8088 微处理器的一个总线周期在(C )之后插入。A、T1 B、T2 C、T3 D、T4 8086/8088 微处理器的一个典型总线周期需要(D )个 T 状态。A、1 B、2 C、3 D、4 8086/8088CPU 指令队列的作用是(C )。A、暂存操作数 B、暂存操作数地址 C、暂存预取指令 D、暂存指令地址 8086/8088CPU 状态标志寄存器中 IF=1 时,表示(C )。A、CPU
3、 可以响应非屏蔽中断 B、CPU 可以响应内部中断 C、CPU 可以响应可屏蔽中断 D、CPU 禁止响应可屏蔽中断 8086CPU 中 ES、SS 分别是(C )。A、数据段寄存器、堆栈段寄存器 B、附加段寄存器、代码段寄存器 C、附加段寄存器、堆栈段寄存器 D、堆栈段寄存器、数据段寄存器 寄存器寻址方式中,操作数在(A )中。A、通用寄存器 B、堆栈 C、存储单元 D、段寄存器 用 BP 作基址加变址寻址时,操作数所在的段是当前(C )。A、数据段 B、代码段 C、堆栈段 D、附加段 用 BX 作基址加变址寻址时,操作数所在的段是当前(A )。A、数据段 B、代码段 C、堆栈段 D、附加段
4、8086CPU 中指示下条指令有效地址的指示器是()。没答案 A、IP B、SP C、BP D、SI 执行下列两条指令后,标志位 CF 为(C )。MOV AL,FFH ADD AL,01H A、为 0 B、变反 C、为 1 D、不变 堆栈的工作方式是(A )。A、先进后出 B、随机读写 C、只能读出不能写入 D、先进先出 假设(SS)=2000H,(SP)=0012H,(AX)=2213H,执行 PUSH AX 后,(C )=22H。A、20014H B、20011H C、20010H D、2000FH 若要检查 BX 寄存器中的第 12 位是否为 1,应该用(B )指令。A、OR BX,1
5、000H B、TEST BX,10000H JNZ NO JNZ YES C、XOR BX,1000H D、AND BX,1000H JZ YES JNZ YES 8086CPU 在执行 IN AL,DX 指令时,DX 寄存器的内容输出到(A )上。A、地址总线 B、数据总线 C、存储器 D、寄存器 将累加器 AX 中内容清零的不正确的指令是(A )。A、CMP AX,AX B、SUB AX,AX C、AND AX,0 D、XOR AX,AX 在下列指令中,隐含使用 AL 寄存器的指令有(A )。A、CMPSB B、XLAT C、MOVSB D、NOP 当 AH=0FH 时,下列指令组不能转到
6、 NEXT 的是(B )。A、XOR AH,0FH B、TEST AH,0FH JZ NEXT JZ NEXT C、CMP AH,0FH D、SUB AH,0FH 汇编的过程是指(B )。A、将高级语言程序转换成汇编语言程序的过程 B、将汇编语言程序转换成目标程序的过程 C、将目标程序转换成汇编语言程序的过程 D、将高级语言程序转换成目标程序的过程 下列描述中正确的一项是(C )。A、指令语句和伪指令语句都能经汇编翻译成机器代码 B、指令语句和伪指令语句都可以执行语句 C、汇编语句包括指令语句、伪指令语句和宏指令语句 D、汇编语言是只由指令语句构成 伪指令 VAR DD?将在内存预留的存储空间
7、是(C )。A、1 字节 B、2 字节 C、4 字节 D、6 字节 汇编语言中过程定义伪指令是(C )。A、MACRO/ENDM B、ASSUME C、PROC D、SEGMENT/ENDS 下列不合法的标号是(A )。A、AAA B、LOP C、NEXT D、M1 01 0030 0402 0402 03 1 汇编语言及程序设计 指定起始地址偏移量的伪指令是(C )。A、PROC B、OFFSET C、ORG D、PAGE 运算型指令的寻址和转移型指令的寻址,其不同点在于(A )。A、前者取操作数,后者决定程序的转移地址 B、后者取操作数,前者决定程序的转移地址 C、两者都是取操作数 D、两
8、者都是决定程序的转移地址 01 0032 0402 0402 03 1 汇编语言及程序设计 要使汇编语言程序能在计算机上运行,常经过(B )。A、装载到计算机 B、编译并连接 C、解析 D、调试 汇编语言源程序经汇编后不能直接生成(C )。A、.OBJ 文件 B、.LST 文件 C、.EXE 文件 D、.CRF 文件 DOS 功能调用时,功能号应放入寄存器(B )。A、AX B、AH C、AL D、DX 设 TAB 为变量,指令 MOV BX,OFFSET TAB 的寻址方式为(B )。A、直接寻址 B、立即寻址 C、寄存器寻址 D、隐含寻址 在一段汇编语言程序中多次调用另一段程序,用宏指令比
9、用子程序实现(B )。A、占用内存空间小,但速度慢 B、占内存空间大,但速度快 C、占内存空间相同,速度快 D、占内存空间相同,速度慢 “先判断后处理”的循环程序结构中,循环体执行的次数最少是(B )。A、1 次 B、0 次 C、2 次 D、不定 下面错误的变量类型是(C )。A、字节型 B、字型 C、字符型 D、双字型 执行下列程序:MOV AX,0 MOV BX,1 MOV CX,100 M1:ADD AX,BX INC BX LOOP M1 HLT 执行后,AX 的内容为(B )。A、5000 B、5050 C、5100 D、5150 下面程序段中,当满足条件转到 NEXT 标号执行时,
10、AL 中的值正确的是(D )。CMP AL,0FBH JNL NEXT NEXT:A、AL=80H B、AL=8FH C、AL=0F0H D、AL=0FFH 对于下列程序段:LOP:MOV AL,SI MOV ES:DI,AL INC SI INC DI LOOP LOP 能完成同样功能的指令是(A )。A、REP MOVSB B、REP LODSB C、REP STOSB D、REPE SCASB 执行 1 号 DOS 系统功能调用后从键盘输入的字符应存放在(A )。A、AL 中 B、BL 中 C、CL 中 D、DL 中 设 ES 段中有一个字符串12FG3LM5C,其名为 ARRAY。下面
11、的程序段执行后 CX 的值是(B )。CLD LEA DI,ES:ARRAY MOV AL,G MOV CX,9 REPNE SCASB HLT A、9 B、5 C、4 D、0 对于以下程序段:TEST VAR,55H JZ ZERO ZERO:当变量 VAR 的内容为何值时,执行 JZ ZERO 条件转移指令后,可满足条件转至 ZERO 处的是(C )。A、(VAR)=0 B、(VAR)=55H C、VAR 是第 0、2、4、6 位为 0 D、VAR 中第 1、3、5、7 位为 0 在给接口编址的过程中,如果有 5 根地址线没有参加译码,则可能产生(C )个重叠地址。A、5 B、25 C、3
12、2 D、10 CPU 在数据线上传输的信息不可能是(D )。A、数据 B、状态 C、命令 D、模拟量 在 DMA 方式下,将内存数据传送到外设的路径是(B )。A、CPUDMAC外设 B、内存数据总线外设 C、内存CPU总线外设 D、内存DMAC数据总线外设 48 题没题目 答案 C 若内存容量为 64KB,则访问内存所需地址线(A )条。A、16 B、20 C、18 D、19 在 DMA 方式下,将内存数据传送到外设的路径是(A )。A、CPUDMAC外设 B、内存数据总线外设 C、内存CPU总线外设 D、内存DMAC数据总线外设 在 I/O 传送方式中,(B )传送可提高系统的工作效率。A
13、、无条件传送 B、中断传送 C、查询传送 D、上述三项均可 采用条件传送方式时,必须要有(C )。A、中断逻辑 B、类型号请求信号 C、状态端口 D、请求信号 在传送数据时,占用 CPU 时间最长的传送方式是(C )。A、DMA 方式 B、中断方式 C、查询方式 D、无条件传送方式 用 DMA 方式传送数据时,是由(D )控制的。A、CPU B、软件 C、CPU+软件 D、DMA 控制器 在下面的中断中,只有(D )需要硬件提供中断类型码。A、INTO B、INT n C、NMI D、INTR 在中断响应周期内,将中断标志位 IF 置 0 是由(A)。A、硬件自动完成的 B、用户在编制中断服务
14、程序时设置的 C、关中断指令完成的 D、以上都不是 8086/8088 的中断向量表(B )。A、用于存放中断类型号 B、用于存放中断服务程序入口地址(CS、IP 值)C、是中断服务程序的入口 D、是中断服务程序的返回地址 8259 的中断屏蔽字 OCW1(C )设置。A、在 ICW 之前 B、只允许一次 C、可允许多次 D、仅屏蔽其中断源时 一个 8259 可提供(C )个中断类型号。A、1 B、5 C、8 D、16 响应 NMI 请求的必要条件是(B )。A、IF=1 B、一条指令结束 C、IF=0 D、无 INTR 请求 “INT n”指令中断是(D )。A、通过软件调用的内部中断 B、
15、由系统断电引起的 C、由外部设备请求产生 D、可用 IF 标志位屏蔽的 8086/8088 的中断是向量中断,其中断服务程序的入口地址由(D )提供。A、外设中断源 B、以中断控制器读回中断类型号左移 2 位 C、CPU 的中断逻辑电路 D、由中断类型号指向的中断向量表中读出 9 个 8259A 级联可提供(D )个中断类型号。A、8 B、16 C、32 D、64 非屏蔽中断的中断类型号是(C )。A、0 B、1 C、2 D、3 CPU 在响应 INTR 请求时,不包括的条件有(D )。A、IF=1 B、指令周期结束 C、无 NMI 请求 D、TF=1 设置特殊屏蔽方式的目的是(C )。A、屏
16、蔽低级中断 B、响应高级中断 C、响应低级中断 D、响应同级中断 CPU 响应中断请求和响应 DMA 请求的本质区别是(B )。A、中断响应靠软件实现 B、响应中断时 CPU 仍然能控制总线,而响应 DMA 请求时,CPU 要让出总线 C、速度慢 D、控制简单 CPU 响应 INTR 和 NMI 中断时,相同的必要条件是(A )。A、当前指令执行结束 B、允许中断 C、当前访问内存结束 D、总线空闲 在 CPU 与外设的数据传送方式中,(C )可提高系统的工作效率。A、无条件传送 B、查询传送 C、中断传送 D、前三项均可 若 8259A 工作在优先级自动循环方式,则 IRQ4 的中断请求被响
17、应并且服务完毕后,优先权最高的中断源是(B )。A、IRQ3 B、IRQ5 C、IRQ0 D、IRQ4 单步中断的中断类型码是(A )。A、1 B、2 C、3 D、4 在 PC/XT 机中键盘的中断类型码是 09H,则键盘中断矢量存储在(B )。A、36H39H B、24H27H C、18H21H D、18H1AH 3 片 8259A 级联起来,可管理(C )级中断。A、24 B、23 C、22 D、21 PC/XT 机中若对从片 8259A 写入的 ICW2 是 70H,则该 8259A 芯片的 IRQ5 的中断矢量存储的地址是(D )。A、75H B、300H C、280H D、1D4H
18、当向 8259A 写入的操作命令字 OCW2 为 01100100 时,将结束(D )的中断服务。A、IRQ0 B、IRQ1 C、IRQ2 D、IRQ4 写入 8259A 芯片的操作命令字 OCW1 是 FEH,则没有被屏蔽的中断源是(A )。A、IR0 B、IR1 C、IR2 D、IR3 8253 的三个计数器中每一个都有三条信号线,其中 CLK 是指(A )。A、定时计数脉冲输入 B、输出信号 C、选通输入 D、门控制输入 在方式 0 中,当将计数初值写入计数初值寄存器 CR 中,利用下一个 CLK 脉冲的(D )将 CR 的内容装入计数执行单元 CE 中。A、高电平 B、低电平 C、上升
19、沿 D、下降沿 8253 方式 2 能产生(A )的定时信号。A、周期性 B、间断性 C、连续性 D、重复性 8253 方式 3 的计数初值为偶数时 OUT 端将输出(C )的方波。A、近似对称 B、部分对称 C、对称 D、不对称 8532 某计数器的最大计数初值是(C )。A、FFFFH B、FF00H C、0000H D、65534H 假如某异步串行通信中传送一个字符,它包括 1 个起始位、7 个数据位、1 个偶校验位、1个停止位,如果传送速率为 1200 波特,则每秒所能传送的字符个数是(B )。A、100 B、120 C、240 D、1200 串行异步通信的停止位不可以为(D )。A、
20、1 位 B、1.5 位 C、2 位 D、3 位 8251A 状态寄存器有三个出错标志,下列不是其出错标志的是(B )。A、PE B、AF C、OE D、FE 在数据传输率相同的情况下,同步字符传输的速度要高于异步字符传输,其原因是(D )。A、字符间无间隔 B、双方通信同步 C、发生错误的概率少 D、附加的辅助信息总量少 若传送率为 1200,波特率因子 n=16,则收、发时钟(RxC.TxC)的频率为(B )。A、1MHz B、19.2KHz C、20KHz D、2400Hz 当 8253 方式指令字的 D1D0=11,TXC、RXC 的频率为 19.2KHz,则相应产生的异步数据率为(D
21、)。A、240 B、120 C、450 D、300 8251A 芯片复位后首先写入的应是(A )。A、方式控制字 B、状态字 C、命令控制字 D、同步字符 串行接口器件 8251A(D )。A、只能作异步传送 B、只能作同步传送 C、可作并行传送 D、A 和 B 均可 串行接口中,并行数据和串行数据的转换是用(C )来实现的。A、数据寄存器 B、A/D 转换器 C、移位寄存器 D、锁存器 在异步串行的通信中若要传送扩展 ASCII 码,则异步串行码字符格式的第 8 位数据(D )。A、不发送 B、全为 0 C、全为 1 D、为有用数据 RS-232C 标准的电气特性规定逻辑“1”电平为(C )
22、。A、00.4V B、00.8V C、-3V-15V D、+3V+15V 在异步串行通信中,使用波特率来表示数据的传送速率,它是指(A )。A、每秒钟传送的二进制位数 B、每分钟传送的字节数 C、每秒钟传送的字符数 D、每秒钟传送的字节数 在异步串行传输时,如果规定采用 7 位数据位、偶校验和 2 位停止位,在接收时,如果接收到 7 位数据和 1 位校验位后,再接收到一位高电平信号和一位低电平信号,其结果表示(B )。A、一个字符的数据已正确接收 B、传输中出现了帧错 C、传输中出现了奇偶错 D、已经开始接收下一个字符 当 8255A 工作在方式 1 时,端口 C 被分为两个部分,分别作为端口
23、 A、端口 B 的控制信息与状态信息。这两个部分的划分是(B )。A、端口 C 的高 4 位(PC7PC4)和低 4 位(PC3PC0)B、端口 C 的高 5 位(PC7PC3)和低 3 位(PC2PC0)C、端口 C 的高 3 位(PC7PC5)和低 5 位(PC4PC0)D、端口 C 的高 6 位(PC7PC2)和低 2 位(PC1PC0)8255A 芯片具有(B )个端口。A、2 B、3 C、4 D、5 8255A 能实现双向传送功能的工作方式为(C )。A、方式 0 B、方式 1 C、方式 2 D、方式 3 8255A 有三种方式可供选择,其中方式 2 双向选通输入/输出数据传送,仅限
24、于(A )。A、端口 A B、端口 B C、C 口的高四位 D、C 口的低四位 如果 8255A 的 PA 口工作于方式 2,B 口可工作于(C )工作方式。A、方式 0 B、方式 1 C、方式 0 或方式 1 D、方式 2 若采用 8255A 的 PA 口输出控制一个七段 LED 显示器,8255A 的 A 口应工作于(A )。A、方式 0 B、方式 1 C、方式 2 D、以上 3 种中的任一方式 当 8255A 的 PA 口工作在方式 1 的输入时,对 PC4 置位,其作用是(D )。A、启动输入 B、停止输入 C、允许输入 D、开放输入中断 8255A 的(C )一般用作控制或状态信息传
25、输。A、端口 A B、端口 B C、端口 C D、端口 C 的上半部分 8255A 的 PA 口工作在方式 2,PB 口工作在方式 1 时,其 PC 端口(D )。A、用作两个 4 位 I/O 端口 B、部分引脚作联络,部分引脚作 I/O C、作 8 位 I/O 端口,引脚都为 I/O 线 D、全部引脚均作联络信号 8255A 工作在方式 1 的输出时,信号的低电平表示(C )。A、输入缓冲器满信号 B、输入缓冲器空信号 C、输出缓冲器满信号 D、输出缓冲器空信号 对 8255 的 C 口 D4 位置 1 的控制字为(B )。A、00000110B B、00001001B C、00000100
26、B D、00000101B 对 8255A 的端口 A 工作在方式 1 输入时,C 口的(C )一定为空闲的。A、PC4,PC6 B、PC2,PC3 C、PC6,PC7 D、PC5,PC6 8255A 具有方式 1 的端口有(A )。A、端口 A 和端口 B B、端口 B 和端口 C C、端口 C D、端口 A 和端口 C 8255A 的方式选择控制字为 80H,其含义是(D )。A、A、B、C 口全为输入 B、A 口为输出,其它为输入 C、A、B 为方式 0 D、A、B、C 口均为方式 0,输出 8255A 的工作方式字为 100100000B,则工作在输入方式的有(A )。A、A 口 B、
27、B 口 C、C 口高 4 位 D、C 口低 4 位 存储器是计算机系统中的记忆设备,它主要用来(C )。A、存放数据 B、存放程序 C、存放数据和程序 D、技术资料 某微型计算机系统,操作系统在软磁盘上,内存应该采用(C )。A、RAM B、ROM C、RAM 和 ROM D、SRAM 和 DRAM 和外存储器相比,内存储器的特点是(B )。A、容量大,速度快,成本低 B、容量小,速度快,成本高 A、容量大,速度慢,成本低 B、容量小,速度快,成本低 若 256KB 的 SRAM 具有 8 条数据线,则它具有(B )地址线。A、10 B、16 C、20 D、32 存储器进行访问时,地址线有效和
28、数据线有效的时间关系应该是(C )。A、同时有效,同时无效 B、数据线先有效 C、地址线先有效 D、以上均可 在研制某一计算机应用系统的过程中,存储监控程序的存储器应该选用(D )。A、RAM B、PROM C、ROM D、EPROM 下列 4 条叙述中,属于 RAM 特点的是(A )。A、可随机读写数据,断电后数据全部丢失 B、可随机读写数据,断电后数据不会丢失 C、只能顺序读写数据,断电后数据部分丢失 D、只能顺序读写数据,断电后数据全部丢失 使用芯片构成 32KB 存储区共需要(B )。A、8 片 B、16 片 C、32 片 D、64 片 下列存储器中,断电后信息不会丢失的是(D )。A
29、、DRAM B、SRAM C、CACHE D、ROM CPU 直接访问的存储器是(A )。A、内存储器 B、软磁盘 C、硬磁盘 D、光盘 存储器系统中,通常 SRAM 芯片用控制信号有(B )。A、READY B、C、ALE D、由 8086/8088 构成的计算机对存储器进行读写操作时,信守合同线必须满足的条件是(D )。A、=0 =0 B、=0 =1 C、=1 =1 D、=1 =0 74LS138 为 38 译码器芯片,要使其引脚的某一位为 0,则正确的控制端电平为(C )。A、G=0 =0 =0 B、G=1 =1 =1 C、G=1 =0 =0 D、G=0 =1 =1 具有电可擦除的只读存
30、储器是(D )。A、ROM B、PROM C、EPROM D、E2PROM 下列 4 条叙述中,错误的是(C )。A、RAM 的信息断电后会自动丢失 B、ROM 信息断电后不变 C、EPROM 是电可擦可编程只读存储器 D、E2PROM 中的程序可在线改写 8 位 D/A 转换器的分辩率能给出满量程电压的(D )。A、B、C、D、当 8255A 的 PC4PC7 全部为输出线时,表明 8255A 的 A 端口工作方式是(A )。A、方式 0 B、方式 1 C、方式 2 D、任何方式 8 位 D/A 转换器的精度是,则最大可能误差是(D )。A、B、C、D、在 ADC0809 中,当 ADDC、
31、ADDB、ADDA 为(B )时选中 IN1。.A、000 B、001 C、010 D、110 A/D 转换器的性能指标常用一组基本参数来表示,主要有(A )。A、分辨率、精度和转换时间 B、分辨率、精度和建立时间 C、分辨率、相对精度和转换时间 D、分辨率、绝对精度和转换时间 ISA 总线和 PCI 总线各自定义数据宽度分别为(B )。A、16,16 B、16,32 C、32,32 D、32,16 总线的宽度用数据总线的条数来表示,其单位是(A )。A、位 B、字节 C、字 D、双字 通常把各种板卡上实现芯片间相互连接的总线称为(B )。A、片内总线 B、片间总线 C、系统总线 D、外部总线
32、 总线是微处理器、内存储器和 I/O 接口之间相互交换信息的公共通路。总线中的控制总线是(D )的信息通道。A、微处理器向内存储器传送的命令信号 B、外界向微处理器传送的状态信号 C、A、微处理器向 I/O 接口传送的命令信号 D、以上 A、B、C 都正确 ISA 总线是由(A )扩展而成的。A、PC 总线 B、EISA 总线 C、VL 总线 D、PCI 总线 EISA 总线是由(D )扩展而成的。A、PCI 总线 B、PC 总线 C、VL 总线 D、ISA 总线 微处理器只启动外设而不干预传送过程的传送方式是(B )方式。A、中断 B、DMA C、查询 D、无条件 在查询传送方式中,CPU
33、要对外设进行读出或写入操作前,必须先对外设(B )。A、发控制命令 B、进行状态检测 C、发 I/O 端口地址 D、发读/写命令 在数据传送的控制方式中,(D )对处理器的依赖最小。A、DMA 传送 B、查询传送 C、中断传送 D、IO 处理机传送 设异步传输时,每个字符对应 1 个起始位,7 个信息位,1 个奇偶校验位和 1 个停止位,如果波特率为 9600b/s,则每秒钟传输的最大字符数为(C )。A.9600 B.96 C.960 D.1200 当 INTEL 8253 可编程计时器/计数器的 RW1、RW0 定为 11 时,写入计数值时的顺序为(C )。A、先写高 8 位,再写低 8
34、位 B、16 位同时写入 C、先写低 8 位,再写高 8 位 D、只写高 8 位,低 8 位自动写入 中断类型码为 8 的中断服务程序入口地址放在内存地址为(D )开始的 4 个单元中。A.8 B.0 C.32H D.32 初始化时 8259A 没有对优先级管理方式编程时,则 8259A 自动进入(A )方式。A、自动循环 B、完全嵌套 C、特殊循环 D、特殊屏蔽 当有如下中断请求时,微处理器执行完当前指令后,优先响应(B )。A.INT0 B.NMI C.INTR D.单步中断 中断自动结束方式是自动将 8259A(A )相应位清零。A、ISR B、IMR C、IRR D、ICW 当 D/A
35、 转换器双极性输出时与单极性输出相比,(B )。A、输出范围扩大一倍,灵敏度不变 B、输出范围扩大一倍,灵敏度降低一半 C、输出范围不变,灵敏度扩大一倍 D、输出范围扩大一倍,灵敏度扩大一倍 在 8086 系统中,规定内存中地址(A )的内存单元存放中断服务程序入口地址(中断向量),称为中断向量表。A、00000H003FFH B、80000H803FFFH C、7F000H7F3FFH D、FFC00HFFFFFH 为使工作在一般完全嵌套方式的 8259A 中断控制器能接受下一个中断请求,在中断服务程序结束处应(C )。A、直接执行 IRET 指令 B、先执行 POP 指令 C、发送普通 E
36、OI 指令 D、不用任何处理,8259 会自动进行有关处理 8086 的 20 位地址总线是(C )形成的。A、由段基地与偏移量直接相加 B、段基址右移 4 位后与偏移量相加 C、段基址左移 4 位后与偏移量相加 D、段基址乘以 2 后与偏移量相加 关于 BCD 数说法正确的是(B )。A、BCD 数 53H 代表十进制数 83 B、6EH 不是合法的 BCD 数 C、在汇编语言中 BCD 数的加法运算与二制数没有区别 D、压缩的 BCD 数用 8 位表示一个 BCD 数 关于分时复用的总线,说法不正确的是(D )。A、采用分时复用的地址数据总线可以有效减少芯片的引脚数 B、分时复用的地址数据
37、总线上的地址信号必须锁存 C、为使用分时复用的地址数据总线,CPU 必须提供 ALE 信号 D、8086 中只有分时复用的地址数据总线 8086 的存储器寻址方式计算的是(D )。A.存储器的物理地址 B.存储器的逻辑地址 C.存储器的段基址 D.存储器的有效地址 关于半导体存储器说法正确的是(D )。A、只读存储器的内容可以被改写 B、静态储存器是指内容不变化的存储器 C、对动态存储器的读是破坏性读,因此读完后要进行写回 D、静态存储器所用元件比动态存储器的多 中断传送方式与 DMA 方式相比较,(B )。A、DMA 方式的实时性好,能快速响应外设的请求 B、DMA 方式开销小,传送速度比中
38、断快 C、它们都要 CPU 进行控制,所以二者的差别并不明显 D、DMA 方式时,8237 可以提供所有的地址信号 在串行通信中,每秒传送 120 个字符,每个字符有 1 位起始位,1 位终止位,1 位奇偶检验位,7 位数据位,则传送的波待率为(A )。A、1200 B、120 C、840 D、960 下面的数据中有 7 位是数据位,1 位是校验位,如采用奇校验正确的是(C )。A、00011101 B、11011011 C、10101011 D、11100111 设(101)x=(41)16,则 X 是(C )进制。A、6 B、10 C、8 D、2 用 16 位二进制补码表示一个带符号数,其
39、最小数为(C )。A、-0 B、-32767 C、-32768 D、-65536 内存某字节单元中存放的二进制代码为 94H,若将它看作是一个压缩的 BCD 码,则对应的数为(D )。A、148 B、-20 C、-108 D、94 采用偶校验。则 0011011 的校验位的值是(A )。A、0 B、1 C、0 和 1 都可以 D、无法确定 8 位二进制补码表示的带符号数 10000000B 及 11111111B 的十进制数值分别是(D )。A、128 和 255 B、128 和-1 C、-128 和 255 D、-128 和-1 十进制无符号数 7.5 用二进制表示应该是(A )。A、011
40、1.1000B B、0111.0101B C、0111.1111B D、0111.0111B 字符“A”的 ASCII 码是(C )。A、65H B、0AH C、41H D、A0H 下列 4 个无符号数,其中最小的是(D )。A、50D B、52Q C、2BH D、101001B 一个 8 位二进制整数,若采用补码表示,由 3 个“0”和 5 个“1”组成,则最小值为(D )。A、-120 B、-8 C、-112 D、-11 8086CPU 中用于中断请求输入的引脚信号是(A )。A、INTR 和 NMI B、INT 和 NMI C、INTR 和 INTA D、INTE 和 INET CPU
41、响应单个可屏蔽中断的条件是(D )。A、CPU 开中断 B、外设有中断请求 C、外设中断请求信号不屏蔽 D、同时满足上述 A、B、C 要求,且正在执行的指令执行完毕 8086/8088 的存储器可以寻址 1MB 空间,在对 I/O 进行访问时,20 位地址中只有(C )有效。A、高 16 位 B、高 8 位 C、低 16 位 D、低 8 位 8086CPU 有两种工作模式,即最小工作模式和最大工作模式,它由(B )决定。A、B、C、D、HOLD 最小工作模式的特点是(A )。A、CPU 提供全部的控制信号 B、由编程进行模式设定 C、不需要用 8286 收发器 D、需要总线控制器 8288 8
42、086 最大工作模式的特点是(C )。A、M/IO 引脚可直接引用 B、由编程进行模式设定 C、需要总线控制器 8288 D、适用于单一处理机系统 某一 SRAM 芯片其容量为 2KB(2K8),除电源和接地线之外,该芯片引出线的最小数目是(D )。A、24 B、26 C、20 D、22 8086CPU 在响应外部 HOLD 请求后将(D )。A、转入特殊中断服务程序 B、进入等待周期 C、只接收外部数据 D、所有三态引脚处于高阻,CPU 放弃对总线控制 8086 在执行 IN AL,32H 指令时,OIM/和RDT/的状态为(C )。A、1,0 B、1,1 C、0,0 D、0,1 I/O 端
43、口的独立编址方式特点有(B )。A、地址码较长 B、需专用的 I/O 指令 C、只需存储器取指令 D、译码电路较简单 IBM PC 微机中将内存分为若干个逻辑段,每个段的容量为(D )。A、等于 64K B、小于 64K C、大于等于 64K D、小于等于 64K 指令 MOV BX,DATASI采用的寻址方式是(D)。A、立即寻址 B、寄存器间址 C、直接寻址 D、寄存器相对寻址 指令 MOV NEXT+16,AX 采用的寻址方式是(C )。A、立即寻址 B、寄存器间址 C、直接寻址 D、寄存器相对寻址 指令 MOV BP+SI,DX 采用的寻址方式是(B )。A、变址寻址 B、基址加变址
44、C、间接寻址 D、立即寻址 指令 XOR BL,BX+SI的操作数一般放在内存中的(A )。A、数据段中 B、堆栈段中 C、附加段中 D、代码段中 指令 OR AL,BP+SI的操作数一般放在内存中的(B )。A、数据段中 B、堆栈段中 C、附加段中 D、代码段中 指令 LEA BX,TAB 执行后,其结果是(C )。A、将 TAB 中内容送 BX B、将 TAB 的段基址送 BX C、将 TAB 的偏移地址送 BX D、将 TAB 所指的存储单元的内容送 BX 不需要访问内存的寻址方式是(B )。A、直接寻址 B、立即寻址 C、间接寻址 D、变址寻址 下列哪条指令是正确的?(C )。A、MO
45、V DX,0200H B、MOV AX,SIDI C、MOV BP,AX D、MOV BYTE PTRBX,1000 若标志寄存器的 CF 位置“1”,反映操作结果(A )。A、有进位或借位 B、无进位或借位 C、结果为零 D、结果不为零 若 AX=9305H,BX=6279H,8086CPU 执行 ADDAX,BX 后,再执行 INTO 指令,则会(B )。A、进入 INTO 中断服务子程序 B、执行 INTO 后面的指令 C、死机 D、显示器显示 OVERFLOW 对于下列程序段可用指令(B )完成相同功能。AGAIN:MOV ES:DI,AL INC DI LOOP AGAIN A、RE
46、P MOVSB B、REP STOSB C、REP LODSB D、REPE SCASB 条件转移指令 JE NEXT,能转移到语句标号为 NEXT 执行的条件是(C )。A、ZF=0 B、CF=0 C、ZF=1 D、CF=1 当使用串处理指令 CMPSW 寻找两串中的不同数据时,应使用的重复前缀为(C )。A、REP B、RPT C、REPZ D、REPNZ 将累加器 AX 的内容清零的正确指令是(B )。A、AND AX,FFH B、XOR AX,AX C、SBC AX,AX D、CMP AX,AX 条件转移指令 JNZ NEXT,能转移到语句标号为 NEXT 执行的条件是(A)。A、ZF
47、=0 B、CF=0 C、ZF=1 D、CF=1 下列属于锁存器芯片的有(C )。A、74LS244 B、74LS138 C、74LS373 D、Intel8253 在微机系统中,为了提高 CPU 系统数据总线的驱动能力,可采用(C )。A、译码器 B、多路转换器 C、双向三态缓冲器 D、采样保持器 CPU 传送数据最快的 I/O 方式是(D )方式。A、中断 B、查询 C、DMA D、无条件 8086/8088 的中断是向量中断,其中断服务程序的首地址由(D )提供。A、外设中断器 B、CPU 的中断逻辑电路 C、从中断控制器读回中断类型号左移 2 位 D、由中断类型号指向的向量地址表中读出
48、若 8086 系统采用单片 8259A,其中断类型码为 25H,中断服务程序的入口地址为 0100:7820H,则相应的中断矢量即从该地址开始,连续 4 个存储单元存放的内容为(A )。A、0094H:20H,78H,00H,01H B、0100:01H,00H,78H,20H C、0094H:01H,00H,78H,20H D、0100:20H,78H,00H,01H 若 8253 的计数频率为 1MHZ,每个通道的最大定时时间为(D )。A、32.64ms B、97.92ms C、48.64ms D、65.536ms 197、在 8255A 中可以进行按位置位/复位的端口是(C )。A、端口 A B、端口 B C、端口 C D、端口 A,B