实验一用VHDL语言设计组合逻辑电路.pdf

上传人:hg158****2095 文档编号:80924299 上传时间:2023-03-23 格式:PDF 页数:10 大小:637.27KB
返回 下载 相关 举报
实验一用VHDL语言设计组合逻辑电路.pdf_第1页
第1页 / 共10页
实验一用VHDL语言设计组合逻辑电路.pdf_第2页
第2页 / 共10页
点击查看更多>>
资源描述

《实验一用VHDL语言设计组合逻辑电路.pdf》由会员分享,可在线阅读,更多相关《实验一用VHDL语言设计组合逻辑电路.pdf(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、百度文库-好好学习,天天向上-1 实验一 用 VHDL 语言设计组合逻辑电路 一、实验目的:掌握用 VHDL 语言设计组合逻辑电路的方法。熟悉 Quartus的操作。二、实验仪器:PC 机一台 三、实验内容:1.用 VHDL 语言设计 4 选 1 数据选择器。2.用文本输入法输入 3.建立工程,编译,改错,直至编译通过 4.仿真,验证所设计电路的正确性 四、操作步骤:1、在所使用的计算机数据盘里建立自己的文件夹 2、打开 QuartusII 3、单击工具栏中的 new,在出现的对话框中选择 VHDL File,点击 OK。4、输入设计程序。输入结束后,将程序保存在自己的文件夹中。注意:存盘的文

2、件名应该跟实体名相同。5、创建工程。创建工程有两种方法:第一种方法是在保存文件后出现的对话框百度文库-好好学习,天天向上-2 中点击是,按提示进行操作;6、7、8、9、10、第二种方法是在出现的对话框点击否。11、12、第一种方法的具体过程:13、点击是,出项下面的框 14、15、点击Next,出项 百度文库-好好学习,天天向上-3 16、17、不需要任何修改,继续点击Next,出项 18、19、继续点击 Next,在后面出现的框图中继续点击 Next,直到没有 Next选项,点击Finish,这样就完成工程的创建。第二种方法的具体过程:点击否 此时要创建工程,点击菜单 File 下的“New

3、 Preject Wizard”。出现框图:百度文库-好好学习,天天向上-4 点击Next,出项 点击最上一行右边的,寻找你的文件所在的文件夹,点击要创建工程的文件名,点击打开(或双击要创建工程的文件名),出现 百度文库-好好学习,天天向上-5 项目名称和文件名称相同。点击Next,出现 点击,在出现的对话框点击文件名,点击打开,出现 百度文库-好好学习,天天向上-6 点击右边的add,出现 点击Next,在后面出现的框图中继续点击Next,直到没有Next选项,点击Finish,这样就完成工程的创建。20、观察 QUARTUS 界面 百度文库-好好学习,天天向上-7 21、22、23、点击箭

4、头所指图标,观察箭头上方的变化,点击+号,双击出项的文件 24、25、全程编译。26、27、点击箭头所指图标,开始全程编译。如果有错误,编译会自动停止,出现 百度文库-好好学习,天天向上-8 28、29、点击确定,按提示到文件中修改错误,保存文件,继续点击全程编译的图标,如还有错误,继续上面的步骤。如没有错误,会自动完成编译 30、点击确定。31、时序仿真 从仿真结果说明电路的功能。单击 new,在出现的对话框中选择第二个标签“Other Files”,选择 Vector Waveform File,点击 OK。选择菜单 View 下“Utility Windows”中的“Node Finde

5、r”,出现“Node Finder”对话框。“Node Finder”对话框中,上面中间的“Filter”右边下拉百度文库-好好学习,天天向上-9 列表框中选择“Pins:all”,点击“list”,将出现的端口信息按需要拖入波形窗口。设置输入波形,保存波形文件。如需要修改仿真时间,点击 Edit 菜单下 End Time。保存波形文件。时序仿真。仔细读仿真报告,判断电路的正确性;如不正确,修改程序,重新编译,仿真,直至设计的电路完全正确。时序仿真可参照教科书P100。关闭工程,准备下一个实验内容。点击菜单 File 下的 close project,关闭当前工程。如需要打开工程,点击菜单 F

6、ile 下的 open project,选择文件夹,选择要打开的工程名,点击打开。五、思考题:用 VHDL 语言编写 8 位奇偶校验电路。当 8 位中有奇数个 1 时输出为 1。六、实验报告要求:写出正确的程序,并简要说明实验中遇到的问题及解决方法。Library ieee;百度文库-好好学习,天天向上-10 Use mux41a is port(s:in std_logic_vector(1 downto 0);d0,d1,d2,d3:in std_logic;y:out std_logic);End mux41a;Architecture ab of mux41a is Begin y=d0 when s=“00”else d1 when s=“01”else d2 when s=“10”else d3;End ab;

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 工作报告

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁