《计算机组成与结构试题及答案.pdf》由会员分享,可在线阅读,更多相关《计算机组成与结构试题及答案.pdf(21页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、CPU与I/0接口电路 内存与外设 CPU与内存 内存与内存 (0013)计算机组成原理复习思考题 一、单项选择题 1.下列()属于应用软件。操作系统编译系统 2.计算机的字长决定了(指令直接寻址能力 计算机的运算速度 3.主板上高速缓冲存储器 CACHE是设在(主存与CPU之间 接口板上 进位计数制中的最大数是指(一个数允许使用的最大数码 一个固定的常数值 相联存贮器是按(4 5 连接程序文本处理 计算机的运算精度 计算机的高低档次)。主存与外存之间 CPU内部)。一个数位允许使用的数码个数 数码在数据中的不同位置)进行寻址的存贮器。堆栈方式 内容指定方式 地址方式与堆栈方式 总线中地址线的
2、作用是(用于选择存储器单元 用于选择存储器单元及用于选择进行信息传输的设备 7.某计算机字长 32位,其存储容量为128KB,若按字编址,064K 016K 08K&基址寻址方式中,操作数的有效地址等于(6 用于选择进行信息传输的设备 地址信号 那么它的寻址范围是(032K 堆栈指示器内容加上位移量 程序计数器内容加上位移量 基值寄存器内容加上位移量 变址寄存器内容加上位移量 9目前大多数集成电路生产中,所采用的基本材料为(单晶硅 非晶硅 锑化钼 10.CRT的分辨率为1024 X 1024像素,像素颜色数为 256KB 512KB 2MB 11.CPU内由许多部件组成,其核心部件是(累加寄存
3、器 算术运算部件 12.用某个寄存器中操作数的寻址方式称为(直接 间接 寄存器直接 13.二级高速缓冲存储器 CACHE是设在()。主存与CPU之间 主存与外存之间 接口板上 CPU内部 14.主-辅存储器的目的是()。解决CPU和主存之间的速度匹配问题)。硫化镉 512,则刷新存储器容量是(1MB)。ALU部件 多路开关)寻址。寄存器间接 扩大CPU中通用寄存器的数量 既扩大主存储容量又扩大 15.在机器数()中,零的表示形式是唯一的。原码 补码 移码 反码 16.为了便于实现多级中断,保存现场信息最有效的办法是采用(通用寄存器 堆栈 存储器 外存 17.DMA专送是实现()之间信息高速传送
4、的扩大主存储器的容量 CPU通用寄存器数量 18.磁盘转速提高一倍,则()。平均等待时间缩小一半 影响查道时间 19.用补码表示的定点小数,其表示范围为(-1 X 1-K X 1 20.直接、间接、立即三种寻址方式指令的执行速度由快到慢的顺序列是(直接、间接、立即 不确定 直接、立即、间接 立即、直接、间接 21.符号不相同的两数相减是(一定会产生溢出的 22.某SRAM芯片,存储容量为 64,16 23.闪速存储器称为 光盘 指令周期是指(24.16,16)。固态盘)。)。可能产生溢出的一定不产生溢出以上都不是 64K X 16位,该芯片的地址线和数据线数目为(64,8 16,64 硬盘 软
5、盘 25.CPU从主存取出一条指令的时间 CPU从主存取出一条指令加上 浮点数比定点小数和整数的使用(CPU执行一条指令的时间 CPU执行这条指令的时间 时钟周期时间;差不多 更复杂 更方便 更慢 符号相同的两数相减是()。会产生溢出的 是不会产生溢出的 不一定产生溢出 以上都不是 常用的虚拟存储系统由(。两级存储器组成,其中辅存是磁表面存储器。cache主存 主存一辅存 cache 辅存 通用寄存器一主存 28要用256 X 16位的存储器芯片组成 2 4 8 29.磁盘上的磁道是()。记录密度不同的同心圆 一条阿基米德螺线 30.系统总线中地址线的功能是(选择主存单元地址 选择外存地址 2
6、6.27.4K字节存储器,需要这样的存储器芯片数为(16 记录密度相同的同心圆 两条阿基米德螺线)。选择进行信息传输的设备 指定主存和I/O设备接口电路的地址 31在CPU中跟踪指令后继地址的寄存器是()。主存地址寄存器 程序计数器 指令寄存器 状态条件寄存器 32.至今为止,计算机中的所有信息仍以二进制方式表示的理由是()。节约元件运算速度快 物理器件的性能决定 信息处理方便 33.贮存器是计算机系统的记忆设备,它主要用来()。存放数据 存放程序 存放数据和程序 存放微程序 34.磁盘驱动器向盘片磁层记录时采用(。方式写入。并行 串行 并一串行 串一并行 35.DMA方式指直接依靠硬件实现主
7、机 I/O设备间(。数据直接传送。软件位成组块 36运算器的主要功能是进行(。运算。逻辑算术初等函数逻辑与算术 37.用于对某个操作数在内存的寻址方式称为(。寻址。其存取速度也提高一倍 存取速度不变)。-K XW 1-1 -1/2 成立。B、x1必须为1,D、x1必须为0,A、BCD 码 4、在下列机器数 A、原码 B、补码 5、设X:#=1.x1x2x3x4,当满足 A、x1必须为1,x2x3x4至少有一个为 C、x1必须为0,x2x3x4至少有一个为 C、时,1 1 D、ASC n 码 原码和反码 x2x3x4任意 x2x3x4 任意 6、假定下列字符码中有奇偶校验位,但没有数据错误,采用
8、偶校验的字符码是 A、11001011 7、在CPU中,跟踪后继指令地址的寄存器是 A、指令寄存器 B、程序计数器 8、EPROM 是指 A、读写存储器 C、可编程的只读存储器 9、堆栈寻址方式中,设 A为累加器,作的动作顺序是(A)7 MSP,(SP)A、(MSP)7A,(SP)+1 7 SP B、11010110 C、11000001 O C、地址寄存器 D、11001001 D、状态条件寄存器 B、只读存储器 D、光擦除可编程的只读存储器 SP为堆栈指示器,MSP为SP指示的栈顶单元。如果进栈操 17 SPo 那么出栈操作的动作顺序应为 B、(MSP)7A,(SP)17 SP C、10、
9、(SP1)7 SP,(MSP)7A D、(SP)+1 7 SP,(MSP)7 A 下面尾数(1位符号位)的表示中,不是规格化的尾数的是 010011101(原码)010111111(补码)A、C、11、在主存和CPU之间增加 A、增加内存容量 C、解决CPU和主存之间的速度匹配问题 12、CPU主要包括 A、控制器 C、运算器和主存 13、设变址寄存器为 为 B、110011110(原码)D、110111001(补码)cache存储器的目的是。B、提高内存可靠性 D、增加内存容量,同时加快存取速度 O B、控制器、运算器、cache D、控制器、ALU和主存 X,形式地址为 D,(X)表示寄存
10、器 X的内容,变址寻址方式的有效地址 A、EA=(X)+D B、EA=(X)+(D)C、EA=(X)+D)14、信息只用一条传输线,且采用脉冲传输的方式称为 A、串行传输 B、并行传输 C、并串行传输 15、下述I/O控制方式中,主要由程序实现的是。A、PPU(外围处理机)方式 B、中断方式 C、DMA方式 D、通道方式 16、系统总线中地址线的功能是 A、用于选择主存单元地址 D、EA=(X)+(D)o 分时传输 O B、用于选择进行信息传输的设备 C、用于选择外存地址 D、用于指定主存和I/O设备接口电路的地址 17、CRT的分辨率额为1024 X 1024,颜色深度为8位,则刷新存储器的
11、存储容量是 A、2MB B、1MB C、8MB D、1024B 18、设寄存器位数为 8位,机器数采用补码形式(含一位符号位)。对应于十进制数-27,寄存器内为 A、27H B、9BH 19、根据国标规定,每个汉字在计算机内占用 A、一个字节 B、二个字节 C、三个字节 D、四个字节 20、某一 SRAM芯片,其容量为 512 X 8位,考虑电源端和接地端,该芯片引出线的最小数目应 为 C、E5H D、5AH 存储。A、23 B、25 C、50 D、19 二、填空题:(每空1分,共20分)设 X=0.1011,则X补为 汉字的、数控机床是计算机在 计算机软件一般分为 RISC的中文含义是 1、
12、3、4、5、O 是计算机用于汉字输入、内部处理、输出三种不同用途的编码。方面的应用,邮局把信件自动分拣是在计算机 方面的应用。和 两大类。;CISC的中文含义是 对动态存储器的刷新有两种方式,它们是 和。机器字长16位,表示浮点数时,阶码 6位(阶符1位),尾数10位(数符1位),则浮点补码 表示时,最大浮点数是,绝对值最小的非 0的正数是 8、在存储系统的 Cache与主存层次结构中,常会发生数据替换问题,此时我们较常使用的替换算 法有 和 等。9、一条指令实际上包括两种信息即 和 10、按照总线仲裁电路的位置不同,可分为 O 仲裁和 仲裁。三、简答题:(每题5分,共15分)1、CPU中有哪
13、些主要寄存器?简述这些寄存器的功能。2、RISC机器具有什么优点,试简单论述。3、计算机存储系统分那几个层次?每一层次主要采用什么存储介质?其存储容量和存取速度的相 对值如何变化?四、综合题:(共45分)1、求十进制数一123的原码表示,反码表示,补码表示和移码表示(用 位为符号位,真值为 7位)。(本题8分)2、基址寄存器的内容为 3000H,变址寄存器的内容为 02B0H,指令的地址码为 002BH,程序计数 器(存放当前正在执行的指令的地址)的内容为 4500H,且存储器内存放的内容如下:8位二进制表示,并设最高 地址 内容 002BH 3500H 302BH 3500H 二、单项选择题
14、(每题 2分,共40分)I、b 2、c 3、c 4、a 5、d II、b 12、b 13、d 14、c 15、a 三、简答题(每题 5分,共10分)1、映像方式有直接映像,全相联映像,组相联映像三种。直接映像是每个主存块只能放到一个唯 一对应的Cache块中,实现简单但 Cache利用率低;全相联映像是每个主存块可以放到任何一个 Cache块中,最灵活但实现的成本代价最大;组相联映像时每个主存块唯一对应一个 cache组,但 可放到组内任何一个块中,是前两种方式的折中。2、DRAM存储器采用电容存放信息,由于电容漏电,保存信息经过一段时间会丢失,故用刷新保 证信息不丢失。常用的刷新方法有集中式
15、刷新和分布式刷新。四、综合题(共35分)1、(本题7分)(1)、操作控制字段18位,判别测试字段 3位,控存容量是128 X 28;(2)、共16条指令,需112条微指令,控存合适,能满足需要。2、(本题共12分)(1)、X和丫的表示为:32B0H 5600H 32DBH 2800H 3500H 2600H 452BH(1)、(2)、(3)、2500H 若采用基址寻址方式,则取出的操作数是什么?若采用变址寻址(考虑基址)方式,取出的操作数是什么?若采用立即寻址方式,取出的操作数是什么?若采用存储器间接寻址(不考虑基址)方式,取出的操作数是什么?若相对寻址用于转移指令,则转移地址是多少?(本题
16、103、现有SRAM 的芯片?芯片容量为2K X 4位,试用此芯片组成 8K X 8位的存储器,要访问此存储器至少需要多少条地址线?其中片内寻址需几条?(本题 卄歪要多少这样 6分)4、某双面磁盘,容量。(本题6分)5、设浮点数 x=2011 X 0.101100,y=2010 X(0.011010)(1、计算x+y;(阶码与尾数均用补码运算)。(2、计算x X y;(阶码用补码运算,尾数用原码一位乘)自测试卷A参考答案 一、填空题(每空1分,共15分)分开计算,相乘两数符号位的异或值。匹配CPU和主存之间的速度 超大规模集成电路,精简指令系统计算机,直接存储器存取 地址总线,数据总线,读写控
17、制线 每面有 220道,已知磁盘转速 r=3000转/分。数据传输率为 175000B/S。求磁盘总。(本题15分)1、4、52、移,补 7、存储器 3、水平,垂直(访问),动态随机读写存储器。6、b 7、b 8、c 16、d 17、d 18、c 9、d 10、c 19、a 20、d X 阶码:1111 尾数:01011 Y 阶码:0010 尾数:10101 (2)、对阶:Ex Ey=11.101 保留Ey,X尾数右移、规格化:已经是、舍入:尾数:11.0110、尾数 10110 值:一0.1010 X 22 3、(本题共16分)(1)共需32个芯片,刷新信号周期约为 字块标记6位,组地址7位
18、,块内地址3位。地址 况大致如图:自测试卷B参考答案 3位。、尾数加:得:11.0110011 判溢出:无溢出,故结果为:阶码 0010 15.6卩S,刷新行地址7位;(2)主存(3)连接情 3280H 在 Cache 的 50H 组内。、单项选择题:I、D 2、A II、C 12、二、填空题:(每题 3、D 13、A 1分,共 4、B 14、A 20分)5、A 6、D 15、B 16、D 7、B 8、D 9、D 10、17、C 18、C 19、B 20、B(每空1分,共20分)2、输入码,机内码,字形码 应用软件 10101 系统软件,集中式刷新,分布式刷新 先进先出算法(FIFO),操作码
19、,地址码 三、简答题:(每题5分,共15分)1、CPU有以下寄存器:指令寄存器(IR):用来保存当前正在执行的一条指令。程序计数器(PC):用来确定下一条指令的地址。地址寄存器(AR):用来保存当前 CPU所访问的内存单元的地址。缓冲寄存器(DR):作为CPU和内存、外部设备之间信息传送的中转站。补偿CPU和内 存、外围设备之间在操作速度上的差别。在单累加器结构的运算器中,缓冲寄存器还可兼作为 操作数寄存器。通用寄存器(AC):当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算 时,为ALU提供一个工作区。状态条件寄存器(PSW):保存由算术指令和逻辑指令运行或测试 的结果建立的各种条件码
20、内容。除此之外,还保存中断和系统工作状态等信息,以便使 统能及时了解机器运行状态和程序运行状态。1、4、6、&9、3、自动控制,人工智能 5、精简指令系统计算机,复杂指令系统计算机 7、(1 2 9)近期最少使用算法(10、集中式,X 231、241、LRU),分布式 CPU和系 2、RISC是精简指令系统计算机,它有以下特点:选取使用频率最高的一些简单指令,用但不复杂的指令。指令长度固定,指令格式种类少,寻址方式种类少。只有取数 问存储器,其余指令的操作都在寄存器之间进行。通用寄存器数量相当多。以硬布线控制为主,特别重视编译优化工作,以减少程序执行时间。3、分为高速Cache主存辅存三级层次
21、结构,容量从小到大,速度从高到低。存储介质:Cache SRAM 主存 DRAM 辅存 磁表面存储器 四、综合题:(共45分)1、(本题8分)原码:11111011 2、(本题10分)(1)、3500H 以及很有/存数指令访 大部分指令在一个机器周期内完成。CPU中 不用或少用微指令码控制。一般用高级语言编程,反码:10000100 补码:10000101 移码:00000101(2)、2800H 3、(本题6分)(1)、8片 4、(本题6分)解:因为 所以 N=Dr/r=(3)、002BH(2)、13 条,11 条,Dr=r X N r=3000 转/分(4)、2600H=50 转/秒(17
22、5000B/S)/(50/S)=3500B(5)、452BH 磁盘总容量=3500B X 220X 2=1540000B=1.54MB 5、(本题15分)(1)阶码:11010 尾数:11000000(均为补码)(2)阶码:11010(补码)尾数:11100100(原码)(计算过程略)杭州电子科技大学 2005年攻读硕士学位研究生入学考试计算机组成原理试卷 一、选择题:(32分,每题2分)完整的计算机系统应包括 运算器、存储器、主机和实用程序 CPU是指 运算器、存储器、运算器和控制器 Pentium 是 16 1、A、C、2、A、C、3、A、控制器 o 控制器 位微处理器。B、32 B、外设
23、和主机 D、配套的硬件设备和软件系统 B、控制器 D、运算器、控制器和主存 D、64 C、48 3,正确的表示形式是 用5位的补码机器数来表示十进制数-10011 5、计算机系统中,使用总线来传送信息,完整的一组总线通常包括 A、数据总线、地址总线、控制总线 C、接口总线、系统总线 6、在浮点数编码表示中,机器数由 A、阶码 B、符号 4、B、11101 C、11100 构成,C、尾数 7、算术/逻辑运算单元74181ALU可完成 A、16种算术运算功能 C、16种算术运算功能和16种逻辑运算功能 8、在定点二进制运算器中,减法运算一般通过 A、原码运算的二进制减法器 C、原码运算的十进制加法
24、器 D、01101 o B、数据总线、地址总线 D、底板总线、CPU总线 是隐含规定的。D、基数 E、阶码和尾数 B、16种逻辑运算功能 D、4位乘法运算和除法运算功能 来实现。补码运算的二进制减法器 补码运算的二进制加法器 9、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是 A、阶符与数符相同为规格化数 B、阶符与数符相异为规格化数 C、数符与尾数小数点后第一位数字相异为规格化数 D、数符与尾数小数点后第一位数字相同为规格化数 10、交叉存储器实质上是一种 存储器,它能 A、模块式,并行,多个 B、模块式,C、整体式,并行,一个 D、整体式,11、主存储器和 CPU之间增加cach
25、e的目的是 A、解决CPU和主存之间的速度匹配问题 B、扩大主存储器容量 C、扩大CPU中通用寄存器的数量 D、既扩大主存储器容量,又扩大 CPU中通用寄存器的数量 12、微程序控制器中,机器指令与微指令的关系是 执行 独立的读写操作。串行,多个 串行,多个 A、每一条机器指令由一条微指令来执行 B、每一条机器指令由一段微指令编写的微程序来解释执行 C、每一条机器指令组成的程序可由一条微指令来执行 14、存储周期是指。A、主存中读取一个单元的时间 C、连续两次访问主存单元的最短时间间隔 15、虚拟存储器可以实现 A、提高主存储器的存取速度 B、扩大主存储器的可用存储空间,并能进行自动管理和调度
26、 C、提高外存储器的存取速度 D、扩大外存储器的存储空间 16、常用的虚拟存储系统由 两级存储器组成。A、主存-辅存 B、Cache-主存 C、Cache-辅存 D、通用寄存器-主存 二、计算题:(16分,每题8分)1、已知X=0.1011,Y=0.0101,使用变形补码(双符号补码)求 X+Y补和X Y补,并指出运 算结果有否溢出。2、选用32K X 8位的SRAM芯片构成128K X 16位的主存储器,问:(1)CPU的数据寄存器需要多少位?(2)CPU的地址寄存器需要多少位?(3)共需要多少片 SRAM芯片?三、问答题:(36分,每题6分)按冯?诺依曼计算机体系结构的基本思想设计的计算机
27、硬件系统包括什么?简述SRAM和DRAM的区别?控制器按其结构可以分为哪两类?对比它们的特点。控制器由哪几个部件构成?它们各自有什么功能?Cache有哪几种地址映射方法?简述各自的映射原理和特点?写出指令系统的常见的、基本的寻址方式。四、综合题:1、某机字长 有:MREQ#号)。试问:、若该机主存采用 16K X 1位的DRAM芯片(内部为128X 128阵列)构成最大主存空间,则共 需要多少个芯片?若采用异步刷新方式,单元刷新周期为 2ms,则刷新信号的周期为多少时间?刷 新用的行地址为几位?(8分)、若用4个8K X 4位的SRAM芯片和2个4K X 8位的SRAM芯片构成24K X 8位
28、的RAM存储 区域,起始地址为 0000H,假设SRAM芯片有CS#(片选,低电平有效)和 WE#(写使能,低电 平有效)信号控制端。(1)试画出地址译码方案;写出 RAM的地址范围。(8分)(2)并画出SRAM与CPU的连接图,请标明 SRAM芯片个数、译码器的输入输出线、地址线、D、一条微指令由若干条机器指令组成 13、假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的字符码是 B、11000001 C、01000010 D、11001011 B、主存中写入一个单元的时间 D、主存中访问一个存储单元的平均时间 1、2、35、(66 分)8位,CPU地址总线16位,数据总线8位,存储
29、器按字节编址,CPU的控制信号线(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信 数据线、控制线及其连接。(10分)2、设有浮点数,X=25 X(9/16),Y=23 X(-13/64),阶码用 数用5位(含1位符号位)补码表示。(1)写出X与丫的浮点数表示。(8分)(2)求真值X+Y=?要求写出完整的浮点运算步骤。(8分)2006年攻读硕士学位研究生入学考试计算机组成原理试题 一、选择题:(每空2分,共40分)1、指令系统中采用不同寻址方式的目的主要是(A、实现存储程序和程序控制 缩短指令长度,扩大寻址空间,提高编程灵活性 可以直接访问外设 提供扩展操作码的可
30、能并降低指令译码难度 寄存器间接寻址方式中,操作数处于(4位(含1位符号位)补码表示,尾 B、C、D、2、A、通用寄存器 3、1位奇校验能检测出(A、1位 4、若一台计算机的字长为 A、能处理的数值最大为 B、能处理的数值最多由)中。B、主存 C、程序计数器)存储器错误。B、2位 C、奇数位 2个字节,则表明该机器(2位十进制数 2位二进制数组成 D、堆栈 D、偶数位 C、在CPU中能够作为一个整体加以处理的二进制代码为 D、在CPU中运算的结果最大为 2的16次方 5、CPU 是指()。A、运算器 B、控制器 C、运算器和控制器 6、主存储器和 CPU之间增加cache的目的是(A、解决CP
31、U和主存之间的速度匹配问题 B、扩大主存储器容量 C、扩大CPU中通用寄存器的数量 D、既扩大主存储器容量,又扩大 CPU中通用寄存器的数量 7、在浮点数编码表示中,()在机器数中不出现,是隐含的。A、基数 B、尾数 C、符号 8、微程序控制器中,机器指令与微指令的关系是(A、每一条机器指令由一条微指令来执行 B、每一条机器指令由一段微指令编写的微程序来解释执行 C、每一条机器指令组成的程序可由一条微指令来执行 D、一条微指令由若干条机器指令组成 9、交叉存储器实质上是一种(A、模块式,并行,多个 C、整体式,并行,一个 10、假定下列字符码中有奇偶校验码,11010110)。B、从主存取出一
32、条指令 A、11001011 B、11、控制器的功能是(A、产生时序信号 16位 D、运算器、控制器和主存 D、阶码)。)执行()独立的读写操作。多个 多个)存储器,它能(B、模块式,串行,D、整体式,串行,但没有数据错误,采用偶校验的字符码是(C、11000011 D、11001011 C、完成指令操作码译码 D、从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令 12、虚拟存储器可以实现(A、提高主存储器的存取速度 B、扩大主存储器的存储空间,并能进行自动管理和调度 C、提高外存储器的存取速度 D、扩大外存储器的存储空间 13、计算机的存储器采用分级方式是为了(
33、)。A、减少主机箱的体积 B、解决容量、价格、速度三者之间的矛盾 C、保存大量数据方便 D、操作方便 14、32个汉字的机内码需要(A、8字节 B、64字节 15、有关Cache的说法正确的是(A、只能在CPU以外 C、只能在CPU以内 16、相联存储器是按(A、地址指定方式 C、内容指定方式 17、在机器数(。中,C、32字节 D、16字节)。B、CPU内外都可以设置 Cache D、若存在Cache,CPU就不能再访问主存。进行寻址的存储器。B、堆栈存储方式 D、地址指定方式与堆栈存储方式结合 零的表示形式是唯一的。C、补码和移码 D、原码和反码。来实现。A、原码 B、补码 18、在定点二
34、进制运算中,减法运算一般通过(A、原码运算的二进制减法器 C、补码运算的十进制加法器 19、状态寄存器用来存放(A、算术运算结果 C、运算类型 20、与微指令的执行周期对应的是(A、指令周期 B、机器周期 二、填空题:(每空2分,共34分)1、在减法运算中,正数减(。数可能产生溢出,此时的溢出为(补码运算的二进制减法器 补码运算的二进制加法器 逻辑运算结果 算逻运算及测试指令的结果状态 D、)。C、节拍周期 D、时钟周期)溢出;负数减()数可 能产生溢出,此时的溢出为(。溢出。2、原码一位乘法中,符号位与数值位(),运算结果的符号位等于(3、码值80H:若表示真值0,则为(。码;若表示真值一1
35、28,则为(。码;若表示真值一127,则为(。码;若表示真值一0,则为()若凶补=1000,则X的十进制真值为(RISC指令系统的最大特点是:()、(微指令格式分为(。型微指令和()硬布线控制器的速度比微程序控制器(码。4、5、6、7、)。等。型微指令,其中,前者的并行操作能力比后者强。),(。控制器组成较规范、修改方便。三、综合题:(76分)(10 分)已知 X=0.11011,Y=0.10101,(6 分)已知 X=0.1011,Y=0.0101,求X/2补,X补。(20分)8K X 4的EPROM存储器芯片组成一个 16K X 8的半导体只读存储器,问:(3分)数据寄存器多少位?1、2、4、1)用变形补码计算 X+Y,X Y,并判断是否溢出。(2)(3分)地址寄存器多少位?(3)(3分)共需要多少个这样的存储器芯片?(4)(11分)画出此存储器的组成框图。