时序逻辑电路课件.pptx

上传人:莉*** 文档编号:80057991 上传时间:2023-03-22 格式:PPTX 页数:55 大小:3.11MB
返回 下载 相关 举报
时序逻辑电路课件.pptx_第1页
第1页 / 共55页
时序逻辑电路课件.pptx_第2页
第2页 / 共55页
点击查看更多>>
资源描述

《时序逻辑电路课件.pptx》由会员分享,可在线阅读,更多相关《时序逻辑电路课件.pptx(55页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、第六章时序逻辑电路第六章时序逻辑电路 6.1概述概述时序逻辑电路:时序逻辑电路:任一时刻的输出信号不但取决于当时的输入信号,任一时刻的输出信号不但取决于当时的输入信号,而且还取决于电路原来所处的状态。而且还取决于电路原来所处的状态。一、时序逻辑电路的一、时序逻辑电路的结构特点结构特点:X(x1,x2,xi)输入信号Y(y1,y2,yj)输出信号Z(z1,z2,zk)存储电路的输入信号Q(q1,q2,qL)存储电路的输出信号1.时序电路包含组合电路和存储时序电路包含组合电路和存储电路两个组成部分,而存储电路电路两个组成部分,而存储电路必不可少必不可少。2.存储电路的输出状态必须反馈存储电路的输出

2、状态必须反馈到输入端,与输入信号一起共同到输入端,与输入信号一起共同决定组合电路的输出。决定组合电路的输出。向量X向量Q向量Z向量Y1第1页/共55页 Y(tn)=FX(tn),Q(tn)输出方程 Q(tn+1)=GZ(tn),Q(tn)状态方程(对与独立的一个RS、JK、D触发器称为特征方程)Z(tn)=HX(tn),Q(tn)驱动方程(激励方程)tn,tn+1表示相邻的两个离散时间;q1,q2,,qL为状态变量,代表存储器的输出状态,Q为状态向量二、按照存储单元状态变化的特点,时序电路可以分成同步时序电路和异步时序电路两大类。在同步时序电路中,所有触发器的状态变化都是在同一时钟信号作用下同

3、时发生的。而在异步时序电路中,各触发器状态的变化不是同时发生,而是有先有后。异步时序电路根据电路的输入是脉冲信号还是电平信号,又可分为:脉冲异步时序电路和电平异步时序电路。第六章时序逻辑电路第六章时序逻辑电路 6.1概述概述2第2页/共55页三、按照输出信号的特点,时序电路可分为三、按照输出信号的特点,时序电路可分为米里型米里型和和摩尔型摩尔型两种。两种。米里型米里型型电路的输出状态不仅与存储电路有关,而且与输入也型电路的输出状态不仅与存储电路有关,而且与输入也有关,其输出函数有关,其输出函数Y为:为:Y(tn)=FX(tn),Q(tn)摩尔型摩尔型型电路的输出状态仅与存储电路的状态有关而与输

4、入无型电路的输出状态仅与存储电路的状态有关而与输入无关,其输出函数关,其输出函数Y为:为:Y(tn)=FQ(tn)时序电路的典型电路有:寄存器,移位寄存器,计数器等,其时序电路的典型电路有:寄存器,移位寄存器,计数器等,其分析方法比组合电路更复杂些,要引进一些新方法。分析方法比组合电路更复杂些,要引进一些新方法。第六章时序逻辑电路第六章时序逻辑电路 6.1概述概述3第3页/共55页 只要能写出给定逻辑电路的只要能写出给定逻辑电路的输出方程输出方程,状态方程状态方程,驱动方程驱动方程,就,就能表示其能表示其逻辑功能逻辑功能,可据此求出在任意给定输入变量和电路现状,可据此求出在任意给定输入变量和电

5、路现状态下电路的态下电路的次态次态和和输出输出。一般步骤:一般步骤:1.从给定的逻辑图中,写出每个触发器的从给定的逻辑图中,写出每个触发器的驱动方程,时钟方程和电驱动方程,时钟方程和电路的输出方程路的输出方程。2.求电路的求电路的状态方程状态方程。把驱动方程代入相应触发器的特性方程,可。把驱动方程代入相应触发器的特性方程,可求出每个触发器的次态方程。即电路的状态方程,并标出时钟条求出每个触发器的次态方程。即电路的状态方程,并标出时钟条件件3.列出完整的列出完整的状态转换真值表状态转换真值表(包括检查电路能否自启动)。画出(包括检查电路能否自启动)。画出状态转换图或时序图。依次假设初态,代入电路

6、的状态方程,输状态转换图或时序图。依次假设初态,代入电路的状态方程,输出方程,求出次态。(对出方程,求出次态。(对n个触发器来说,应包括个触发器来说,应包括2n个状态)及个状态)及输出,输出,列出完整的状态转换真值表列出完整的状态转换真值表,简称状态转换表。,简称状态转换表。4.确定时序电路的逻辑功能确定时序电路的逻辑功能。第六章时序逻辑电路第六章时序逻辑电路 6.2分析方法分析方法4第4页/共55页例例:做出下图时序逻辑电路的状态转换表做出下图时序逻辑电路的状态转换表,状态转换图和时序图。状态转换图和时序图。J1=Q2nQ3n,K1=1 J2=Q1n,K2=Q1n Q3n J3=Q1n Q2

7、n,K3=Q2n 根据图可写出电路的驱动方程:第六章时序逻辑电路第六章时序逻辑电路 6.2分析方法分析方法5第5页/共55页将驱动方程代入JK触发器的特征方程Qn+1=JQn+KQn中,得状态方程为:Q1n+1=Q2Q3 Q1 Q2n+1=Q1 Q2+Q1Q3 Q2 Q3n+1=Q1Q2Q3+Q2Q3写出输出方程为:Y=Q2Q3 ()在一系列时钟信号操作下电路状态转换的全部过程找出来在一系列时钟信号操作下电路状态转换的全部过程找出来,则电则电路的逻辑功能便可一目了然。路的逻辑功能便可一目了然。状态转换表状态转换表:若将任何一组输入变量及电路初态的取值代入状态:若将任何一组输入变量及电路初态的取

8、值代入状态方程和输出方程,即可算得电路次态和输出值:以得到的次态作方程和输出方程,即可算得电路次态和输出值:以得到的次态作为新的初态,和这时的输入变量取值一起,再代入状态方程和输为新的初态,和这时的输入变量取值一起,再代入状态方程和输出方程进行计算,又可得到一组新的次态和输出值。如此继续,出方程进行计算,又可得到一组新的次态和输出值。如此继续,将结果列为真值表形式,便得到状态转换表。将结果列为真值表形式,便得到状态转换表。第六章时序逻辑电路第六章时序逻辑电路 6.2分析方法分析方法6第6页/共55页Q1n+1=0 0 0=1 1=1Q2n+1=0 0+0 0 0=0Q3n+1=0 0 0+0

9、0=0 Y=0 0=0例题中电路无输入变量,次态和输出只取决于电路的初态,设初态为Q3Q2Q1=000,代入其状态方程及输出方程,得:又以100为初态,代入得 Q1n+1=0 0 1=0Q2n+1=1 0+1 0 0=1Q3n+1=1 0 0+0 0=0 再以再以010为初态,代入得为初态,代入得如此继续,依次得到如此继续,依次得到100,101,110,000,又返回最初设定的初态,又返回最初设定的初态,列出其状态转换表。列出其状态转换表。Q1n+1=1 0 0=0 0=1Q2n+1=0 1+0 0 1=1Q3n+1=0 1 0+1 0=0 7第7页/共55页每经过七个时钟触发脉冲以后输出端

10、每经过七个时钟触发脉冲以后输出端Y从高电平跳变为低电平,且电路的从高电平跳变为低电平,且电路的状态循环一次。状态循环一次。所以所以此电路具有对时钟信号进行计数此电路具有对时钟信号进行计数的功能,且计数容量等于七,称为七的功能,且计数容量等于七,称为七进制计数器进制计数器。若电路初态为若电路初态为111,代入方程得:,代入方程得:Q3Q2Q1=000,Y=1状态转换图:状态转换图:更形象表示时序电路的更形象表示时序电路的逻辑功能。逻辑功能。代表转换方向代表转换方向,输入变量取值写出斜线之上输入变量取值写出斜线之上,输出值写在斜线之输出值写在斜线之下下。代表状态8第8页/共55页时序图:时序图:在

11、时钟脉冲序列作用下电路状态,输出状态随时间变化的波形图叫在时钟脉冲序列作用下电路状态,输出状态随时间变化的波形图叫做时序图。做时序图。9第9页/共55页6.3.1 寄存器和移位寄存器寄存器和移位寄存器 在数字系统中,常需要一些数码暂时存放起来,这种暂时存放数码。一在数字系统中,常需要一些数码暂时存放起来,这种暂时存放数码。一个触发器可以寄存个触发器可以寄存1位二进制数码,要寄存几位数码,就应具备几个触发位二进制数码,要寄存几位数码,就应具备几个触发器,此外,寄存器还应具有由门电路构成的控制电路,以保证信号的接器,此外,寄存器还应具有由门电路构成的控制电路,以保证信号的接收和清除。收和清除。移位

12、寄存器除了具有寄存数码的功能外,还具有移位功能,即在移位脉移位寄存器除了具有寄存数码的功能外,还具有移位功能,即在移位脉冲作用下,能够把寄存器中的数依次向右或向左移。它是一个同步时序冲作用下,能够把寄存器中的数依次向右或向左移。它是一个同步时序逻辑电路。逻辑电路。一、寄存器:一、寄存器:维持阻塞结构的单拍工维持阻塞结构的单拍工作方式寄存器作方式寄存器,其接收数其接收数码时所有数码都是同时码时所有数码都是同时读入的读入的,称此种输入、输称此种输入、输出方式为并行输入,并出方式为并行输入,并行输出方式。行输出方式。第六章时序逻辑电路第六章时序逻辑电路 6.3常用的时序电路分析(常用的时序电路分析(

13、寄存器寄存器)10第10页/共55页CC4046是三态输出的是三态输出的4位寄存器,能寄存位寄存器,能寄存4位二值代码。位二值代码。LDA+LDB=1时,电路处于装入数据的工作状态。LDA+LDB=0时,电路处于保持状态。ENA=ENB=0时,电路正常工作ENA+ENB=1时,电路输出高阻态第六章时序逻辑电路第六章时序逻辑电路 6.3常用的时序电路分析常用的时序电路分析(寄存器寄存器)11第11页/共55页二、移位寄存器二、移位寄存器1)从)从CP上升沿开始到输出新状态的建立需要经过上升沿开始到输出新状态的建立需要经过一段传输延迟时间,故当一段传输延迟时间,故当CP上升沿同时作用于上升沿同时作

14、用于所有触发器时,它们输入端的状态都未改变。所有触发器时,它们输入端的状态都未改变。2)F1按按Q0原来的状态翻转,原来的状态翻转,F2按按Q1原来的状态翻原来的状态翻转,转,F3按按Q2原来的状态翻转,同时,输入端的原来的状态翻转,同时,输入端的代码存入代码存入F0,总的效果是寄存器的代码依次右,总的效果是寄存器的代码依次右移一位。例如在四个移一位。例如在四个CP周期内输入代码依次为周期内输入代码依次为1011,移位情况如状态表。,移位情况如状态表。第六章时序逻辑电路第六章时序逻辑电路 6.3常用的时序电路分析(常用的时序电路分析(移位寄存器移位寄存器)12第12页/共55页可见,经过可见,

15、经过4个个CP信号后,串行输入的四位信号后,串行输入的四位代码全部移入了移位寄存器,并在四个输出代码全部移入了移位寄存器,并在四个输出端得到并行输出代码。利用移位寄存器可实端得到并行输出代码。利用移位寄存器可实现代码的串行现代码的串行并行转换。若再加并行转换。若再加4个个CP信信号,寄存器中的四位代码还可以从串行端依号,寄存器中的四位代码还可以从串行端依次输出。次输出。用用JK触发器构成的移位寄存器触发器构成的移位寄存器13第13页/共55页14第14页/共55页为便于扩展逻辑功能和增加使用的灵活性,在定型生产的移位寄存器集成电路上为便于扩展逻辑功能和增加使用的灵活性,在定型生产的移位寄存器集

16、成电路上有的又附加了左、右移控制、数据并行输入、保持、异步置零(复位)等功能。有的又附加了左、右移控制、数据并行输入、保持、异步置零(复位)等功能。如如74LS194A是一个是一个4位双向移位寄存器位双向移位寄存器。15第15页/共55页双向移位寄存器双向移位寄存器74LS194A的功能表的功能表:用两片用两片74LS194A接成接成8位双向移位寄存器位双向移位寄存器:16第16页/共55页6.3.2 计数器计数器 计数器的作用计数器的作用:用于对时钟脉冲计数,还可用于定时,分频,产生节拍脉冲,用于对时钟脉冲计数,还可用于定时,分频,产生节拍脉冲,进行数字运算等。进行数字运算等。1.按计数器中

17、的触发器是否同时翻转分类,可把计数器分为按计数器中的触发器是否同时翻转分类,可把计数器分为同步同步和和异步异步两类。两类。在同步计数器中,当时钟脉冲输入时触发器的翻转是同时发生的。而在异在同步计数器中,当时钟脉冲输入时触发器的翻转是同时发生的。而在异步计数器中,触发器的翻转有先有后,不同时翻转。步计数器中,触发器的翻转有先有后,不同时翻转。3.按计数容量(即计数模)分类:有十进制计数器,十二进制计数器,六十进制计数器等等。2.按计数过程中计数器中的数字增减分类:加法计数器:减法计数器减法计数器:做依次递减计数:做依次递减计数可逆计数器可逆计数器:计数过程可增可减:计数过程可增可减随计数脉冲的输

18、入而做依次递增计数第六章时序逻辑电路第六章时序逻辑电路 6.3常用的时序电路分析常用的时序电路分析(计数器计数器)17第17页/共55页6.3.2.1 同步计数器:同步计数器:1.同步二进制计数器同步二进制计数器用用T触发器构成的同步二进制加法计数器触发器构成的同步二进制加法计数器 在一个多位二进制数的末位上加时,在一个多位二进制数的末位上加时,若其中第若其中第 i 位(即任何一位)以下各位皆为位(即任何一位)以下各位皆为时,则第时,则第 i 位应改变状态(由位应改变状态(由0变成变成1,由,由1变成变成0)。而最低位的状态在每次加)。而最低位的状态在每次加1时都要时都要改变。改变。同步计数器

19、既可用同步计数器既可用T触发器构成,也可触发器构成,也可以用以用T触发器构成。触发器构成。用用T触发器构成计数器时,应使:触发器构成计数器时,应使:T0=1 T1=Q0 T2=Q0Q1 T3=Q0Q1Q2即使:即使:a).同步二进制加法计数器:同步二进制加法计数器:第六章时序逻辑电路第六章时序逻辑电路 6.3常用的时序电路分析常用的时序电路分析(同步同步计数器计数器)18第18页/共55页状态转换表状态转换表19第19页/共55页电路的状态转换图电路的状态转换图 Q0n+1=Q0 Q1n+1=Q0Q1+Q0Q1 Q2n+1=Q0Q1Q2+Q0Q1Q2 Q3n+1=Q0Q1Q2Q3+Q0Q1Q2

20、Q3每输入每输入16个计数脉冲计数器个计数脉冲计数器工作一个循环,并在输出端工作一个循环,并在输出端C产生一个进位输出信号,产生一个进位输出信号,所以又把这个电路叫十六进所以又把这个电路叫十六进制计数器。制计数器。电路的状态方程:电路的状态方程:20第20页/共55页电路的时序图电路的时序图由时序图上可以看由时序图上可以看出,若计数输入脉出,若计数输入脉冲的频率为冲的频率为f0,则,则Q0、Q1、Q2、和和Q3端输出脉冲的频端输出脉冲的频率将依次为率将依次为f0/2、f0/4、f0/8、和、和f0/16。针对计数器的这。针对计数器的这种分频功能,也把种分频功能,也把它叫做分频器。它叫做分频器。

21、21第21页/共55页4位同步二进制计数器位同步二进制计数器74161的逻辑图的逻辑图74161为中规模集成的为中规模集成的4位同步二进制计数器位同步二进制计数器具有二进制加法计数具有二进制加法计数功能之外功能之外,还具有预置还具有预置数、保持和异步置零数、保持和异步置零等附加功能。异步置等附加功能。异步置零即只要零即只要RD出现低电出现低电平,触发器立即被置平,触发器立即被置零,不受零,不受CP的控制。的控制。22第22页/共55页74161的功能表如下的功能表如下:还可用还可用T触发器构成同步二进制计数器:触发器构成同步二进制计数器:需使每次计数脉冲到达时只能加到该翻转的那些触发器的需使每

22、次计数脉冲到达时只能加到该翻转的那些触发器的CP输入端输入端上,而不能加给那些不该翻转的触发器上,而不能加给那些不该翻转的触发器使得:使得:CP0=CP CP1=CP Q0 CP2=CP Q0Q1 CP3=CP Q0Q1Q2即使即使:23第23页/共55页用用T触发器构成的同步十六进制加法计数器触发器构成的同步十六进制加法计数器CC4520b).同步二进制减法计数器:同步二进制减法计数器:在在n位二进制减法计数器中,只有当第位二进制减法计数器中,只有当第 i 位以下各位触发器同时为位以下各位触发器同时为0时,再减时,再减1才能使第才能使第 i 位触发器翻转。因此可得:位触发器翻转。因此可得:用

23、用T触发器组成:触发器组成:用用T触发器组成:触发器组成:24第24页/共55页用用T触发器接成的同步触发器接成的同步二进制减法计数器二进制减法计数器同步二进制减法计数器同步二进制减法计数器的状态转换真值表的状态转换真值表25第25页/共55页单时钟同步十六进制单时钟同步十六进制加加/减计数器减计数器74LS191有些应用场合要求计有些应用场合要求计数器既能进行递增计数器既能进行递增计数又能进行递减计数,数又能进行递减计数,这就需要做成加这就需要做成加/减计减计数器。数器。74191还具有异步预还具有异步预置数功能。置数功能。电路只有一个时钟信电路只有一个时钟信号输入端,电路的加、号输入端,电

24、路的加、减由减由U/D的电平决定,的电平决定,所以称这种电路结构所以称这种电路结构为单时钟结构。为单时钟结构。26第26页/共55页74191的功能表74191的时序图:CP0是串行时钟输出是串行时钟输出端。当端。当C/B=1的情况的情况下,在下一个下,在下一个CPI上上升沿到达前升沿到达前CPO端有端有一个负脉冲输出一个负脉冲输出27第27页/共55页双时钟同步十六进制双时钟同步十六进制加加/减计数器减计数器74LS193加法计数脉冲和减加法计数脉冲和减法计数脉冲来自两法计数脉冲来自两个不同的脉冲源。个不同的脉冲源。当当CPU端有计数脉冲端有计数脉冲输入时,计数器做输入时,计数器做加法计数;

25、当加法计数;当CPD有有计数脉冲输入时,计数脉冲输入时,计数器做减法计数。计数器做减法计数。加到加到CPU和和CPD上的上的计数脉冲在时间上计数脉冲在时间上应该错开。应该错开。74193也具有异步置也具有异步置零和预置数功能。零和预置数功能。28第28页/共55页2.同步十进制计数器同步十进制计数器a)同步十进制加法计数器同步十进制加法计数器T0=1T1=Q0Q3T2=Q0Q1T3=Q0Q1Q2+Q0Q3Q0n+1=Q0Q1n+1=Q0Q3Q1+Q0Q3Q1Q2n+1=Q0Q1Q2+Q0Q1Q2Q3n+1=(Q0Q1Q2+Q0Q3)+(Q0Q1Q2+Q0Q3)Q3状态方程:状态方程:驱动方程:

26、驱动方程:由由T触发器构成,在二进制加法计数器基础触发器构成,在二进制加法计数器基础上改造得到上改造得到29第29页/共55页状态转换表:状态转换表:30第30页/共55页电路的状态转换图电路的状态转换图31第31页/共55页同步十进制加法计数器同步十进制加法计数器74LS160的逻辑图的逻辑图74160的功能表与的功能表与74161的功能表相的功能表相同同32第32页/共55页b)同步十进制减法计数器同步十进制减法计数器从同步二进制减法计数器基础从同步二进制减法计数器基础上演变而来主要在于实现如上演变而来主要在于实现如何使何使0000状态减状态减1后跳变为后跳变为1001状态状态其驱动方程和

27、状态方程如下:其驱动方程和状态方程如下:T0=1T1=Q0(Q1Q2Q3)T2=Q0Q1(Q1Q2Q3)T3=Q0Q1Q2Q0n+1=Q0Q1n+1=Q0(Q2+Q3)Q1+Q0 Q1Q2n+1=(Q0Q1Q3)Q2+(Q0+Q1)Q2Q3n+1=(Q0Q1Q2)Q3+(Q0+Q1+Q2)Q333第33页/共55页状态转换表:状态转换表:34第34页/共55页单时钟同步十进制可逆计数器单时钟同步十进制可逆计数器74LS190的逻辑图的逻辑图当加减控制信号当加减控制信号U/D=0时做加法计数;时做加法计数;当当U/D=1时做减法计数时做减法计数35第35页/共55页6.3.2.2 异步计数器:异

28、步计数器:1异步二进制计数器:采用从低位到高位逐位进位的方式工作。异步二进制计数器:采用从低位到高位逐位进位的方式工作。由由T触发器构触发器构成,只需将低成,只需将低位触发器的位触发器的Q端接至高位触端接至高位触发器的时钟输发器的时钟输入端就行了。入端就行了。由时序图可见,触由时序图可见,触发器输出端状态的发器输出端状态的建立要比建立要比CP下降沿下降沿滞后一个传输延迟滞后一个传输延迟时间。时间。36第36页/共55页用上升沿触发的T触发器同样可以组成异步二进制加法计数器,但每一级触发器的进位脉冲应改由Q端输出。由T触发器组成的异步二进制减法计数器异步二进制加法和减法计数器都是将低位触发器的一

29、个输出端接到异步二进制加法和减法计数器都是将低位触发器的一个输出端接到高位触发器的时钟输入端而构成。采用下降沿动作的高位触发器的时钟输入端而构成。采用下降沿动作的T触发器时,触发器时,加法计数器以加法计数器以Q端为输出端,减法计数器以端为输出端,减法计数器以Q端为输出端。而在采端为输出端。而在采用上升沿动作的用上升沿动作的T 触发器时,情况正好相反,加法计数器以触发器时,情况正好相反,加法计数器以Q端为端为输出端,减法计数器以输出端,减法计数器以Q端为输出端。端为输出端。37第37页/共55页38第38页/共55页一、设计原则与步骤:一、设计原则与步骤:根据给出的具体逻辑问题,设计时序电路图来

30、完成这一逻辑功能。根据给出的具体逻辑问题,设计时序电路图来完成这一逻辑功能。要求电路最简。最简标准:触发器和门电路数目最少,其输入端最要求电路最简。最简标准:触发器和门电路数目最少,其输入端最少。少。步骤:步骤:一、逻辑抽象,得出状态转换图(表)一、逻辑抽象,得出状态转换图(表)分析因果关系,确定输入变量,输出变量分析因果关系,确定输入变量,输出变量确定电路的状态数确定电路的状态数定义逻辑状态含意,将电路状态之间的转换关系找出来定义逻辑状态含意,将电路状态之间的转换关系找出来二、状态化简:在状态转换图中有两个以上状态,它们输入相同,二、状态化简:在状态转换图中有两个以上状态,它们输入相同,输出

31、相同。转换到的次态也相同,则可称它们为等价状态。多个等输出相同。转换到的次态也相同,则可称它们为等价状态。多个等价状态可合并为一个状态。状态化简的目标是建立最小的状态转换价状态可合并为一个状态。状态化简的目标是建立最小的状态转换图。图。第六章时序逻辑电路第六章时序逻辑电路 6.4时序逻辑电路的设计方法时序逻辑电路的设计方法39第39页/共55页三、状态分配:确定触发器的数目三、状态分配:确定触发器的数目n,取,取2n-1N 2n,N为状态转换为状态转换图中的有效状态,给电路的每个状态分配一个二进制代码,又称状图中的有效状态,给电路的每个状态分配一个二进制代码,又称状态编码,编码方案以组合电路是

32、否最简为标准。态编码,编码方案以组合电路是否最简为标准。四、选定触发器类型,求出输出方程,状态方程和驱动方程。四、选定触发器类型,求出输出方程,状态方程和驱动方程。五、根据求出的输出方程和驱动方程画出逻辑电路图。五、根据求出的输出方程和驱动方程画出逻辑电路图。六、检查设计的逻辑电路是否具有自启动能力。若不能自启动应采六、检查设计的逻辑电路是否具有自启动能力。若不能自启动应采取措施解决。取措施解决。例例.设计一个带进位输出端的十三进制计数器设计一个带进位输出端的十三进制计数器解:分析:计数器无输入逻辑信号,只有进位输出信号,属于摩尔解:分析:计数器无输入逻辑信号,只有进位输出信号,属于摩尔型电路

33、。型电路。C进位信号,进位信号,C1为有进位输出,为有进位输出,C0为无进位输出为无进位输出十三进制计数器应有十三进制计数器应有13个状态:个状态:40第40页/共55页由于由于23N24,所以取所以取n=4,用用4个触发器个触发器取取0000 1100 为为 S0 S12 的编码的编码41第41页/共55页画出表示次态逻辑函数和进位输出函数的卡诺图画出表示次态逻辑函数和进位输出函数的卡诺图:可分解为可分解为5个卡诺图个卡诺图,经化简得经化简得:Q3n+1=Q2Q1Q0+Q3Q2 Q2n+1=Q2Q1Q0+Q3Q2Q1+Q3Q2Q0 Q1n+1=Q1Q0+Q1Q0 Q0n+1=Q3Q0+Q3Q

34、2Q0 C=Q3Q242第42页/共55页若选用若选用JK触发器触发器,则将状态方程转换为则将状态方程转换为 Qn+1=JQn+KQn 标准形式标准形式.Q3n+1=(Q2Q1Q0+Q2)Q3+(Q2Q1Q0)Q3Q2n+1=(Q3Q1+Q3Q0)Q2+Q2Q1Q0Q1n+1=Q1Q0+Q1Q0Q0n+1=(Q3+Q3Q2)Q0C=Q3Q2得得:J3=Q2Q1Q0,K3=Q2J2=Q1Q0,K2=Q3Q1Q0J1=Q0,K1=Q0J0=Q3Q2,K0=143第43页/共55页例例2:设计一个串行数据检测器,要求:连续输入三个或三个以上:设计一个串行数据检测器,要求:连续输入三个或三个以上的的1

35、时输出为时输出为1,其它输入情况下输出为,其它输入情况下输出为0 为验证电路的逻辑功能是否正确为验证电路的逻辑功能是否正确,可将可将0000作为初始状态代入状态作为初始状态代入状态方程依次计算方程依次计算,所得结果应与以上所列的状态转换表相同。所得结果应与以上所列的状态转换表相同。最后应检查电路的自启动。将最后应检查电路的自启动。将3个无效状态个无效状态1101、1110和和1111分别分别代入状态方程计算,所得次态分别为代入状态方程计算,所得次态分别为0010、0010和和0000,故电路能,故电路能自启动。自启动。解:分析:电路应至少有4个不同状态,即 S0 没输入1之前状态 S1 输入1

36、个1后的状态 S2 输入2个1后的状态 S3 输入3个1或3个以上1后的状态44第44页/共55页可看出,可看出,S2与与S3两个状态两个状态在同样的输入条件下它们在同样的输入条件下它们转换到同样的次态,且转转换到同样的次态,且转换后得到同样的输出。所换后得到同样的输出。所以,以,S2与与S3为等价状态,为等价状态,可合并为一个状态,得出可合并为一个状态,得出最简状态转换图。最简状态转换图。状态数状态数 N=3 2n-1N 2n所以,所以,n=2触发器位数为触发器位数为2对状态进行编码:可使对状态进行编码:可使S0=00,S1=01,S2=10电路次态和输出卡诺图:电路次态和输出卡诺图:格内填

37、写的内容为格内填写的内容为Q1n+1Q0n+1/Y化简后得:化简后得:Q1n+1=XQ0n+XQ1n Q0n+1=XQ1Q0 Y=XQ1采用下降沿采用下降沿JK触发器构触发器构成电路,驱动方程为:成电路,驱动方程为:J0=XQ1,K0=1J1=XQ0,K1=XQ0+X=X45第45页/共55页画出电路的逻辑图:画出电路的逻辑图:进行自启动检查:若电路初始进行自启动检查:若电路初始为为11状态状态 X=0 Q1n+1=0 即为即为00状态状态 Q0n+1=0 Y为为0X=1 Q1n+1=1 即为即为10状态状态 Q0n+1=0 Y为为1电路的完整状态转换图:电路的完整状态转换图:46第46页/共

38、55页例例3.设计一个自动售饮料机的逻辑电路:它的投币口每次只能投入设计一个自动售饮料机的逻辑电路:它的投币口每次只能投入一枚五角或一元的硬币。投入一元五角钱硬币后机器自动给出一杯一枚五角或一元的硬币。投入一元五角钱硬币后机器自动给出一杯饮料;投入两元(两枚一元)硬币后,在给出饮料的同时找回一枚饮料;投入两元(两枚一元)硬币后,在给出饮料的同时找回一枚五角的硬币。五角的硬币。解:解:1.分析:取投入硬币的状态为输入逻辑变量,投入一枚五角硬分析:取投入硬币的状态为输入逻辑变量,投入一枚五角硬币用币用A=1表示,未投入则用表示,未投入则用A=0表示;投入一枚一元硬币用表示;投入一枚一元硬币用B=1

39、表示,表示,未投入则用未投入则用B=0表示;给出饮料和找五角钱为两个输出逻辑变量,表示;给出饮料和找五角钱为两个输出逻辑变量,Y=1表示给出饮料,表示给出饮料,Y=0则表示未给出饮料,则表示未给出饮料,Z=1表示找回一枚五角表示找回一枚五角硬币,硬币,Z=0则表示不找。设未投币的状态为则表示不找。设未投币的状态为S0,投一枚五角硬币后,投一枚五角硬币后为为S1,投入一枚一元硬币后为,投入一枚一元硬币后为S2。在。在S2状态再投入五角硬币后应转状态再投入五角硬币后应转回回S0状态,状态,Y=1,Z=0;再投入一元硬币后应转回再投入一元硬币后应转回S0状态同时找出一状态同时找出一枚五角硬币,枚五角

40、硬币,Y=1,Z=1。2.所以状态数为所以状态数为3,触发,触发器确定用器确定用2个,令:个,令:S0 00 S1 01 S2 10BA47第47页/共55页3.经化简后,得:经化简后,得:Q1n+1=Q1Q0A+Q0B+Q1AB Q0n+1=Q1Q0B+Q0AB YQ1B+Q1A+Q0A Z=Q1A4.选用选用D触发器和与非门构成此时序逻辑电路:触发器和与非门构成此时序逻辑电路:可使可使D0=Q1Q0B+Q0AB=Q1Q0B Q0AB D1=Q1Q0A+Q0B+Q1AB5.画出逻辑图:略画出逻辑图:略6.进行自启动检查:初态若为进行自启动检查:初态若为11,则分为,则分为4种情况考虑种情况考

41、虑AB=00 则:则:Q1n+1=1,Q0n+1=1,Y=0,Z=0AB=01 则:则:Q1n+1=1,Q0n+1=0,Y=1,Z=0AB=10 则:则:Q1n+1=0,Q0n+1=0,Y=1,Z=1AB=11 则:则:Q1n+1=X,Q0n+1=X,Y=X,Z=X可见在输入为可见在输入为00时,时,电路的次态不能回到电路的次态不能回到有效循环中去,所以,有效循环中去,所以,此电路不具有自启动此电路不具有自启动功能。功能。48第48页/共55页6.5 时序逻辑电路的自启动设计时序逻辑电路的自启动设计可以通过修改卡诺图化简方案的方法使电路具有自启动功能。可以通过修改卡诺图化简方案的方法使电路具有

42、自启动功能。例例6.4.4 设计一个七进制计数器,要求它能够自启动。设计一个七进制计数器,要求它能够自启动。已知该计数器的状态转换图及状态编码如下图:已知该计数器的状态转换图及状态编码如下图:按照卡诺图化简的最按照卡诺图化简的最简要求可得到方程:简要求可得到方程:Q1n+1=Q2 Q3 Q2n+1=Q1 Q3n+1=Q249第49页/共55页实际上,包括在圈里的任意项取为实际上,包括在圈里的任意项取为1,而在圈外的任意项取为,而在圈外的任意项取为0。即无效状态的次态已被指定。若这个指定的次态属于有效循环中即无效状态的次态已被指定。若这个指定的次态属于有效循环中的状态,电路可以自启动;反之则不可

43、以自启动。后者可以通过的状态,电路可以自启动;反之则不可以自启动。后者可以通过修改指定状态(即改变方程的化简方式)使其具备自启动功能。修改指定状态(即改变方程的化简方式)使其具备自启动功能。为使电路能够自启动,可将为使电路能够自启动,可将000的次态指定为一个有效状态:的次态指定为一个有效状态:010得到修改过的状态方程为:得到修改过的状态方程为:Q1n+1=Q2 Q3 Q2n+1=Q1+Q2 Q3 Q3n+1=Q250第50页/共55页修改后的电路状态转换图如下:修改后的电路状态转换图如下:例例6.4.5 设计一个能自启动的设计一个能自启动的3位环形计数器。要求它的有效循环位环形计数器。要求

44、它的有效循环状态为状态为100010 001 100电路的状态电路的状态转换图和次转换图和次态卡诺图如态卡诺图如右图:右图:51第51页/共55页按照常规化简得:按照常规化简得:Q1n+1=Q3 Q2n+1=Q1 Q3n+1=Q2以上设计的电路不能自启动以上设计的电路不能自启动为保持移位寄存器内部结构不变,只允许修改第一位触发器的输为保持移位寄存器内部结构不变,只允许修改第一位触发器的输入。所以修改入。所以修改Q1,得到修改后的次态卡诺图如下:得到修改后的次态卡诺图如下:修改后的状态方程如下:修改后的状态方程如下:Q1n+1=Q1 Q2 Q2n+1=Q1 Q3n+1=Q252第52页/共55页

45、若选用若选用D触发器构造此计数器,驱动方程为:触发器构造此计数器,驱动方程为:D1=Q1n+1=Q1 Q2=Q1+Q2 D2=Q2n+1=Q1 D3=Q3n+1=Q2逻辑图如下:逻辑图如下:53第53页/共55页作业:P282 题6.2 P282 题6.10 P282 题6.12 P283 题6.16 P284 题6.28P287 题6.44补1:设计一个可控制计数器,由JK触发器构成,如果控制线X1,则状态按000 011 110 000 变化,如果控制线X0,则状态按000 010 100 110 000变化。第六章时序逻辑电路第六章时序逻辑电路54第54页/共55页55感谢您的观看!第55页/共55页

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > PPT文档

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁