数字电路试题五套(含答案)22597.pdf

上传人:得** 文档编号:79396027 上传时间:2023-03-21 格式:PDF 页数:23 大小:1.28MB
返回 下载 相关 举报
数字电路试题五套(含答案)22597.pdf_第1页
第1页 / 共23页
数字电路试题五套(含答案)22597.pdf_第2页
第2页 / 共23页
点击查看更多>>
资源描述

《数字电路试题五套(含答案)22597.pdf》由会员分享,可在线阅读,更多相关《数字电路试题五套(含答案)22597.pdf(23页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、实用文档.数字电子技术试卷一 一、填空(每空 1 分,共分)、(10110)2=()10=()16(28)10=()2=()16(56)10=()8421BCD、最基本的门电路是:、。、有 N 个变量组成的最小项有 个。4、基本 RS 触发器的特征方程为_ ,约束条件是 _.5、若存储器的容量是 2564RAM,该 RAM 有 _存储单元,有 字,字长 _位,地址线 根。6、用 N 位移位寄存器构成的扭环形计数器的模是_.7、若令 JK 触发器的 J=K=T 则构成的触发器为_.8、如图所示,Y=。9、如图所示逻辑电路的输出 Y=。10、已知 Y=DACBCBA,则Y=,。11、组合逻辑电路的

2、特点是_、_;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_;还与电路 有关。实用文档.二、化简(每小题 5 分,共 20 分)1、公式法化简()ABCABCBCBCA ()YABCABC 2、用卡诺图法化简下列逻辑函数()YBCDBCACDABD ()(1,3,4,9,11,12,14,15)(5,6,7,13)mdY 三、设下列各触发器初始状态为 0,试画出在 CP 作用下触发器的输出波形(10 分)实用文档.四、用 74LS161 四位二进制计数器实现十进制计数器(15 分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中 A 为主评判员,B、C 为副评判员,评判时,按照少

3、数服从多数原则,但若主评判员认为合格也可以通过。试用 74LS138 和与非门实现此功能的逻辑电路。(15 分)P QA QB QC QD C T 74LS161 LD CP A B C D Cr QA、QB、QC、QD:数据输出端;A、B、C、D:数据输入端;P、T:计数选通端;rC:异步复位端;CP:时钟控制输入端;DL:同步并置数控制端;C:位输出端;实用文档.六、试分析如图电路的逻辑功能,设各触发器的初始状态为 0(15 分)数字电子技术试卷一参考答案 一、填空(每空 1 分,共分)1、10(22)、16(16);2(11100)、16(1)C;8421(01010110)BCD。2、

4、与、或、非。3、2N。4、10nnQSRQRS 5、1024、256、4 位、8 根。6、2N。7、T 触发器。8、Y=A+B。9、YABCD 10、()()()YAB BCACD;=()()()AB BCACD 11、即刻输入、即刻输出;输入信号、原来状态。实用文档.二、化简(每小题 5 分,共 20 分)1、公式法:YAC;1Y 2、卡诺图法:YBCBD;YBD 三、(本题 10 分)四、(本题 15 分)反馈置“0”法:五、(本题 15 分)解:根据设计要求,设输入变量为 A(主评判员)、B、C(副评判员)=1 时,认为合格;A、B、C=0 时认为不合格;输出变量为 L=1 通过,L=0

5、 不通过。实用文档.六、(本题 15 分)数字电子技术试卷二 一、填空(每空 1 分,共 20 分)1、(1001101)2=()10=()8=()16;(27)10=()8421BCD。2、客观事物的最基本的逻辑关系有_ 逻辑_ 逻辑和_逻辑三种。3、函数1FABBC的反演式1F=;函数2FABC的对偶式 2F=。4、51 个“1”连续进行异或运算,其结果是 。5、基本 R-S 触发器的特征方程为_ ;约束条件是 。6、按照逻辑功能的不同特点,数字电路可分为_、_两大类。7、J-K 触发器,当 J=K=0 时,触发器处于_状态;J=0、K=1 时,触发器状态为_;实用文档.K=0、J=1 时

6、,触发器状态为_;J=K=1 时,触发器状态_。8、某中规模寄存器内有 3 个触发器,用它构成的扭环型计数器模长为 ;构成最长模计数器模长为 。二、化简(每题 5 分,共 20 分)1、用公式法化简下列逻辑函数。1)ABBAABBAF)(2)FABADBDBCE 2、用卡诺图法化简下列逻辑函数。1)mF(0,2,3,4,8,10,11)2)mF(0,1,4,9,12,)+d(2,3,6,10,11,14)实用文档.三、设计一个三变量判偶电路,当输入变量 A,B,C 中有偶数个 1 时,其输出为 1;否则输出为 0。并用 3/8 线译码器(74LS138)和适当门电路实现。(16 分)四、如下图

7、所示维持阻塞 D 触发器,设初态为 0。根据 CP 脉冲及 A 输入波形画出 Q 波形。(8 分)五、用 74LS161 构成六进制计数器,用两种方法实现,并画出状态图。74LS161 的功能表 如下所示。(16 分)实用文档.六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20 分)实用文档.数字电子技术试卷二参考答案 一、填空(每空 1 分,共 20 分)1、77,115,4D,00100111。2、与、或、非。3、()()AB BC,()A BC。4、1。5、1nnQSRQ,1RS(或 RS=0)。6、组合逻辑电路,时序逻

8、辑电路。7、保持,置“0”,置“1”,翻转(或计数)。8、6,7。二、化简(每题 5 分,共 20 分)1、1)F=A+B 2)FADB 2、1)FBDBCACD 2)FABBDBD 数字电子技术试卷三 一、填空题(共 19 分,每空 1 分)1按逻辑功能的不同特点,数字电路可分为 和 两大类。2在逻辑电路中,三极管通常工作在 和 状态。3(406)10=()8421BCD 4一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、三个输出端。5TTL 集成 JK 触发器正常工作时,其dR和dS端应接 电平。6单稳态触发器有两个工作状态 和 ,其中 是暂时的。7 一般 ADC 的转换过程由

9、、和 4个步骤来完成。8存储器的存储容量是指 。某一存储器的地址线为 A14A0,数据线为实用文档.D3D0,其存储容量是 。一、判断题(共 16 分,每题 2 分)1TTL 或非门多余输入端可以接高电平。()2寄存器属于组合逻辑电路。()3555 定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。()4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。()5PLA 的与阵列和或阵列均可编程。()6八路数据分配器的地址输入(选择控制)端有 8 个。()7关门电平 UOFF是允许的最大输入高电平。()8最常见的单片集成 DAC 属于倒 T 型电阻网络 DAC。()三、选择题(共 16 分,每

10、题 2 分)1离散的,不连续的信号,称为()。A模拟信号 B.数字信号 2组合逻辑电路通常由()组合而成。A门电路 B.触发器 C.计数器 3 8 线3 线优先编码器的输入为 I0I7,当优先级别最高的 I7有效时,其输出012YYY的值是()。A111 B.010 C.000 D.101 4十六路数据选择器的地址输入(选择控制)端有()个。A16 B.2 C.4 D.8 5一位 8421BCD 码译码器的数据输入线与译码输出线的组合是()。A4:6 B.1:10 C.4:10 D.2:4 实用文档.6常用的数字万用表中的 A/D 转换器是()。A逐次逼近型 ADC B.双积分 ADC C.并

11、联比较型 ADC 7ROM 属于()。A组合逻辑电路 B.时序逻辑电路 8有一个左移移位寄存器,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲CP 作用下,四位数据的移位过程是()。A.1011-0110-1100-10000000 B.1011-0101-0010-00010000 四、综合题(32 分)1、对下列 Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9 分)Z=CBACBABA BC=0 2、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8 分)例:与门 Y=AB (a)(b)(c)(a)(b)(c)(d)(d

12、)3、分析下列电路是几进制的计数器。(10 分)=1 Y B A&Y B A&B A Y EN C u O u I C TG 实用文档.4、555 定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该 555 定时器组成什么电路,(3)画出相应的输出波形。(5 分)555 定时器功能表 输入 输出 DR TH(uI1)TR(uI2)uO VTD状态 0 低 导通 1 23 VCC 13 VCC 高 截止 1 13 VCC 不变 不变 1 23 VCC 13 VCC 低 导通 五、设计题(17 分)1、试用 3 线8 线译码器 74LS138 和门电路实现下列函数。(10 分)Z(A、

13、B、C)=AB+AC 2、74LS161 是同步 4 位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(7 分)74LS161 逻辑功能表 D TH OUT VSS CO 0.01F uO uI VCC 1 2 3 4 5 6 7 8 VCC 555 TR DR STA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138 1 3 VCC 2 3 VCC uo 0 0 uI t t 实用文档.数字电子技术试卷三答案 一、填空题(共 19 分,每空 1 分)组合逻辑电路、时序逻辑电路 1 饱和、截止 2 0100 0

14、000 0110 3 A 和 B 两个、YAB、YAB、YA=B 4 高 5 稳态、暂稳态、暂稳态 6 采样、保持、量化、编码 7 存储单元的总和、2154 二、判断题(共 16 分,每题 2 分)1 2 3 4 5 6 7 8 三、选择题(共 16 分,每题 2 分)1 2 3 4 5 6 7 8 四、综合题 1、解()真值表(2 分)(2)卡诺图化简(3 分)CR LD CTP CTT CP Q3 Q2 Q1 Q0 0 1 1 1 1 0 1 1 1 0 1 0 1 0 0 0 0 D3 D2 D1 D0 Q3 Q2 Q1 Q0 Q3 Q2 Q1 Q0 加法计数 CR LD CTP CTT

15、 D3 D2 D1 D0 Q3 Q2 Q1 Q0 CO 74LS161 CP CP&“1”“1”“1”实用文档.A B C Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 (3)逻辑图 (表达式 2 分,逻辑图 2 分)Z=CBABA=AB+C BC=0 2、解(a)异或门 Y=BABA=AB(2 分)(b)集电极开路与非门 Y=BA(2 分)(c)三态门 EN=0 时,Y=BA;EN=1 时,Y=高阻抗(2 分)(d)CMOS 传输门 C=1、C=0 时,u O=u I(2 分)3、解:nn0010101,1,JKJ

16、QKQ 10ZQQ (1 分)nn+1n ()QJQKQCP n+1nnnnn00000000Q11 ()J QK QQQQCP n+1nnnnnn111110101Q ()J QK QQ QQ QCP (2 分)状态表 (3 分)CP n1Q n0Q n+11Q n+10Q Z 0 0 0 0 1 0 1 0 1 1 0 0 2 1 0 1 1 0 3 1 1 0 0 1 归纳上述分析结果可知,该时序电路为同步 4 进制加法计数器。(2 分)4、=1 1 Z C B A 1 0 BC A 01 00 10 11 1 1 1 1 00 01 10 11 Q1Q0/Z/1/0/0/0(2 分)实

17、用文档.五、设计题目 1、解:Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)=ABC+ABC+ABC+ABC=m 1+m 3+m 6+m 7=7 6 3 1 mmmm (5 分)(5 分)2、(1)当 74LS161 从 0000 开始顺序计数到 1010 时,与非门输出“0”,清零信号到来,异步清零。(1 分)(2)该电路构成同步十进制加法计数器。(2 分)(3)状态图(4 分)0000 0001 1001 1000 1010 0011 0111 0010 0101 0110 0100 8 7 6 5 4 2 3 1 9 10 STA Y7 Y5 Y6 Y4 Y3 Y2 Y1

18、Y0 STC STB A0 A1 A2 74LS138 C B A“1”&Z 1 3 VCC 2 3 VC uo 0 0 uI t t 实用文档.数字电子技术试卷四 一、填空题:(152=30 分)1.完成数制转换(101011111)2=()16()8421BCD,(3B)16=()10()8421BCD 2.三种基本的逻辑运算关系是 、。3.Z=AB+AC 的对偶式为 。4.晶体三极管有三种工作状态:、,在数字电路中三极管一般作为开关元件使用,即工作在 和 。5.存储 8 位二进制信息,要 个触发器。6.JK 触发器特征方程为 。二、单项选择题:(53=15 分)1.下列各式中的四变量 A

19、、B、C、D 的最小项是:。(A)ABCD (B)AB(C+D)(C)A+B+C+D (D)A+B+C+D 2.Y=ABCDC的反函数为 。(A)Y=()ABC DC (B)Y=()ABC DC (C)Y=()ABC DC (D)Y=()ABC DC 3.四个逻辑变量的取值组合共有 。(A)8 (B)16 (C)4 (D)15 4.已知逻辑函数 F(A,B)ABAB,是函数值为 1 的 A,B 取值组合是:。(A)00,11 (B)01,00 (C)01,10 (D)01,11 5.20488 位 RAM 芯片,其数据线的个数是:。(A)11 (B)8 (C)14 (D)211 三、综合题。(

20、55 分)1.用与非门实现逻辑函数 Z=AB+AC(5 分)2.判断函数CABCBADAZ是否会出现竞争冒险现象。(10 分)3.用数据选择器实现函数 Z=F(A,B,C)=m(0,2,4,5,6,7)(10 分)X2 X1 X0 D0 D1 D2 D3 D4 D5 D6 D7 ZABC实用文档.4.下列电路为几进制计数器?画出状态转换图。(12 分)5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18 分)数字电子技术试卷四答案 一、填空题 1.15F、1101010001,59、1011001 2.与、或、非 3.(AB)(A+C)4.

21、截止、放大、饱和,截止、饱和 5.8 6.Qn1JQn KQn 二、选择题 A A B C B 三、综合题 1.&ABCZ实用文档.2.会出现竞争冒险。例:B1,C0,D1;B0,C1,D1 等等 3.X2 X1 X0 D0 D1 D2 D3 D4 D5 D6 D7 4.10进制计数器。从0110 1111 5.驱动方程:J1=K1=1 J2=K2=1nQ J3=K3=2nQ1nQ 输出方程:C321n n nQ Q Q 状态方程:从 000 111 同步 8 进制加法计数器,当计数到111状态时C 输出 1 数字电子技术试卷五 一、填空题(20 分)1数字信号只有 和 两种取值。2十进制 1

22、23 的二进制数是 ;八进制数是 ;十六进制数是 。3设同或门的输入信号为 A 和 B,输出函数为 F。若令B=0,则F=若令B=1,则F=4三态门的输出有 、三种状态。5设JK触发器的起始状态 Q=1 若令J=1,K=0,则1nQ 。若令J=1,K=1,则1nQ 。6BCD七段翻译码器输入的是 位 码,输出有 个。ZABC1111122113321321nnnnnnn n nn n nQQQQQQQ Q QQ Q Q实用文档.7一个 N 进制计数器也可以称为 分频器。8有一个 6 位 D/A 转换器,设满度输出为 6.3V,输入数字量为 110111,则输出模拟电压为 。9设 ROM 容量为

23、 256 字8 位,则它应设置地址线 条,输出线 条。10用 256 字4 位 RAM,扩展容量为 1024 字8 位 RAM,则需要 片。二、选择题(20 分)1 离散的,不连续的信号,称为()A、模拟信号 B、数字信号 2 组合逻辑电路通常由()组合而成。A、门电路 B、触发器 C、计数器 3 十六路数据选择器的地址输入(选择控制)端有()个 A、16 B、2 C、4 D、8 4 一位 8421BCD码译码器的数据输入线与译码输出线的组合是()A、4:6 B、1:10 C、4:10 D、2:4 5 能实现脉冲延时的电路是()A、多谐振荡器 B、单稳态触发器 C、施密特触发器 68 线3 线

24、优先编码器的输入为70II ,当优先级别最高的7I有效时,其输出012YYY 的值是()A、111 B、010 C、000 D、101 7JK 触发器在 CP 作用下,若状态必须发生翻转,则应使()A、J=K=0 B、J=K=1 C、J=O,K=1 8有一个左移位寄存器,当预先置入 1011 后,其串行固定接 0,在 4 个移位脉冲 CP 作用下,四位数据的移位过程是()A、10110110110010000000 B、10110101001000010000 9有一位二进制数码需要暂时存放起来,应选用()A、触发器 B、2 选 1 数据选择器 C、全加器 10EPROM 是指()A、随机读写

25、存储器 B、可编程逻辑阵列 可编程只读存储器 D、可擦除可编程只读存储器 三、判断题(10 分)1、n 个变量的逻辑函数,其全部最小项共有n 个。()2、与非门可以用作反相器。()3、寄存器是组合逻辑器件。()4、寄存器要存放n 位二进制数码时,需要n2个触发器。()5、3 位二进制计数器可以构成模值为123的计数器。()6、十进制计数器最高位输出的周期是输入CP 脉冲周期的 10 倍。()7、JK 触发器在 CP 作用下,若 J=K=1,其状态保持不变。()8、要对 16 个输入信号进行编码,至少需要4 位二进制码。()9、组合逻辑电路t 时刻状态和 t-1 时刻该电路的状态有关。()10、

26、一个容量为2564 位的 RAM 有 4 条数据线。()实用文档.四、化简逻辑函数(15 分)1 用代数法化简 2 用卡诺图化简,写出与或式 F(A、B、C、D)=m(0,1,4,7,8,19,13)+(2,5,8,12,15)五、综合题(35 分)1、用译码器实现函数(,)Y A B CA B CABCABC。(15 分)2、分析下图所示的同步时序电路。要求:写出驱动方程;列出状态转换真值表;画出状态转换图及工作波形图。并描述电路的功能。(20 分)数字电子技术试卷五答案 一、填空题(20 分)1、0,1 2、1111011,173,713 3、A 4、0,1,高阻 5、1,0 6、4,二进

27、制,7 7、N 8、5.5V 9、8,8 10、8 二、选择题(20 分)1、B 2、A 3、C 4、C 5、B 6、C 7、B 8、A 9、A 10、D 三、判断题(10 分)1、2、3、4、5、6、7、8、9、F=AC+ABC+BC+ABC实用文档.10、四、化简逻辑函数(15 分)1、CF (过程略)2、BDCDCBAF),((过程略)五、综合题(35 分)1、解:(1)根据逻辑函数选用译码器。由于函数 Y 中有 A、B、C 三个变量,故选用 3 线-8 线译码器 74LS138。其输出为低电平有效,故再选一个与非门。(2)因为 74LS138 的输出表达式为:iiYm,i=07(3)写

28、出逻辑函数的最小项表达式:027027YA B CABCABCmmmmmm(4)将逻辑函数与 74LS138 的输出表达式进行比较,设 A=A2、B=A1、C=A0,得:027027YmmmYYY(5)所以,用一片 74LS138 再加一个与非门就可实现函数。其逻辑图如上图所示。2、(1)驱动方程:001,1JK nn1010,JQKQ nnnn201201,JQ QKQ Q(2)状态方程 n+1nnn000000Q ()J QK QQCP n+1nnnnnnnnnn1111101011010Q ()J QK QQ QQ QQ QQ QCP n+1nnnnnnnn22222210210Q ()J QK QQ Q QQ Q QCP(3)状态转换真值表、状态图、时序图 CP n2Q n1Q n0Q n+12Q n+11Q n+10Q 1 0 0 0 1 1 1 2 1 1 1 1 1 0 实用文档.3 1 1 0 1 0 1 4 1 0 1 1 0 0 5 1 0 0 0 1 1 6 0 1 1 0 1 0 7 0 1 0 0 0 1 8 0 0 1 0 0 0 (4)从状态图可知,随着 CP 脉冲的递增,触发器输出 Q2Q1Q0值是递减的,且经过 8 个 CP 脉冲完成一个循环过程。所以,此电路是一个同步 3 位二进制(或 1 位八进制)减法计数器。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 工作报告

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁