半导体中的杂质和缺陷能级.ppt

上传人:得****1 文档编号:79186843 上传时间:2023-03-20 格式:PPT 页数:34 大小:1.41MB
返回 下载 相关 举报
半导体中的杂质和缺陷能级.ppt_第1页
第1页 / 共34页
半导体中的杂质和缺陷能级.ppt_第2页
第2页 / 共34页
点击查看更多>>
资源描述

《半导体中的杂质和缺陷能级.ppt》由会员分享,可在线阅读,更多相关《半导体中的杂质和缺陷能级.ppt(34页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、第二章第二章 半导体中的杂质和缺陷能级半导体中的杂质和缺陷能级要求:要求:掌握半导体中杂质的作用与杂质能级;掌握半导体中杂质的作用与杂质能级;掌握半导体中的缺陷及其影响掌握半导体中的缺陷及其影响重点:重点:浅能级和深能级杂质及其作用,杂质的浅能级和深能级杂质及其作用,杂质的补偿作用补偿作用1原子并非固定不动,格点原子在平衡位置附近振动;原子并非固定不动,格点原子在平衡位置附近振动;半导体并非纯净,含有若干杂质(基质以外的任何元素);半导体并非纯净,含有若干杂质(基质以外的任何元素);半导体晶格并非完美(完整),存在各种缺陷:半导体晶格并非完美(完整),存在各种缺陷:点缺陷点缺陷线缺陷线缺陷面缺

2、陷面缺陷实际半导实际半导体材料:体材料:杂质来源:杂质来源:2.1 Si、Ge晶体中的杂质能级晶体中的杂质能级1 1、替(代)位式杂质、替(代)位式杂质 间隙式杂质间隙式杂质原材料纯度不够;原材料纯度不够;工艺过程中引入玷污;工艺过程中引入玷污;人为掺入杂质人为掺入杂质为改善半导体材料性能;为改善半导体材料性能;(1)Si、Ge都具有金刚石结构,一个晶胞内含有都具有金刚石结构,一个晶胞内含有8个原子。个原子。2(2)若视晶体中的原子为球体,)若视晶体中的原子为球体,且最近原子相切:且最近原子相切:则则66是空的是空的相邻两球的半径之和(直相邻两球的半径之和(直径)为立方体体对角线的径)为立方体

3、体对角线的1/4。3(3)杂质原子进入半导体中的存在方式:)杂质原子进入半导体中的存在方式:位于格点原子间的间隙位置位于格点原子间的间隙位置间隙式杂质(一般杂质原子较小)间隙式杂质(一般杂质原子较小)取代格点原子而位于格点上取代格点原子而位于格点上替代式杂质(一般杂质原子大小与替代式杂质(一般杂质原子大小与 被取代的晶格原子大小近似,且价电子壳层结构也较相似)被取代的晶格原子大小近似,且价电子壳层结构也较相似)Si、Ge是是族元素,族元素,、族元素在族元素在Si、Ge中是替位式杂质。中是替位式杂质。杂质浓度:杂质浓度:单位体积中的杂单位体积中的杂质原子数,表示半导体晶体中质原子数,表示半导体晶

4、体中杂质含量的多少,杂质浓度的杂质含量的多少,杂质浓度的单位为单位为cm-3或或/cm3。替位式杂质和间隙式杂质42 2、施主杂质、施主杂质 施主能级施主能级SiSi中掺中掺 P P效果上形成效果上形成正电中心正电中心 P P+一个价电子一个价电子被正电中心被正电中心P+束缚,位于束缚,位于P+周围,此周围,此束缚远小于共价键束缚,很小的能量束缚远小于共价键束缚,很小的能量E 就可以使其挣脱束缚,形成就可以使其挣脱束缚,形成“自自由由”电子,在晶格中运动(在导带)。电子,在晶格中运动(在导带)。杂质电离:杂质电离:电子脱离杂质原子的束缚成为导电电子的过程。电子脱离杂质原子的束缚成为导电电子的过

5、程。杂质电离能:杂质电离能:电子脱离杂质原子的束缚,成为导电电子所需的能量。电子脱离杂质原子的束缚,成为导电电子所需的能量。记作记作ED。ED的值的值Si 中约中约 0.040.05eVGe中约中约 0.01eVNA1)对于杂质补偿的半导体,若)对于杂质补偿的半导体,若NDNA:在在T=0K时,时,电子按顺序填充能量由低到高的各个能级电子按顺序填充能量由低到高的各个能级,由,由于受主能级于受主能级EA比施主能级比施主能级ED低,电子将先填满受主能级低,电子将先填满受主能级EA,然,然后再填充施主能级后再填充施主能级ED,因此施主能级上的电子浓度为,因此施主能级上的电子浓度为n0=ND-NA。设

6、:设:ND:施主杂质浓度:施主杂质浓度NA:受主杂质浓度:受主杂质浓度n0:导带中的电子浓度:导带中的电子浓度p0:价带中的空穴浓度:价带中的空穴浓度10通常当温度达到大约通常当温度达到大约100K以上时,施主能级上的以上时,施主能级上的ND-NA个电子个电子就全部被激发到导带,这时导带中的电子浓度就全部被激发到导带,这时导带中的电子浓度n0=ND-NA,为为n型半导体型半导体,杂质补偿杂质补偿 室温室温 NDNA如果半导体中:如果半导体中:NDNA,则,则n0=ND-NAND;称;称n0为有效为有效施主浓度。施主浓度。11EcED电离施主电离施主电离受主电离受主EvEA NAND,则,则p0

7、NA-ND NA,称,称p0为有效受主浓度。为有效受主浓度。2)对于杂质补偿的半导体,若对于杂质补偿的半导体,若NAND:将呈现将呈现p型半导体的特性,价带空穴浓度型半导体的特性,价带空穴浓度p0=NA-ND12 半导体器件和集成电路生产中就是利用杂质补偿作用,在n型Si外延层上的特定区域掺入比原先n型外延层浓度更高的受主杂质,通过杂质补偿作用就形成了p型区,而在n型区与p型区的交界处就形成了pn结。如果再次掺入比p型区浓度更高的施主杂质,在二次补偿区域内p型半导体就再次转化为n型,从而形成双极型晶体管的n-p-n结构。应用:晶体管制造过程中的杂质补偿应用:晶体管制造过程中的杂质补偿13143

8、):高度补偿,杂质很多,性能很差。高度补偿,杂质很多,性能很差。此时电阻率与本征此时电阻率与本征半导体相同。半导体相同。6 6、深能级杂质、深能级杂质(1)杂质能级深)杂质能级深 非、族元素在Si、Ge禁带中产生的施主能级ED距导带底Ec较远,产生的受主能级EA距价带顶Ev较远,这种杂质能级称为深能级,对应的杂质称为深能级杂质。实验表明:非实验表明:非、族元素掺入半导体,在族元素掺入半导体,在族元素掺入半导体,在族元素掺入半导体,在SiSi、GeGe中的禁带中的禁带中的禁带中的禁带也产生能级,其特点:也产生能级,其特点:也产生能级,其特点:也产生能级,其特点:动画:动画:杂质补偿作用杂质补偿作

9、用15(2)深能级杂质主要以替位式存在)深能级杂质主要以替位式存在(3)深能级杂质产生多次电离,每次电离对应一个能级,有)深能级杂质产生多次电离,每次电离对应一个能级,有的杂质既引入施主能级又引入受主能级。的杂质既引入施主能级又引入受主能级。以以Ge中掺中掺Au为例:为例:Au在在Ge中的能级中的能级 图中图中Ei表示禁带中线位置,表示禁带中线位置,Ei以上注明的是杂质能级距导以上注明的是杂质能级距导带底带底Ec的距离,的距离,Ei以下标出的是杂质能级距价带顶以下标出的是杂质能级距价带顶Ev的距离。的距离。16School of Microelectronics 解释:解释:n中性Au0的一个

10、价电子可以电离释放到导带,形成施主能级ED,其电离能为(Ec-ED),从而成为带一个正电荷的单重电离施主离化态Au+。这个价电子因受共价键束缚,它的电离能仅略小于禁带宽度Eg,所以施主能级ED很接近Ev。n中性Au0为与周围四个Ge原子形成共价键,还可以依次由价带再接受三个电子,分别形成EA1,EA2,EA3三个受主能级。价带激发一个电子给Au0,使之成为单重电离受主离化态Au-,电离能为EA1-Ev;从价带再激发一个电子给Au-使之成为二重电离受主离化态,所需能量为EA2-Ev;从价带激发第三个电子给 使之成为三重电离受主离化态 ,所需能量为 EA3-Ev。n由于电子间存在库仑斥力,EA3E

11、A2EA1。17(4)复合作用强复合作用强 深能级杂质对半导体中载流子浓度和导电类型的影响不像浅能级杂质那样显著,其浓度通常也较低,主要起复合中心的作用。182.2 -族化合物族化合物中的杂质能级中的杂质能级化合物半导体中目前研究比较多的是化合物半导体中目前研究比较多的是GaAsGaAsGaAsGaAs具有闪锌矿结构:具有闪锌矿结构:Ga原子周围原子周围四个四个As原子包围原子包围As 原子周围原子周围四个四个Ga原子包围原子包围a族元素族元素族元素族元素a族元素族元素族元素族元素19杂质原子进入化合物半导体,其存在方式:杂质原子进入化合物半导体,其存在方式:间隙式杂质间隙式杂质替位式杂质替位

12、式杂质周围可以是四个周围可以是四个Ga原子原子周围可以是四个周围可以是四个As原子原子可以取代可以取代族元素位于族元素位于族元素格点上族元素格点上可以取代可以取代族元素位于族元素位于族元素格点上族元素格点上一些实验结果:一些实验结果:(1)族元素通常是替位式杂质(替代族元素通常是替位式杂质(替代族原子族原子位于位于族原子格族原子格点上)。由于点上)。由于II族元素比族元素比III族元素少一个价电子,有获取一个电子完成族元素少一个价电子,有获取一个电子完成共价键的倾向,表现为受主杂质,引入共价键的倾向,表现为受主杂质,引入浅受主能级浅受主能级(2)族元素通常取代族元素通常取代族原子族原子位于位于

13、族原子格点上,也是替位式族原子格点上,也是替位式杂质。因为杂质。因为VI族元素比族元素比V族元素多一个价电子,表现为施主杂质,引入族元素多一个价电子,表现为施主杂质,引入 施主能级施主能级20(3)族元素掺入族元素掺入-族化合物,出现两种情况:族化合物,出现两种情况:取代取代族族原子原子施主作用施主作用当当Si浓度较低时,取代浓度较低时,取代 族族元素(施主)元素(施主)取代取代族族原子原子受主作用受主作用掺入掺入Si当当Si浓度较高时,取代浓度较高时,取代 族族元素(受主)元素(受主)杂质补偿杂质补偿有效杂质浓度下降,其结果为电子浓度饱和。有效杂质浓度下降,其结果为电子浓度饱和。杂质的双性行

14、为杂质的双性行为101710181019102010181019nSi(4)族元素和族元素和族元素族元素掺入不是由其自身形成的掺入不是由其自身形成的-族化合物半导体时,族化合物半导体时,实验测不到这些杂质的影响,在禁带中不引入能级。实验测不到这些杂质的影响,在禁带中不引入能级。等电子杂质等电子杂质:某些某些III-V族化合物中掺入族化合物中掺入III、V族元素杂质时,杂质取族元素杂质时,杂质取代基质中的同族原子后,基本上仍呈电中性,由于它与被代基质中的同族原子后,基本上仍呈电中性,由于它与被取代的原子共价半径和电负性有差别,能俘获某种载流子取代的原子共价半径和电负性有差别,能俘获某种载流子而成

15、为带电中心,这个带电中心称为等电子陷阱。而成为带电中心,这个带电中心称为等电子陷阱。21(5)族元素在族元素在GaAs中引入受主能级。中引入受主能级。(6)过渡过渡元素在元素在GaAs中引入深受主能级。中引入深受主能级。束缚激子:束缚激子:等电子陷阱俘获载流子后成为带电中心,这一中心等电子陷阱俘获载流子后成为带电中心,这一中心由于库仑作用又能俘获另一种带电符号相反的载流子由于库仑作用又能俘获另一种带电符号相反的载流子 等电子陷阱等电子陷阱:被等电子杂质取代的原子共价半径和电负性与化合物半被等电子杂质取代的原子共价半径和电负性与化合物半导体中的导体中的III、V族元素有差别,能俘获某种载流子而成

16、为带族元素有差别,能俘获某种载流子而成为带电中心,这个带电中心称为电中心,这个带电中心称为等电子陷阱等电子陷阱。221、点缺陷、点缺陷 弗仑克尔缺陷:弗仑克尔缺陷:一定温度下,格点原子在平衡位置附近振动,其中某些一定温度下,格点原子在平衡位置附近振动,其中某些原子能够获得较大的热运动能量,克服周围原子化学键束缚而挤入晶体原子能够获得较大的热运动能量,克服周围原子化学键束缚而挤入晶体原子间的空隙位置,形成间隙原子,原先所处的位置相应成为空位。原子间的空隙位置,形成间隙原子,原先所处的位置相应成为空位。这这种间隙原子和空位成对出现的缺陷称为弗仑克尔缺陷种间隙原子和空位成对出现的缺陷称为弗仑克尔缺陷

17、。2.3 缺陷、位错能级缺陷、位错能级23肖特基缺陷:肖特基缺陷:由于原子挤入间隙位置需要较由于原子挤入间隙位置需要较大的能量,所以常常是表面附近的原子大的能量,所以常常是表面附近的原子A和和B依靠热运动能量运动到外面新的一层格点位依靠热运动能量运动到外面新的一层格点位置上,而置上,而A和和B处的空位由晶体内部原子逐次处的空位由晶体内部原子逐次填充,填充,从而在晶体内部形成空位,而表面则从而在晶体内部形成空位,而表面则产生新原子层产生新原子层,结果是晶体内部产生空位但,结果是晶体内部产生空位但没有间隙原子,这种缺陷称为肖特基缺陷。没有间隙原子,这种缺陷称为肖特基缺陷。l肖特基缺陷和弗仑克尔缺陷

18、统称肖特基缺陷和弗仑克尔缺陷统称点缺陷点缺陷。l虽然这两种点缺陷同时存在,但由于在虽然这两种点缺陷同时存在,但由于在Si、Ge中形成间隙原中形成间隙原子一般需要较大的能量,所以肖特基缺陷存在的可能性远比弗子一般需要较大的能量,所以肖特基缺陷存在的可能性远比弗仑克尔缺陷大,因此仑克尔缺陷大,因此Si、Ge中主要的点缺陷是空位。中主要的点缺陷是空位。24化合物半导体化合物半导体GaAs中,如果成份偏离正常化学比,也会中,如果成份偏离正常化学比,也会出现间隙原子和空位。如果出现间隙原子和空位。如果Ga成份偏多会造成成份偏多会造成Ga间隙原间隙原子和子和As空位;空位;As成份偏多会造成成份偏多会造成

19、As间隙原子和间隙原子和Ga空位。空位。化学比偏离还可能形成所谓反结构缺陷化学比偏离还可能形成所谓反结构缺陷,如,如GaAs晶体中晶体中As的成份偏多,不仅形成的成份偏多,不仅形成Ga空位,而且空位,而且As原子还可占据原子还可占据Ga空位,称为反结构缺陷。空位,称为反结构缺陷。此外高能粒子轰击半导体时此外高能粒子轰击半导体时,也会使原子脱离正常格点位,也会使原子脱离正常格点位置,形成间隙原子、空位以及空位聚积成的空位团等。置,形成间隙原子、空位以及空位聚积成的空位团等。252、线缺陷、线缺陷-位错(一维缺陷)位错(一维缺陷)半导体单晶制备和器件生产的许多步骤都在高温下进行,半导体单晶制备和器

20、件生产的许多步骤都在高温下进行,因而在晶体中会产生一定应力。因而在晶体中会产生一定应力。在应力作用下晶体的一部分原子相对于在应力作用下晶体的一部分原子相对于另一部分原子会沿着某一晶面发生移动,另一部分原子会沿着某一晶面发生移动,如图所示。这种相对移动称为滑移,产生如图所示。这种相对移动称为滑移,产生滑移的晶面称为滑移的晶面称为滑移面滑移面,滑移的方向称为,滑移的方向称为滑移向滑移向。26实验表明实验表明滑移运动所需应力并不很大滑移运动所需应力并不很大,因为参加滑移的所有原,因为参加滑移的所有原子并非整体同时进行相对移动,而是左端原子先发生移动推动子并非整体同时进行相对移动,而是左端原子先发生移

21、动推动相邻原子使其发生移动,然后再逐次推动右端的原子,最终是相邻原子使其发生移动,然后再逐次推动右端的原子,最终是上下两部分原子整体相对滑移了一个原子间距上下两部分原子整体相对滑移了一个原子间距b,见图。,见图。虽然在晶体两侧表面产生小台阶,但由于内部原子都相对虽然在晶体两侧表面产生小台阶,但由于内部原子都相对移动了一个原子间距,因此移动了一个原子间距,因此晶体内部原子相互排列位置并没有晶体内部原子相互排列位置并没有发生畸变发生畸变。整体位错对半导体的影响:整体位错对半导体的影响:27 在上述逐级滑移中会因为应力变小而使滑移中途中止,滑移在上述逐级滑移中会因为应力变小而使滑移中途中止,滑移的最

22、前端原子面的最前端原子面AEFD左侧原子都完成了一个原子间距的移动,左侧原子都完成了一个原子间距的移动,而右侧原子都没有移动,其结果是好像有一个多余的半晶面而右侧原子都没有移动,其结果是好像有一个多余的半晶面AEFD插在晶体中。插在晶体中。在在AD线周围晶格产生畸变,而距线周围晶格产生畸变,而距AD线较远处似乎没有影响,原子仍线较远处似乎没有影响,原子仍然规则排列,是一种发生在然规则排列,是一种发生在AD线附近的线缺陷,线附近的线缺陷,AD线称为位错线。线称为位错线。滑移方向滑移方向BA与位错线与位错线AD垂直,称为垂直,称为棱位错棱位错。因为它有一个多余的半。因为它有一个多余的半晶面晶面AE

23、FD像刀一样插入晶体,也称像刀一样插入晶体,也称刃形位错刃形位错。刃形位错(棱位错、边缘位错)刃形位错(棱位错、边缘位错)28刃形位错对半导体的影响:刃形位错对半导体的影响:1)刃形位错产生了多余半晶面,在)刃形位错产生了多余半晶面,在Si、Ge 晶体中位错线晶体中位错线AD 上的每个原子周围只有三个原子与之构成共价键,还存在一个悬上的每个原子周围只有三个原子与之构成共价键,还存在一个悬挂键,这些非饱和共价键可以接受或释放电子从而影响半导体器挂键,这些非饱和共价键可以接受或释放电子从而影响半导体器件的性能。件的性能。2)导致晶体中产生了应力。晶格中,上半部分接近位错处存)导致晶体中产生了应力。

24、晶格中,上半部分接近位错处存在压应力,下半部分接近位错存在张应力。在压应力,下半部分接近位错存在张应力。29螺旋位错螺旋位错 螺旋位错的滑移是沿螺旋位错的滑移是沿BC方向,而原子移动沿方向,而原子移动沿BA方向传方向传递,位错线递,位错线AD和滑移方向和滑移方向BC平行。与刃型位错不同的是,平行。与刃型位错不同的是,这时晶体中与位错线这时晶体中与位错线AD垂直的晶面族不再是一个个平行面,垂直的晶面族不再是一个个平行面,而是相互连接、延续不断并形成一个整体的螺旋面。而是相互连接、延续不断并形成一个整体的螺旋面。螺旋位错螺旋位错30 在点缺陷群形成之初,它们通常呈无序(或半有序)结构,在点缺陷群形

25、成之初,它们通常呈无序(或半有序)结构,随着群的演变,受能量方面的影响,有序的结构逐渐形成,这随着群的演变,受能量方面的影响,有序的结构逐渐形成,这种有序结构通常呈现薄层或片状结构。种有序结构通常呈现薄层或片状结构。当大量的点缺陷(空位或额外原子)集结时,它们会沿着当大量的点缺陷(空位或额外原子)集结时,它们会沿着某平面向一个薄层内塌陷。这个薄层(或片)的边缘便形成边某平面向一个薄层内塌陷。这个薄层(或片)的边缘便形成边界位错线,或称为位错环。位错环通常呈圆形,因为相同面积界位错线,或称为位错环。位错环通常呈圆形,因为相同面积下,圆形有最短的边长(这样便使总体的位错能量最低)。下,圆形有最短的

26、边长(这样便使总体的位错能量最低)。螺旋位错的形成机理螺旋位错的形成机理31应力的产生有多种原因,包括:应力的产生有多种原因,包括:(1)由于具体内温度的不均匀而引起晶格不同区域在膨胀上的差异;(2)晶体中局部区域的替代杂质的引入,这使晶体中掺杂和未掺杂区域之间产生应力(例如,如果杂质原子比硅原子小,象硼或磷,它们存在的区域便会受到压缩,如果杂质原子比硅原子大,又会使它们存在的区域膨胀);(3)在一些沉积过程中引起的体内不协调而引发压应力;(4)晶体表面层的热膨胀系数诱发应力(例如VLSI硅片的局部氧化LOCOS)在隔离结构形成的过程中引发应力。32 1)从能量的角度考虑,晶格的变型产生的位错

27、会形成一个易于为杂质原子占据的晶格点。扩散的杂质原子容易被这种位错的晶格点吸收,因为这会使晶格在这点的变形变小,从而使晶格具有较低的自由能。2)如果杂质原子比硅原子大,其占据的点的周围区域便存在压应力。反之,则存在张应力。3)若杂质已经完全占据了位错处的晶格点,这个位错被认为已经被施杂了。4)纯净的位错就意味着没有施杂杂质占据位错处的晶格点。位错与掺杂的关系位错与掺杂的关系33半导体中还存在因原子排列次序的错乱而形成的一种面缺陷,称为层错。插入一个面产生的层错称为外来层错,移出一个面产生的称为内在层错。外来层错的形成方式为过剩原子的局部积累和凝结,和引起位错形成的方式有相似之处。在IC的制造过程中,下列工序中会有可能产生层错:(1)外延;(2)离子注入;(3)氧化。过剩原子主要来源于过饱和的自间隙原子;氧沉积过程中产生的自间隙原子;硅片表面生成SiO2时引入的硅原子。3、面缺陷(二维缺陷)、面缺陷(二维缺陷)34

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 工作报告

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁