《微电子学概论ch集成电路制造工艺CMOS工艺.pptx》由会员分享,可在线阅读,更多相关《微电子学概论ch集成电路制造工艺CMOS工艺.pptx(44页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、工艺集成工艺集成 工艺集成:组合工艺,制备不同类型的集成电路工艺集成:组合工艺,制备不同类型的集成电路CMOS反相器双极工艺双极工艺 双极集成电路双极集成电路CMOSCMOS工艺工艺 CMOSCMOS集成电路集成电路第1页/共44页栅电极:栅电极:重掺杂的多晶硅重掺杂的多晶硅 P N+N+AlAl第2页/共44页多晶硅氧化层金属N 衬底P 阱AlN+N+P+P+源源漏漏P+体第3页/共44页N 衬底P 阱AlN+N+P+P+源源漏漏P+体第4页/共44页N型(100)衬底的原始硅片P阱(well)N衬底P P阱阱CMOSCMOS集成电路工艺流程集成电路工艺流程制备阱的原因:需要在同一衬底上制备
2、制备阱的原因:需要在同一衬底上制备p p和和n n两种类型两种类型MOSFETMOSFET第5页/共44页N衬底Pv形成形成P阱阱初始氧化:生成二氧化硅薄氧化层初始氧化:生成二氧化硅薄氧化层(氧化层作用氧化层作用)淀积氮化硅层:离子注入时的掩蔽层淀积氮化硅层:离子注入时的掩蔽层光刻光刻,定义出,定义出P阱位置阱位置反应离子刻蚀氮化硅层反应离子刻蚀氮化硅层P阱离子注入阱离子注入:带氧化层注入带氧化层注入硼注入第6页/共44页N衬底P阱第7页/共44页N衬底P阱v推阱推阱退火驱入:使阱的深度达到所需要求(激活退火驱入:使阱的深度达到所需要求(激活)有一定氧化有一定氧化去掉氮化硅、氧化层去掉氮化硅、
3、氧化层第8页/共44页N型(100)衬底的原始硅片P阱(well)隔离第9页/共44页 隔离工艺 MOS晶体管结构晶体管结构:自隔离性自隔离性相相邻邻MOS管管之之间间区区域域(氧氧化化层层)上上有有导导线线经经过过时时,寄寄生生MOS管管可可能能开开启启,相相邻邻晶晶体体管管之之间间的的隔离被破坏隔离被破坏器件间的泄漏电流,相互干扰器件间的泄漏电流,相互干扰甚至导致逻辑状态改变甚至导致逻辑状态改变隔离不完全第10页/共44页MOS集成电路隔离:集成电路隔离:如何防止寄生晶体管开启如何防止寄生晶体管开启增大场氧化层厚度增大场氧化层厚度提高场氧下面硅层的表面掺杂浓度,提高阀值提高场氧下面硅层的表
4、面掺杂浓度,提高阀值第11页/共44页N衬底P阱硼注入生长一层薄氧化层生长一层薄氧化层淀积一层氮化硅淀积一层氮化硅光刻光刻场区,有源区被光刻胶保护场区,有源区被光刻胶保护反应离子刻蚀氮化硅反应离子刻蚀氮化硅场区离子注入:同时也形成沟道阻挡层场区离子注入:同时也形成沟道阻挡层热生长厚的场氧化层(激活,半槽氧化隔离)热生长厚的场氧化层(激活,半槽氧化隔离)去掉氮化硅层去掉氮化硅层LOCOS隔离(local oxidation)第12页/共44页场氧光刻掩膜版场氧光刻掩膜版N衬底P阱第13页/共44页N衬底P阱第14页/共44页 LOCOS隔离鸟嘴现象:费面积,存在窄沟效应鸟嘴现象:费面积,存在窄沟
5、效应第15页/共44页v NMOS NMOS、PMOSPMOS结构结构NMOS结构PMOS结构N型(100)衬底的原始硅片P阱(well)隔离第16页/共44页阈值调整注入v阈值调整注入阈值调整注入v可以不用掩膜版可以不用掩膜版v可以用掩膜版可以用掩膜版第17页/共44页N衬底P阱阈值调整注入磷v阈值调整注入阈值调整注入v可以不用掩膜版可以不用掩膜版v直接注入磷,调整直接注入磷,调整PMOS管的阈值电压管的阈值电压v NMOS管有一定杂质补偿,与阱注入共同考虑,管有一定杂质补偿,与阱注入共同考虑,调整阈值电压调整阈值电压第18页/共44页N衬底P阱阈值调整注入磷 阈值调整注入:阈值调整注入:可
6、以用掩膜版可以用掩膜版 PMOS阈值调整版阈值调整版光刻光刻注入磷注入磷NMOS阈值调整版阈值调整版光刻光刻注入硼注入硼 去胶去胶硼第19页/共44页N衬底P阱磷PMOSPMOS阀值调整掩膜版阀值调整掩膜版淀积氮化硅层淀积氮化硅层利用掩膜版,光刻利用掩膜版,光刻离子注入区离子注入区磷离子注入,调节阀值磷离子注入,调节阀值去掉氮化硅层去掉氮化硅层第20页/共44页N衬底P阱硼NMOSNMOS阀值调整掩膜版阀值调整掩膜版淀积氮化硅层淀积氮化硅层利用掩膜版,光刻利用掩膜版,光刻离子注入区离子注入区硼离子注入,调节阀值硼离子注入,调节阀值去掉氮化硅层去掉氮化硅层第21页/共44页N 衬底P 阱AlN+
7、N+P+P+源源漏漏P+体阈值调整注入栅氧化层和多晶硅栅第22页/共44页N衬底P阱磷磷v形成栅氧化层和多晶硅栅形成栅氧化层和多晶硅栅 去除氧化层去除氧化层 生长栅氧化层,同时热激活阈值注入生长栅氧化层,同时热激活阈值注入 淀积多晶硅,注入磷形成掺杂多晶硅淀积多晶硅,注入磷形成掺杂多晶硅?刻蚀多晶硅栅(反应离子刻蚀)刻蚀多晶硅栅(反应离子刻蚀)形成重掺杂,且为形成重掺杂,且为N N型,电子导电型,电子导电 空穴导电空穴导电第23页/共44页N衬底P阱第24页/共44页阈值调整注入栅氧化层和多晶硅栅NMOS管源漏注入PMOS管源漏注入第25页/共44页N衬底P阱PR磷v形成形成NMOS管的源漏区
8、管的源漏区在光刻胶上刻蚀出在光刻胶上刻蚀出NMOS管源漏区掺杂的窗口,利管源漏区掺杂的窗口,利用光刻胶保护用光刻胶保护PMOS管区域管区域 自对准离子注入磷或砷(需先形成多晶硅栅),形自对准离子注入磷或砷(需先形成多晶硅栅),形成成N管源漏区管源漏区去掉光刻胶(去掉光刻胶(Photoresist)第26页/共44页N衬底P阱PR磷第27页/共44页N衬底P阱v形成形成PMOS管的源漏区管的源漏区 在光刻胶上刻蚀出在光刻胶上刻蚀出PMOS管源漏区掺杂的窗口,利用管源漏区掺杂的窗口,利用光刻胶保护光刻胶保护NMOS管区域管区域 自对准离子注入硼,形成自对准离子注入硼,形成P管源漏区、管源漏区、P阱
9、引出阱引出去掉光刻胶(去掉光刻胶(Photoresist)硼P+P+P+第28页/共44页N衬底P阱硼第29页/共44页N衬底P阱P+P+P+N+N+第30页/共44页N衬底P阱P+P+P+N+N+n n形成自对准多晶硅形成自对准多晶硅形成自对准多晶硅形成自对准多晶硅/硅化物(硅化物(硅化物(硅化物(salicidesalicidesalicidesalicide):降低寄生电):降低寄生电):降低寄生电):降低寄生电阻阻阻阻低温淀积氧化层低温淀积氧化层低温淀积氧化层低温淀积氧化层反应离子刻蚀氧化层,形成侧壁氧化层反应离子刻蚀氧化层,形成侧壁氧化层反应离子刻蚀氧化层,形成侧壁氧化层反应离子刻蚀
10、氧化层,形成侧壁氧化层淀积难熔金属淀积难熔金属淀积难熔金属淀积难熔金属TiTiTiTi或或或或CoCoCoCo等等等等低温退火,形成难溶金属硅化物低温退火,形成难溶金属硅化物低温退火,形成难溶金属硅化物低温退火,形成难溶金属硅化物TiSiTiSiTiSiTiSi2 2 2 2或或或或CoSiCoSiCoSiCoSi去掉氧化层上的没有发生化学反应的去掉氧化层上的没有发生化学反应的去掉氧化层上的没有发生化学反应的去掉氧化层上的没有发生化学反应的TiTiTiTi或或或或CoCoCoCo高温退火,形成低阻稳定的高温退火,形成低阻稳定的高温退火,形成低阻稳定的高温退火,形成低阻稳定的TiSiTiSiTi
11、SiTiSi2 2 2 2或或或或CoSiCoSiCoSiCoSi2 2 2 2第31页/共44页N衬底P阱P+P+P+N+N+n n形成自对准多晶硅形成自对准多晶硅形成自对准多晶硅形成自对准多晶硅/硅化物(硅化物(硅化物(硅化物(salicidesalicidesalicidesalicide):降低寄生电):降低寄生电):降低寄生电):降低寄生电阻阻阻阻低温淀积氧化层低温淀积氧化层低温淀积氧化层低温淀积氧化层反应离子刻蚀氧化层,形成侧壁氧化层反应离子刻蚀氧化层,形成侧壁氧化层反应离子刻蚀氧化层,形成侧壁氧化层反应离子刻蚀氧化层,形成侧壁氧化层淀积难熔金属淀积难熔金属淀积难熔金属淀积难熔金属
12、TiTiTiTi或或或或CoCoCoCo等等等等低温退火,形成难溶金属硅化物低温退火,形成难溶金属硅化物低温退火,形成难溶金属硅化物低温退火,形成难溶金属硅化物TiSiTiSiTiSiTiSi2 2 2 2或或或或CoSiCoSiCoSiCoSi去掉氧化层上的没有发生化学反应的去掉氧化层上的没有发生化学反应的去掉氧化层上的没有发生化学反应的去掉氧化层上的没有发生化学反应的TiTiTiTi或或或或CoCoCoCo高温退火,形成低阻稳定的高温退火,形成低阻稳定的高温退火,形成低阻稳定的高温退火,形成低阻稳定的TiSiTiSiTiSiTiSi2 2 2 2或或或或CoSiCoSiCoSiCoSi2
13、2 2 2第32页/共44页NMOS结构PMOS结构N型(100)衬底的原始硅片P阱(well)隔离阈值调整注入栅氧化层和多晶硅栅NMOS管源漏注入PMOS管源漏注入连线第33页/共44页 P N+N+AlAl 连线 接触孔 金属连线第34页/共44页N衬底P阱P+P+P+N+N+n形成接触孔(为了实现层间互连)形成接触孔(为了实现层间互连)淀积淀积氧化层(层间绝缘)氧化层(层间绝缘)退火和致密退火和致密反应离子刻蚀氧化层,形成接触孔反应离子刻蚀氧化层,形成接触孔第35页/共44页N衬底P阱P+P+P+N+N+第36页/共44页N衬底P阱P+P+P+N+N+n金属连线金属连线形成接触孔后,淀积
14、金属钨形成接触孔后,淀积金属钨(W),形成钨塞,形成钨塞淀积金属层,形成第一层金属,如淀积金属层,形成第一层金属,如Al-Si、Al-Si-Cu等等光刻光刻金属版,定义出连线图形金属版,定义出连线图形刻蚀金属连线层,形成互连图形刻蚀金属连线层,形成互连图形第37页/共44页形成穿通接触孔形成穿通接触孔化学气相淀积磷硅玻璃化学气相淀积磷硅玻璃通过化学机械抛光进行平坦化通过化学机械抛光进行平坦化光刻穿通接触孔版光刻穿通接触孔版反应离子刻蚀磷硅玻璃,形成穿通接触孔反应离子刻蚀磷硅玻璃,形成穿通接触孔形成第二层金属形成第二层金属淀积金属层,如淀积金属层,如Al-SiAl-Si、Al-Si-CuAl-S
15、i-Cu合金等合金等光刻第二层金属版,定义出连线图形光刻第二层金属版,定义出连线图形反应离子刻蚀,形成第二层金属互连图形反应离子刻蚀,形成第二层金属互连图形第38页/共44页NMOS结构PMOS结构N型(100)衬底的原始硅片P阱(well)隔离连线钝化、测试、封装第39页/共44页 形成钝化层形成钝化层 在低温条件下在低温条件下(小于小于300)300)淀积氮化硅淀积氮化硅(PECVD)(PECVD)光刻光刻钝化版钝化版 刻蚀氮化硅,形成钝化图形,刻出压焊点刻蚀氮化硅,形成钝化图形,刻出压焊点测试、封装,完成集成电路的制造工艺测试、封装,完成集成电路的制造工艺压焊点第40页/共44页第41页/共44页第42页/共44页1、试简述N阱CMOS晶体管的工艺流程。2、画出CMOS反相器的截面图作 业第43页/共44页感谢您的观看!第44页/共44页