《DRCLVS后仿真学习教程.pptx》由会员分享,可在线阅读,更多相关《DRCLVS后仿真学习教程.pptx(61页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、主要内容设计规则检查DRC(Design Rule Check)一致性检查LVS(Layout Versus schematic)后仿真(Post-Simulation)演示浙大微电子1/61第1页/共61页第一页,编辑于星期五:十七点 十三分。浙大微电子2/61第2页/共61页第二页,编辑于星期五:十七点 十三分。l版图绘制要根据一定的设计规则来进行,也就是说一定要版图绘制要根据一定的设计规则来进行,也就是说一定要通过通过DRC(Design Rule Check)检查。)检查。l编辑好的版图通过了设计规则的检查后,有可能还有错编辑好的版图通过了设计规则的检查后,有可能还有错误,这些错误不是
2、由于违反了设计规则,而是可能与实误,这些错误不是由于违反了设计规则,而是可能与实际线路图不一致造成。版图中少连了一根连线这样的小际线路图不一致造成。版图中少连了一根连线这样的小毛病对整个芯片来说都是致命的,所以编辑好的版图还毛病对整个芯片来说都是致命的,所以编辑好的版图还要通过要通过LVS(Layout Versus Schematic)验证。)验证。l编辑好的版图通过寄生参数提取程序来提取出电路的寄生参数,编辑好的版图通过寄生参数提取程序来提取出电路的寄生参数,电路仿真程序可以调用这个数据来进行后仿真。电路仿真程序可以调用这个数据来进行后仿真。浙大微电子3/61第3页/共61页第三页,编辑于
3、星期五:十七点 十三分。schematicPre-simDRCLVSPost-simlayout浙大微电子4/61第4页/共61页第四页,编辑于星期五:十七点 十三分。DRC Design Rule Check浙大微电子5/61第5页/共61页第五页,编辑于星期五:十七点 十三分。DRC基本概念DRC 是为了保证版图满足流片厂的设计规则。是为了保证版图满足流片厂的设计规则。模拟版图和自动布局布线工具产生版图都需要进行模拟版图和自动布局布线工具产生版图都需要进行DRC。DRC流程流程浙大微电子6/61第6页/共61页第六页,编辑于星期五:十七点 十三分。Design Rule的简介l检查版图设计
4、与工艺规则的一致性l基本设计规则包括各层的宽度、间距及不同层次之间的间距、包含关系等lDesign Rule的规定是基于工艺的变化而变化的l在特殊的设计需求下,Design rule允许部分的弹性。但是设计人员需掌握违背了rule对电路的影响浙大微电子7第7页/共61页第七页,编辑于星期五:十七点 十三分。DRC中常见术语浙大微电子8第8页/共61页第八页,编辑于星期五:十七点 十三分。浙大微电子9第9页/共61页第九页,编辑于星期五:十七点 十三分。浙大微电子10第10页/共61页第十页,编辑于星期五:十七点 十三分。DRC工具简介Mentor CalibreCadence DraculaS
5、ynopsys Hercules浙大微电子11/61第11页/共61页第十一页,编辑于星期五:十七点 十三分。Calibre DRC流程1.DRC文件准备2.启动软件3.打开版图4.Calibre 设置5.Check6.查看结果7.修改保存再进行第5步,直到没有错误(密度错误除外)浙大微电子12/61第12页/共61页第十二页,编辑于星期五:十七点 十三分。DRC文件准备去流片厂网站下载最新版本DRC文件SmicDR2R_cal40_log_ll_sali_p1mx_1tm_121825.drc路径浙大微电子13/61第13页/共61页第十三页,编辑于星期五:十七点 十三分。软件启动与启动Ca
6、dence软件一样n进入要启动软件的目录 cd fsk(自己起的名字)nsource/opt/demo/cdsmmsim7_cal11.envnicfb&浙大微电子14/61第14页/共61页第十四页,编辑于星期五:十七点 十三分。打开版图浙大微电子15/61注意注意:ppt中部分操作步骤是通过中部分操作步骤是通过动画展示的,请用放映模式观看。动画展示的,请用放映模式观看。第15页/共61页第十五页,编辑于星期五:十七点 十三分。启动Calibre并设置1/2 浙大微电子16/61第16页/共61页第十六页,编辑于星期五:十七点 十三分。启动Calibre并设置1/2 浙大微电子17/61第1
7、7页/共61页第十七页,编辑于星期五:十七点 十三分。启动Calibre并设置1/2 浙大微电子18/61第18页/共61页第十八页,编辑于星期五:十七点 十三分。启动Calibre并设置1/2 浙大微电子19/61第19页/共61页第十九页,编辑于星期五:十七点 十三分。启动Calibre并设置1/2 浙大微电子20/61第20页/共61页第二十页,编辑于星期五:十七点 十三分。RUNDRC启动Calibre并设置2/2 浙大微电子21/61第21页/共61页第二十一页,编辑于星期五:十七点 十三分。结果查看绿色对号表示此项检查通过红色叉号表示此项检查有误错误情况说明错误情况说明双击上图数字
8、,可以进行错误定位双击上图数字,可以进行错误定位浙大微电子22/61第22页/共61页第二十二页,编辑于星期五:十七点 十三分。只显示出错项目去掉次复选框去掉次复选框浙大微电子23/61第23页/共61页第二十三页,编辑于星期五:十七点 十三分。演示浙大微电子24/61第24页/共61页第二十四页,编辑于星期五:十七点 十三分。LVS Layout Versus schematic浙大微电子25/61第25页/共61页第二十五页,编辑于星期五:十七点 十三分。l通过DRC的版图还需要进行LVS也就是版图和线路图比较。l实际上就是从版图中提取出电路的网表来,再与线路图的网表比较。浙大微电子26/
9、61第26页/共61页第二十六页,编辑于星期五:十七点 十三分。浙大微电子27/61第27页/共61页第二十七页,编辑于星期五:十七点 十三分。版图电路图一致性检查LVS LVS 目的就是为了检查版图与电路图或者数字网表一致。有三种LVS形式:版图对模拟电路图 版图对数字网表 版图对混合网表(既有数字网表,又有模拟电路图)浙大微电子28/61第28页/共61页第二十八页,编辑于星期五:十七点 十三分。版图对模拟电路图LVS1.准备LVS文件2.打开电路图及版图3.启动Calibre4.设置5.核对6.查看结果7.如果有错,修改版图并保存,返回第5步,直到出现笑脸。浙大微电子29/61第29页/
10、共61页第二十九页,编辑于星期五:十七点 十三分。LVS文件准备去流片厂网站下载最新版本LVS文件SmicSP1R_cal40_LL_sali_p1mtx_11182533.lvs路径/home/smic/SMIC40nmPDK/Calibre/LVS/浙大微电子30/61第30页/共61页第三十页,编辑于星期五:十七点 十三分。打开电路图及版图启动Cadence软件打开要做LVS的电路图和版图浙大微电子31/61第31页/共61页第三十一页,编辑于星期五:十七点 十三分。打开版图浙大微电子32/61第32页/共61页第三十二页,编辑于星期五:十七点 十三分。启动Calibre并设置1/2 浙
11、大微电子33/61第33页/共61页第三十三页,编辑于星期五:十七点 十三分。浙大微电子34/61第34页/共61页第三十四页,编辑于星期五:十七点 十三分。浙大微电子35/61第35页/共61页第三十五页,编辑于星期五:十七点 十三分。第一次做选择从第一次做选择从schematic导出模拟网导出模拟网表,下次再做不需要选中次选项,只表,下次再做不需要选中次选项,只用在上面用在上面Files中输出第一次导出的模中输出第一次导出的模拟网标,拟网标,浙大微电子36/61第36页/共61页第三十六页,编辑于星期五:十七点 十三分。浙大微电子37/61第37页/共61页第三十七页,编辑于星期五:十七点
12、 十三分。RUNLVS浙大微电子38/61第38页/共61页第三十八页,编辑于星期五:十七点 十三分。结果查看浙大微电子39/61第39页/共61页第三十九页,编辑于星期五:十七点 十三分。结果查看浙大微电子40/61第40页/共61页第四十页,编辑于星期五:十七点 十三分。演示浙大微电子41/61第41页/共61页第四十一页,编辑于星期五:十七点 十三分。后仿真 Post Simulation浙大微电子42/61第42页/共61页第四十二页,编辑于星期五:十七点 十三分。提取版图中的寄生参数并将其代入电路中进行仿真。这就是我们所说的后仿真。浙大微电子43/61第43页/共61页第四十三页,编
13、辑于星期五:十七点 十三分。打开版图浙大微电子44/61第44页/共61页第四十四页,编辑于星期五:十七点 十三分。启动Calibre并设置1/2 浙大微电子45/61第45页/共61页第四十五页,编辑于星期五:十七点 十三分。浙大微电子46/61第46页/共61页第四十六页,编辑于星期五:十七点 十三分。浙大微电子47/61第47页/共61页第四十七页,编辑于星期五:十七点 十三分。lnetlist选择生成格式为选择生成格式为spectre,name从从layout来来浙大微电子48/61第48页/共61页第四十八页,编辑于星期五:十七点 十三分。RUNPEX浙大微电子49/61第49页/共
14、61页第四十九页,编辑于星期五:十七点 十三分。l生成三个文件,其中*.netlist是主文件,包含版图本身的元件,在主文件中有两个include语句,将两个寄生参数文件包含进来l若采用spectre仿真器,需将三个文件都加上.scs的后缀(在主文件的include中也要做相应的修改)浙大微电子50/61第50页/共61页第五十页,编辑于星期五:十七点 十三分。*.netlist文件的修改lInclude前添加:library*section ttlEnd后添加:endsection tt endlibrary*l*可以是任意字符,注意前后一致即可可以是任意字符,注意前后一致即可浙大微电子51
15、/61第51页/共61页第五十一页,编辑于星期五:十七点 十三分。l打开symbol视图,Design-Save aslView Name修改为spectrelpost simulation时调用这个symbol,在model库中添加提取出来的.netlist.scs file浙大微电子52/61第52页/共61页第五十二页,编辑于星期五:十七点 十三分。修改symbol的CDF参数 浙大微电子53/61第53页/共61页第五十三页,编辑于星期五:十七点 十三分。在Component Parameters中选择Add,在弹出的对话框中,name项填写Model,prompt项填写Model N
16、ame,点击OK保存。浙大微电子54/61第54页/共61页第五十四页,编辑于星期五:十七点 十三分。浙大微电子55/61建立后仿环境第55页/共61页第五十五页,编辑于星期五:十七点 十三分。后仿设置浙大微电子56/61第56页/共61页第五十六页,编辑于星期五:十七点 十三分。浙大微电子57/61第57页/共61页第五十七页,编辑于星期五:十七点 十三分。浙大微电子58/61第58页/共61页第五十八页,编辑于星期五:十七点 十三分。演示浙大微电子59/61第59页/共61页第五十九页,编辑于星期五:十七点 十三分。END浙大微电子60/61第60页/共61页第六十页,编辑于星期五:十七点 十三分。浙大微电子61感谢您的观看。第61页/共61页第六十一页,编辑于星期五:十七点 十三分。