《数字电路A复习提纲.ppt》由会员分享,可在线阅读,更多相关《数字电路A复习提纲.ppt(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、数字电路A复习提纲及考试题型第一章数字逻辑基础数制 掌握不同数制间的转换方法编码 理解8421BCD码、格雷码、余三码的编码规则 理解ASCII码的编码规则第一章数字逻辑基础逻辑代数 1、理解定义 2、理解三种基本运算及符号 3、掌握并牢记逻辑代数的基本定律、运算规则、常用公式 4、掌握并牢记逻辑代数的描述有表达式、真值表、逻辑图、波形图、卡诺图、第一章数字逻辑基础逻辑函数转换和化简 1、最简式的定义 2、不同形式间的转换,如与或式、或与式、与非与非式 3、掌握并牢记代数式化简法吸收法、配项法 4、最小项定义、卡诺图定义、5、掌握并牢记卡诺图化简法规则、利用无关项或约束项化间的卡诺图的化简、“
2、与或”式的圈“1”和“或与”式的圈“0”的卡诺图化简的画圈规则。第二章基本逻辑门分立元件门电路 1、理解二极管构成的与或门的工作原理 2、理解三极管构成的非门的工作原理TTL门电路 理解非门、与门、或门、集电极开路门、三态门的工作原理CMOS门电路 理解非门、与门、或门、异或门、漏极开路及三态门的工作原理第二章基本逻辑门集成TTL、COMS门电路的输入输出特性参数 1、理解输入高、低逻辑电平的电压VIH、VIL和电流IIH、IIL和输出高、低逻辑电平的电压VOH、VOL和电流IOH、IOL的含义,理解扇入数和扇出数的含义,理解IOH为拉电流、IOL为灌电流的含义。VOH(min)VIH(min
3、),VOL(max)V IL(max)IOH(max)nIIH(max),IOL(max)IIL(max)2、掌握并牢记扇出数的计算:低电平的扇出数 高电平的扇出数 3、掌握并牢记集电极和漏极开路门的上拉电阻Rp的计算公式第三章 组合逻辑电路组合逻辑电路的分析 掌握牢记分析题的解题过程:由逻辑图写逻辑表达式、对逻辑表达式化简(一般用卡诺图法)、由表达式填真值表、说明功能。组合逻辑电路的设计 掌握牢记设计题的解题过程:逻辑抽象(定义输入输出变量)、根据功能要求列出真值表、由真值表用卡诺图化简、由卡诺图的化简结果写出逻辑表达式、由表达式画出逻辑图。第三章 组合逻辑电路常用集成组合逻辑电路的应用 理
4、解编码器(74LS148、CD4532)、译码器(74LS138、74LS139、CD4511)、数据分配器(由译码器构成)、数据选择器(74LS151)、数值比较器(74HC85)、全加法器(74HC283)的功能、掌握看懂各器件的功能表(真值表)、掌握并牢记器件的扩展应用和任意函数产生的应用。组合逻辑电路的竞争与冒险 理解竞争与冒险的概念、产生的原因、消除的方法。第四章 锁存器和触发器结构分类 掌握理解基本RS锁存器、同步锁存器、主从触发器、边沿触发器的结构特点和工作原理。功能分类 掌握并牢记RS触发器、JK触发器、T触发器、D触发器的特性表、特性方程、状态图。触发器的逻辑符号 掌握并牢记
5、所有不同结构、不同功能、以及不同有效输入信号的逻辑符号。第四章 锁存器和触发器分析触发器的功能画出输出波形 掌握并牢记分析过程:由电路图写出触发器的驱动方程、由驱动方程和触发器的特性方程写出状态方程和输出方程、由状态方程和输出方程填写状态转换表和状态转换图、由状态转换表画出波形图和说明功能,波形图须画满一个周期。第五章 时序逻辑电路时序逻辑电路的定义和分类 理解时序逻辑电路的定义和分类时序逻辑电路的描述 理解掌握时序逻辑电路的逻辑方程状态转换表状态转换图时序图的描述方法时序逻辑电路的分析 掌握并牢记分析过程:由逻辑图写出驱动方程、由驱动方程和触发器的特性方程写出状态方程和输出方程、由状态方程和
6、输出方程填写状态转换表和状态转换图、由状态转换表画出波形时序图、并说明功能。第五章 时序逻辑电路计数器 理解计数器分类和功能、以及工作原理,掌握和理解集成计数器74LVC161的工作原理和功能,牢记其扩展应用。寄存器 理解寄存器分类和功能、以及工作原理,掌握和理解集成寄存器74HC164的工作原理、功能、扩展应用。脉冲波形发生器 理解脉冲波形发生器的功能和工作原理施密特触发 理解施密特触发器的功能和工作原理考试题型一、填充题或选择题 参考题型见书上各章的复习和思考题二、用逻辑代数法化简或证明逻辑函数 参考题型见书上第二章的习题、和题三、用卡诺图法简化逻辑函数为适当形式 参考题型见书上第二章的习
7、题、题四、用组合逻辑电路的分析方法指出电路功能画出波形 参考题型见书上第四章的习题、和第四章PPT上的组合电路分析题考试题型五、用组合逻辑电路的设计方法设计实现下列逻辑功能 参考题型见书上第四章的习题、和第四章PPT上的组合电路设计题六、用时序逻辑电路的分析方法分析时序逻辑电路并画出波形时序图电路 参考题型见书上第五章的习题、和第六章的习题、七、常用集成逻辑电路的应用扩展分析和设计 参考题型见书上第四章的习题、和PPT的第四章上的译码器74LS138的扩展应用和数据选择器74LS151的扩展应用,第六章的习题、考试题型八、集成逻辑门的扇出数计算题 设有一74LS00反相器驱动(驱动门)两个74
8、04反相器(负载门)和4个74LS00反相器(负载门)。(1)问驱动门是否超载?(2)若超载,试提出一改进方案;若未超载,问还可增加几个74LS00门。(解题过程在下一页)考试题型解题过程:1.由TTL电路的输入、输出特性表(书P84页表)查出74LS00和7404的高低电平下的输入和输出电流IIH、IIL和IOH、IOL。2.由输入电流IIH、IIL统计所有负载门所需的电流(注意需计算灌电流IIL和拉电流IIH)3.由上步计算的负载门所需的电流和驱动门能提供的电流比较就能得出是否超载(驱动门电流大于负载门所需电流,则不超载)。4.驱动门的输出电流去掉两个7404反相器所需电流的值,将该值除以74LS00的输入电流值,则为驱动门的扇出数,去掉题意中的4个74LS00反相器,就为能增加的74LS00反相器的门数。