《EDA设计交通信号灯.pdf》由会员分享,可在线阅读,更多相关《EDA设计交通信号灯.pdf(3页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、.实验四:交通信号灯的设计实验四:交通信号灯的设计实验要求实验要求:1)当东西走向的绿灯亮时,南北走向的红灯亮,并保持 3 个 clock;2)当东西走向的黄灯亮时,南北走向的红灯亮,并保持 1 个 clock;3)当东西走向的红灯亮时,南北走向的绿灯亮,并保持 3 个 clock;4)当东西走向的红灯亮时,南北走向的黄灯亮,并保持 1 个 clock;实验原理实验原理程序设计程序设计仿真实验仿真实验Verilog HDL 代码如下:module traffic(clock,reset,red1,yellow1,yellow2,green1,red2,green2);inputclock,re
2、set;output red1,yellow1,green1,red2,yellow2,green2;parameter st0=0,st1=1,st2=2,st3=3,st4=4,st5=5,st6=6,st7=7;reg2:0state,nxstate;reg red1,yellow1,green1,red2,yellow2,green2;always(posedge clock or posedge reset)beginif(reset)state=st0;elsestate=nxstate;endalways(state)beginred1=1b0;yellow1=1b0;green
3、1=1b0;red2=1b0;yellow2=1b0;green2=1b0;case(state)st0:begin green1=1b1;red2=1b1;nxstate=st1;.endst1:begin green1=1b1;red2=1b1;nxstate=st2;endst2:begin green1=1b1;red2=1b1;nxstate=st3;endst3:begin yellow1=1b1;red2=1b1;nxstate=st4;endst4:begin red1=1b1;green2=1b1;nxstate=st5;endst5:begin red1=1b1;green2=1b1;nxstate=st6;endst6:begin red1=1b1;green2=1b1;nxstate=st7;endst7:begin red1=1b1;yellow2=1b1;nxstate=st0;endendcaseendendmodule建立波形编辑文件进行功能仿真,仿真结果.(局部)如下图所示.生成的 RTL 电路如下实验总结实验总结从实验要求看出红绿灯转换只有三个状态,但从代码中可以得知,程序中共设置了七个状态,但总的时钟不变,还是8 个时钟。实质上就是状态一和状态四的时钟延长至 3 个,从而满足了实验要求。.