《2023年计算机组成原理A春电大考试复习资料.docx》由会员分享,可在线阅读,更多相关《2023年计算机组成原理A春电大考试复习资料.docx(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、A. ()01000)!C.变址寄存器内容加上形式地址2.三级结构的存储器系统的运营原理,是建立B.(512b(OOlOIOOO)w,),(235小2两个补码数相加,只有在()时有也许产生溢出。A.符号位相同B.符号位不同C.两个正数相加结果为正D.数值位产生向符号位的进位,符号位也向更 高位产生进位3.定点数补码诚法可以直接用加法器完毕.此时, 符号位参与运算:并把补码形式的减数诸位求反发送至加法器,再向及低位给出进位信号一一()A.与数值位分别进行运算.0B.与数值位一起参与运算,1C.与数值位分别进行运算.1D.与数值位一一起参与运算.04.长度相同但格式不同的2种浮点数,假设前者阶码
2、短,尾数长,后者阶码长、足数短,其他规定均相同, 则它们可表达的敷的范围和精度为( ).A.两者可表达的数的范用和精度相同B.前者可表达的数的范围大但精度低C.后者可表达的数的范附大但精度低D.前者可表达的数的范围大且精度高5 .变址寻址方式中,操作数的有效地址等于 ( )A. 基址寄存器内容加上形式地址(位移量)D.程序计数涔内容加上形式地址.PUSH指令,按操作数的个数是分属于().使用的寻址方式是()和()。A.单操作数 B.双操作数C.无操作数D.多操作数E.寄存器寻址方式 F. 寄存器间接寻址方式G.堆栈寻址方式H.相对寻址方式.下列说法中()是对的的。A.半导体ROM信息可读可写,
3、且断电后仍能保 持记忆B.半导体ROM是非易失性的.断电后仍然能保 持记忆C.半导体ROM是易失性的,断电后不能保持 记忆D.E PROM是可改写的,因而也是随机存储器 的种.在C PU与主存之间加入Cache,可以提高CPU 访问存储器的速度.一般情况下Cache的容量:一 命中串一,因此Cache容址一一()A.越大.越高,与主存越接近越好B.越小.越高,与主存越差异大越好C.越大,越茂只要几百K就可达9 0 %以上D.越小,越高,只要几K就可达90%以:二、填空属1.16位定点原码整数能表达的正数范围是二 进制敷的一一,相应的十进制数是一一,能表达的负 数范IS是二进制数的一一,相应的十
4、进制数是一一. 在程序运营的 原理之上的,在三级结构的存 储系统中,这三级不同的存储器中存放的信息必须 满足如卜两个原则.即:一一原则和一一原则。3.寄存器直接寻址的操作数在一一中,寄存 器间接寻址的操作数在一一中.指令执行的速度前 者比后者一一 三、计算工s* (xL- LG- (Y2.-C1-21(X+YL- v-XK-)四.简答题1 .简述计算机运算器部件的重要功能,.从功能区分,总线由哪3个部分(3种类型)组成,各自对计兑机系统性能有什么影响。试题答案及评分标准一、选择避(每小屈3分,共24分)1 .D 2 A 3.B4. C5.C 6.AEG 7. B 8.C二、填空题(每空3分洪3
5、 0分)1 . 0 00011 11+0-+3 2 7 670 0001111-32767-02 .局部性 一致性 包含性i.(O.71)lo-(O. 10110101),-(0. US).(iAB)u-000110101011), = (427),1101)0011) -X”Y-0.0001 YJ = (O 0001) (YJ-(00001) -Y = x+Y(i oioo) Y-xl-四、简答题1 .运算器部件是计算机五大功能部件中的数据加工部件。运算0S的首要功能是完毕对数据的算术和逻辑运算.由其内部的ALU承担。运算器的B.堆枝指示器内容加上形式地址第二项功能是暂存将参与运兑的数据和中
6、间结果,座位号匚口试卷代号:1254中央广播电视大学2010-2011学年度第一学期“开放本科”期末考试计算机组成原理试题2011年1月得分评卷人得分评卷人一、选择题(每小题3分,共36分)题号二三四总分分数1 .某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则原码表示法可表 示的最大正整数为,最小负整数为()A. +(2”-B. 4-(2J,-l),-(2M-l)Q +(2JO- 1),-(230 -1)D. +(2”-1).一(1一2-”)2 .定点数补码加法具有两个特点:一是符号位与数值位一起参与运算,二是相加后最高 位上的进位().A.与数值位分别进行运算B.与数值位一
7、起参与运算Q要舍去D.表示溢出3 .在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路它 一般用()来实现。A.与非门B.或非门C.异或门D.与或非门4 .加法器采用并行进位的目的是().A.提高加法器的速度R快速传递进位信号C.优化加法器结构D.增强加法器功能5 .输入输出指令的功能是().A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C.进行CPU和I/O设备之间的数据传送 D.改变程序执行的顺序6 .变址寻址方式中,操作数的有效地址等于().A.基址寄存器内容加上形式地址B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址D.程序计数器内容加上
8、形式地址7 .在控制器中,部件()用于接收并保存从内存读出的指令内容,在执行本条指令的过程中提供本条指令的主要信息。A.指令指针IPB.地址寄存器ARC.指令寄存器IRD.程序计数器PC8 .每一条指令执行时通常有分析指令、读取指令、执行指令等几个步骤,他们的执 行顺序应该是()。A.分析指令、读取指令、执行指令 B.分析指令、执行指令、读取指令C.执行指令、读取指令、分析指令D.读取指令、分析指令、执行指令9 .若主存每个存储单元为16位,则().A.其地址线也为16位B.其地址线为8位C.其地址线与16无关D.其地址线与16有关10 . CPU通过指令访问主存所用的程序地址叫做(A.逻辑地
9、址B.物理地址C.虚拟地址D.真实地址11 .在独立编址方式下,存储单元和I/O设备是靠()来区分的。A.不同的地址代码B.不同的地址总线C.不同的指令或不同的控制信号D.上述都不对12 .在中断源设置一个中断屏蔽触发器,CPU可以根据需要对其执行置T”或清“0”操 作,便可实现对该中断源的()管理。B.中断请求D.中断处理A.中断嵌套C.中断响应得分评卷入二、判断题(将判断结果填在括弧内,正确打/号,错误打X号。每小 题3分供】5分)1 .长度相同但格式不同的2种浮点数,前者尾数长、阶码短,后者尾数短、阶码长其他规 定均相同,则前者可表示的数的范围大但精度低.()2 .相对寻址方式中,操作数
10、的有效地址等于程序计数器内容与偏移量之和。()3 .在多周期CPU系统中,不是所有指令使用相同的执行时间,而是指令需要几个周期就 为其分配几个周期。()4 .组相联映像可以转化为直接映象或全相联映象所以说,它是直接映象和全相联映象 的普遍形式。()5 .在采用DMA方式高速传输数据时,数据传送是通过为DMA专设的数据总线传输的。得分评卷人三、简答题(共29分)1 .什么是指令周期?举例说明一个指令周期往往要包含哪几个执行步骤?(7分)2 .简述微程序控制器的基本工作原理。(7分)3 .在计算机中采用多级结构的存储器系统,是建立在程序的什么原理之上的?这一原理 主要体现在哪些方面?(8分)4 .
11、什么是数据传送控制中的异步通信方式?(7分)得分评卷人四、计算题(每小题10分,共20分)1 .将十进制数一0.276和47化成二进制数再写出各自的原码、反码、补码表示(符号位 和数值位共8位)。2 .写出X=1011110bY=-00101011的原码和补码表示,并用补码计算两个数的差。中央广播电视大学2010-2011学年度第一学期“开放本科期末考试计算机组成原理试题答案及评分标准(供参考)2011年1月一、选择题(每小题3分,共36分)1. A2.C3.C4. A5.C6.C7.C8. D9.C10. A11.C12. B二、判断题(每小题3分,共15分)1.X2. 73. 74./5.
12、X三、简答题(共29分)1 .什么是指令周期?举例说明一个指令周期往往要包含哪几个执行步骤?(7分)答:指令周期通常是指计算机执行一条指令所用的时间。一个指令周期往往要包含几个 执行步骤,例如可能包括读取指令、指令译码和读寄存器组、ALU执行运算、读写内存或接口、 数据写回寄存器组这5个步骤。2 .简述微程序控制器的基本工作原理.(7分)答:微程序控制器是用多条微指令“解释执行”每一条指令的功能,硬件组成中的核心线路 是一个被称为控制存储器的部件(用ROM芯片实现),用于保存由微指令(指令一个执行步骤 用到的控制信号的集合)组成的微程序.在程序执行过程中,将按照指令及其执行步骤.依次 从控制存
13、储器中读出一条微指令,用微指令中的微命令字段控制各执行部件的运行功能,并用 下地址字段形成下一条微指令的地址,使得微程序可以连续运行。3 .在计算机中采用多级结构的存储器系统,是建立在程序的什么原理之上的?这一原理 主要体现在哪些方面?(8分)答:多级结构的存储器系统的运行原理是建立在程序运行的局部性原理之上的.它主要 体现在如下3个方面:(1)时间方面,在一小段时间内,最近被访问过的程序和数据很可能再次被访问;(2)空间方面,这些最近被访问过的程序和数据,往往集中在一小片存储区域中;(3)在指令执行顺序方面,指令的顺序执行比转移执行的可能性要大。4 .什么是数据传送控制中的异步通信方式?(7
14、分)答:交换数据的过程中,通信设备的双方都需要对时间上的配合关系进行控制,这就是数 据传送控制,或称为总线通信控制,通常又称为同步问题。数据传送时双方使用各自的时钟信号的通信方式称为异步通信方式。异步通信的双方采 用“应答方式”(又称握手方式)解决数据传输过程中的时间配合关系,而不是使用同一个时钟 信号进行同步。为此,CPU必须再提供一个时钟信号,通知接收设备接受巳发送过去的数据。 接收设备还将用这一时钟信号作为自己接收数据时的选通信号。四、计算题(每小题10分,共20分)1 .(10 分)(-0. 276)l0 = (-0. 0100011)2(47)io = (O1O1111)2. (10
15、 分)原码1 01000110 101111反码1 10111000 101111补码1 10111010 101111X原=0 10111101 Y =l 00101011 X扑=0 10111101 Y朴=1 11010101X-Ylh=0 11101000由其内部的一组寄存器承担。此外,运算器通常还 作为解决机内部传送数据的重要通路。2.计算机的总线从它们承担的功能可以分为 数据总线、地址总线和控制总线3种类型.数据总线 的位数和它的工作领率的乘积正比于数据传送的最 高吞吐量,地址总线的位数决定了可以直接访问的 内存空间范用。一、选择题(每小题3分.共24分)1 .下列数中域小的数是()
16、.A. (1 0 1 001)-B. (5 2)C. (0010 1 OODbcp 的.(233)2. 194 6年研制成功的第一台计算机称为一 ,1 949年研制成功的第一台程序内存 的计算机称为.()A. EDVAC, MARKI B. ENIAC.EDSACC. EN I AC, MARK I 4). ENI AC, UNIVACI3.冯诺依曼机工作方式的基本特点是 ( ).A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址4.两个补码数相加,只有在最高位相同时会 有也许产生溢出,在最高位不同时( )。A.有也许产生溢出B.会产生溢出C. 一定不会产生溢
17、出D.不一定会产生溢 出5.在指令的寻址方式中,寄存器寻址,操作数在()中,指令中的操作数是().A.通用寄存器B.寄存器蝙号C.内存单元D.操作数的地址E.操作数地址的地址 F.操作数自身 指令6关于操作数的来源和去处,表述不对的的是 ()A.第一个来源和去处是CPU寄存器B.第二个来源和去处是外设中的寄存器C.第三个来源和去处是内存中的存贮器D.第四个来源和去处是外存贮器7 .对磁盘进行格式化,在一个记录面上要将 磁盘划分为若干,在这基础上,又要将划 分为若干()A.磁道,磁道,扇区B.扇区,扇区,磁道C.扇区,磁道,扇区D.磁道,扇区,磁道8 .在采用DM A方式的I / 0系统中,其基
18、本 思想是在()之间建立直接的数据通路。A. CPU与外围设备B.主存与外围设备C.外设与外设D. CPU与主存二、填空题(每空3分,共30分)1 .计算机系统由硬件系统和软件系统构 成,计算机硬件由、输入设备和 输出设备等五部分组成.2 .运算器是计算机进行数据解决的部件, 青要具有算术运算和的解决功能。运算器重要 由、和若干控制电路组成。3 .执行一条指令,要通过一,一和一 所规定的解决功能三个阶段完毕,控制器还要保证 能按程序中设定的指令运营顺序,自动地连续执行 指令序列。三、计算题(每题12分,共24分)用补码运算方法计算X+Y的值及运算结果的特性 (几个标志位的值):1. X=0.
19、10 11Y=0 . 1100X= -0.1011Y=0. 1 001四、简答题(每小题11分。共22分)1 .简述计算机运算器部件的重要功能。2 .在教学计算机的总线设计中,提到并实现 了内部总线和外部总线,这指的是什么含义?他们 是如何连接起来的?如何控制两者之间的通断以及 数据传送的方向?一、选择题(每小题3分,共24分)3 .C2. B 3.B4. C 5. AB6.D7. A 8. B二、填空题(每空3分.共30分)1 .运算器-控制器存储器2 .逻辑运算算术逻辑单元ALU累加器 各种通用寄存器3 .读取指令分析指令执行指令三、计算题(每题12分。共24分j(l)X=0.1011Y=
20、0.1100X 00 101 1Yh+0 0 110 001 01 11(2)X=-0.1011 Y - 0.10 0 1X 11 0101* Y+00 1 0 0111 1110 (无进位,结果非零, 不溢出,符号位为负)四、简答题(每小题11分,共22分)1 .运算器部件是计算机五大功能部件中的 数据加工部件.运算器的首要功能是完毕对数据的 算术和逻辑运算,由其内部的ALU承担。运算器的 第二项功能是暂存将参与运算的数据和中间结果, 由其内部的一组寄存器承担。此外,运算器通常还 作为解决机内部传送数据的重要通路。2 .在教学计算机的总线设计中,CPU一侧使 用的数据总线被称为内部总线,在内
21、存储叁和I / 0接口一侧使用的数据总线被称为外部总线,他们 通过双向三态门电路实现互相连接,而双向三态门 电路自身就有一个选择接通或断开两个方向的数 据信息的控制信号,尚有另一个选择数据传送方向 的控制信号,只要按照运营规定对的地提供出这2 个控制信号即可。一、选择题(每小题3分,共30分)2023年1月1 .冯诺依曼机工作方式的基本特点是 ( )A.多指令流单数据潦 B.按地址访问并 顺序执行指令C.堆栈操作D.存储器按内部选择地址2 .计算机系统中的存储器系统是指,没 有外部存储器的计算机监控程序可以存放在 中。0A. RAM,CPU B. ROM, RAMC.主存储器,RAM和ROM
22、D.主存储器和外存储器,ROM3.某机字长16位,采用定点小数表达,符 号位为1位,尾数为1 5位,则可表达的最大正小 数为一.最小负小数为.()A.+(2lcl ),-(12,6)B. + (215-1),一(1 一2T与C.+( 121,),-(12,J)D.+(2 ,91), -(l-2,6)4 .在定点数运算中产生溢出的因素是 ().A.运算过程中最高位产生了进位或借位B.参与运算的操作数超过了机器的表达范 国C.运算的结果的操作数超过了机器的表达范 国D.寄存器的位数太少,不得不舍弃最低有效 位5 .间接寻址是指().A.指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接
23、给出操作数D.指令中间接给出操作数地址6 .输入输出指令的功能是().A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C进行CPU和1/ 0设备之间的数据传送D.改变程序执行的顺序7 .某计算机的字长是8位,它的存储容量是 64KB,若按字编址,那么它的寻址范围应当是A.0-1 2 8K B. 0 - 64KC. 0 3 2K D.0 16K8 .若主存每个存储单元为16位,则 ( )A.其地址线也为1 6位B.其地址线与1 6无 关C.其地址线为8位D.其地址战与16有关9 .在计算机I/O系统中,在用DMA方式 传送数据时,DMA控制器应控制().A.地址总线B.数据总线C.控
24、制总线D.以上都是10 .在计算机总线结构的单机系统中,三总线 结构的计算机的总线系统由()组成 A.系统总钱、内存总钱和I/O总钱11 数据总线、地址总线和控制总线C.内部总线、系统总线和I/O总线 、D.IS A总线、VESA总线和PC I总线 二、填空题(每空2分.共32分)1.主频是计算机的一个重要指标,它的单位 是一;运算速度的单位是MIPS ,也就 是 .十进制到二进制的转换,通常要区分数的 部分和_部分,并分别 和部分两种不同的方法来完毕。2 .寻址方式要解决的问题是如何在指令中表达一 个操作数的地址,如何用这种表达得到操作数、或如何计算出操作数的地址。表达在指令 中的操作数地址
25、通常被称为;用这种形式地址并结合某些规则,可以计算出操 作数在存储器中的存储单元地址,这一地址被称为 数据的.3 .三纵不同的存储器,是用读写速度不同、存储容 量不同、运营原理不同、管理使用方法也不尽相同的不同存储器介质实现的。高速缓冲存储器使用 实现主存储器使用 实现,,而虚拟存储器则使用 上的一片存储区。5.在计算机主机和I/O设备之间,可以采用不同的控制方式进行数据传送。通常分为以下五种方三、计算题(共28分)1.写出 X=101U 1 01, Y=0 0 101 0 11 的双符号位原码、反码、补码表达,并用双符号补* *卷 * *。-Y- : KH)1!-XY-2.把对的的答案或选择
26、写进括号内(二进制需要小数点后保存8位)(每个2分,共1 0分)(0.71)”=( 八击( )2=()“(1 A B ) J6= ()2=()t四、简答题(每小题5分,共10分)卜高速缓冲存储器在计算机系统中的重要作用是什么,用什么类型的存储器芯片实现,为什么?2.开中断,关中断的含义是什么?他们的作用是什么?一、选择题(每小题3分.共3 0分)1. B 2. D 3.C4. CD6. C 7.B8.B9.D10. B二、填空题(每空2分,共32分)1 . MHZ每秒百万指令数2 .整数 小数 除2取余数 乘2取整数3 .形式地址 物理(有效)地址4 .静态存储器芯片 动态存储器芯片快速磁盘设
27、备5 .程序宜按控制方式 程序中断传送方式 直接存储器存取方式I/O通道控制方式外围解决机方式三、计算题(共28分)原另* x-ionioi00 1OHIIO)8 10111101Y-WI010I1II 1HIO1OOII 11010101x-ya 18181”旭111121818 11160(42.(每个2分,共10分)(0. 7 1)1#=(0.01110001 限产(0. 10110101) 2=(0. B5) ie(1AB)u=02=(427) w四、筒答题(每小题5分.共10分)1 .高速辍冲存储器,是一个相对于主存来说 容量很小、速度特快、用静态存储器器件实现的存 储器系统。它的作
28、用在于缓场主存速度慢、跟不上 CP U读写速度规定的矛盾。它的实现原理,是把CP U最近最也许用到的少量信息(数据或指令)从主 存复制到CACHE中,当CPU下次再用这些信息时, 它就不必访问慢速的主存,而直接从快速的CAC HE中得到,从而提高了得到这些信息的速度,使 CPU有更高的运营效率.2 .通常是在CPU内部设立一个“中断允许” 触发器,只有该触发器被置为“1”状态,才允许C PU响应中断请求,该触发器被置为“O状态, 则严禁CPU响应中断请求.为此,在指令系统中, 为操作中断允许触发器,应设立“开中 断”指令(置“ 1 ”中断允许触发器)和“关中 断”指令(清“0”中断允许触发器)
29、.一、选择题(每小题3分。共3 0分)1 .完整的计算机系统应当涉及().A.运算器、存储器和控制涔B .外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统2 .迄今为止,计算机中的所有信息仍以二进制 方式表达的因素是一一,计算机硬件能直接执行的 只有 , =()Y= 0.0 00 1 Y =()Y | *= () (-Y=( )|Y-X =()二、选择题:把对的选择的答案代码填在括号内(每 个2分,共38分)I.虚拟存储器是使用高速()上的一片存储空间. 来保存原本应存放在()中的信息,来解决()的 ( )不胁大,存放不下足够多的数据和程序的问 即,这不仅保证更大容量的程序可以在配
30、备比较小 容量的主存储器的系统中运营,还使得保存单位信息的()得到减少,由于存放同等数量信息时,使用 磁盘比使用()的成本要低得多。但是磁盘的读写 速度很慢,并且只能以数据块的方式和主存储器互 换数据,CPU不能直接以字为单位读磁盘中的数据.按照以何种方式来管理和分派主存储器空 间,可以把对存储器管理区分为()和()两种基 本的管理方案。其中()存储管理中段的长度是程 序自身的规模决定的.可变,会在主存储器中形成 (). )存储管理中的页长是按照需要对程序(存 储区域)人为划分的结果。A磁带B存储容显C读写D平均价格E数据 F磁盘G页式H光盘I碎块J存储空间K主存储器L段式M状态N主存储器分段
31、,动态分区P请求分页2.奇偶校验码中的偶校验实现的是在k个() 位之外,增长( )个校验位,使得新得到的k + I位的码字具有某种特性,即新的码字中取值为 的()总保持为(),例加相应4位数据0 I0 1的校验位的值必然为( ),数据1101的校验 位的值必然为(卜奇偶校验码中的码距为()o 当一个选用偶校验规则的合法码字中的一个信息位 出现错误时,可以发现这一出了错的码字中取值为 ()的总位数变成奇数,不再具有规定的特性。正 是通过检查奇偶校验码的码字仍保持规定的特性来 区分是否某一位信息出现了错误。A 0B存储容量 C4D 一个 E 地址F数据G IH21多个 J控制K 3L位数M主存储器
32、N偶数 O 奇数三、简答题(共53分).何谓主存储器的多体结构?为什么它能提高主 存储器的读写速度?(8分)1 .衡量硬磁盘的理要性能指标有哪些?馍破盘是如 何实现数据读写操作的?硬磁盘在计算机系统中发 挥哪2种重要功能?(10分).简朴说明常规针式打印机的组成和打印一个字符 的工作过程。(8分)2 .在微程序的控制器中,使用哪个部件来接续每条指 令不同的执行环节?有哪些从当前做指令找到下一 条微指令的办法(至少说出3种?(9分).在教学计算机的总线设计中,提到并实现了内部 总线和外部总线,这指的是什么含义?他们是如何连 接起来的?如何控制两者之间的通断以及数据传送 的方向?(8分)3 .从原
33、理上讲,若不计算读取指令和检查有无中断请 求的解决过程,卜述类型的指令各自要用几个执行 环节来完毕相应的操作规定,并写出每一步完毕的 具体功能。(10分)CPU内部的寄存器和寄存器之间的 数据运党与传送,主存储器的个存储单元与个累 加之间的数据传送,主存储器的2个存储单元之间的数据传送一、填空题:(每空1分,共9分)1 . (打 (427 )|0. (I HOI )(1 0 0 11)(0 110(0 0001)(0 (X) 0 1)( I1111)(01110)二、选择题:(每个2分,共38分)1 .F、K、K、B、D, K、L、G、L、I、G. F、G、L、N、A. G、H、G三、筒答题(
34、共53分). (8 分)主存储器的多体结构是指实现多个可以各自独 立完毕读写操作的存储器模块(体),即它们的读写 操作有也许在时间上重叠起来.而存储器的总容量 为这些存储器体容量的总和。对单一的容量更大的 存储器.在一个读写周期内,只能读写一个主存字,但 对多个存储体组成的存储器,却可以在一个读写周 期内启动多个存储体的读写操作,从而有也许完毕 多个存储字的读写操作,即提高了主存储器平均的 读写速度。1 . (10 分)重要性能指标涉及存储容量(存储密度),读写 速度,存储成本,设备的可靠性等,硬便盘的写操作, 是把要写入的申二进制数据信息进行指定的编码 得到一串脉冲信号,送到磁头的线圈以产生
35、出变化 状态。读出操作则是破头通过被磁化的便层时,感 应那里的不同的磁化状态,并在磁头线圈中得到不 同的电信号,通过放大与解决变成一串二进制数据 信息。变睡盘在计算机系统中既可以作为外存储器 设备,以文献形式比较长时间地保存程序和数据,也 可以作为辅助存储器实现虚拟存储器的功能。2 8 分)针式打印机由字符发生器、打印头、色带和走 纸机构等组成,打印头安装多个大体纵向排列的打 印针,每个打印针可以通过一个脉冲信号使其向前 移动撞色带打印出字符字形的一个点,则多个打印 针同时运营,一次就可以打印出一个字符字形在纵 向一列上的所有点,若控制打印头向右移动一点距 离,再打印出F一列上的所有点,几次后
36、则可以打印 出一个完整的字符.3 . (9 分)使用微称序控制涔中的卜地址形成部件,通过 从控制存储器中读出不同的微指令,来完毕每一条 指令不同执行环节的控制功能.即接续指令不同执 行环节,通常可以在当前的微指令中的下地址字段, 直接给出下一条做指令的地址,或指明把当前的微 指令的地址加1的结果值作为下一条微指令的地址 (顺序执行),或把刚得到的指令的操作码通过变换 或映射形成下一条微指令的地址(微指令的功能分 支),如此等等,当然尚有其他多种给出下一条微指 令的地址的办法。4 .(8 分) 数据总线被称为内部总线,在内存储器和I / O接口 刊使用的数据总线被称为外部总线.他们通过双 向三态
37、门电路实现互相连接,而双向三态门电路自 身就有一个选择接通或断开两个方向的数据信息的 控制信号,尚有另一个选择数据传送方向的控制信 号,只要按照运营规定对的地提供出这2个控制信号 即可。5 . (10 分)CPU内部的寄存器和寄存罂之间的数据运算 与传送,通常用一步可以完毕;例如RO+RItR 0 ;主存储器的个存储单元与个累加之间的 数据传送,通常用2步可以完毕,第一步把主存储器 的一个存储单元的地址送地址寄存器,第二步读主 存储器,并把读出的数据传送到指定的累加器中; 主存储器的2个存储单元之间的数据传送,通常可以 用4步完毕,第一步把主存储器的一个存储单元的 地址送地址寄存涔,第二步读主
38、存储器,并把读出的 数据保存在个数据寄存潜中:第三步把主存储器 的此外一个存储单元的地址送地址寄存器,第四步 执行写主存储器,即把保存在那个数据寄存涔中的 数据写进存储器的指定单元中。一、填空题:把对的的答案(小数点后保存8位)填 在括号内.(每空1分,共10分)I ( 0.71 ) 10=()BCD=()2 =)(62.X= -0. 1 101 |X W =()的磁场.从而在磁盘表面的破层中得到不同的磁化在教学计算机的总线动计中. CPU一恻使用的凶* = () l-XnY= 0 .00 0 1 IY=()(Y H = () - Y ) H =( )X+Y)*=()二、选择题:把对的选择的答
39、案代码填在括号内(每 个2分,共38分)1 .在计算机系统中,高速缓冲存储器是被设 立在()和()之间,用于解决()读写速度慢,跟不口 )快速取得指令或数据的矛盾:通 常选用( )存储器芯片实现”它与主存储器的读 写原理不同.执行写入操作时,在把有关()信息 写入选中的高速缓冲存储器的某一单元时,还应当 将与这一信息相关的(,信息或其中的一部分写入 与之相应的标志字段;在执行读出操作时,不能仅仅 只通过对原本用于设主存储器的地址信息进行译码 去选择高速缓冲存储器的某单元来取得所需要的 数据,还必须通过检查高速缓冲存储器的有关单元 的标志位的值,才干拟定得到的是否是所规定的数据,这是由于高速缓冲存储器的()单元相应(